CN104239247B - 一种基于spi接口的寄存器快捷读写方法 - Google Patents

一种基于spi接口的寄存器快捷读写方法 Download PDF

Info

Publication number
CN104239247B
CN104239247B CN201410447834.7A CN201410447834A CN104239247B CN 104239247 B CN104239247 B CN 104239247B CN 201410447834 A CN201410447834 A CN 201410447834A CN 104239247 B CN104239247 B CN 104239247B
Authority
CN
China
Prior art keywords
read
write
beat
cmd
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410447834.7A
Other languages
English (en)
Other versions
CN104239247A (zh
Inventor
杨力
向建军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MICROARRAY MICROELECTRONICS Corp.,Ltd.
Original Assignee
CHENGDU RUICHENG XINWEI TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CHENGDU RUICHENG XINWEI TECHNOLOGY Co Ltd filed Critical CHENGDU RUICHENG XINWEI TECHNOLOGY Co Ltd
Priority to CN201410447834.7A priority Critical patent/CN104239247B/zh
Publication of CN104239247A publication Critical patent/CN104239247A/zh
Application granted granted Critical
Publication of CN104239247B publication Critical patent/CN104239247B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Information Transfer Systems (AREA)
  • Communication Control (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种基于SPI接口的寄存器快捷读写方法,它包括寄存器读写和寄存器批量读取两个步骤,寄存器读写包括以下子步骤:设备选通信号CS变为有效即低电平,保持4节拍持续有效;在第一节拍,通过SDI数据线传送读写命令和读写地址CMD[7:0],其中,CMD[7]=0,表示读写命令,CMD[6:0]为读写地址;在第二节拍,通过SDI数据线传送写数据DATA0;在第三节拍,通过SDO数据线读出所述读写地址CMD[6:0]的旧数据DATA1;在第四节拍,通过SDO数据线读出所述读写地址CMD[6:0]的新数据DATA2,DATA2应该与DATA0一致;设备选通信号CS变为高电平,寄存器读写结束。本发明所提供的读写方法,不需要多次寻址,时序简单、操作快捷简便,并且对于提高我国SPI接口通信的整体运营水平、制度规范将发挥重要作用。

Description

一种基于SPI接口的寄存器快捷读写方法
技术领域
本发明涉及移动通信技术领域的SPI接口的读写方法,尤其涉及一种基于SPI接口的寄存器快捷读写方法。
背景技术
SPI 接口为同步串行外设接口,作为一种通用的数据接口,由于其使用简单方便且节省系统资源,应用非常广泛,SPI接口主要应用在 EEPROM,FLASH,实时时钟,AD转换器,还有数字信号处理器和数字信号解码器之间,它可以使 MCU 与各种外围设备以串行的方式进行通信以交换信息。
由于SPI接口是一种事实标准,并没有标准协议,大部分厂家都是参照Motorola的SPI接口定义来设计的,正因为没有确切的版本协议,不同厂家产品的SPI接口在技术上存在一定的差别,容易引起歧义,有的甚至无法互联。
发明内容
本发明的目的在于克服现有技术的不足,提供一种不需要多次寻址、时序简单、操作快捷简便的一种基于SPI接口的寄存器快捷读写方法。
本发明的目的是通过以下技术方案来实现的:
一种基于SPI接口的寄存器快捷读写方法,它包括寄存器读写和寄存器批量读取两个步骤,其中,所述的寄存器读写包括以下子步骤:
S11:设备选通信号CS变为有效即低电平,保持4节拍持续有效;
S12:在第一节拍,通过SDI数据线传送读写命令和读写地址CMD[7:0],其中,CMD[7]=0,表示读写命令,CMD[6:0]为读写地址;
S13:在第二节拍,通过SDI数据线传送写数据DATA0;
S14:在第三节拍,通过SDO数据线读出所述读写地址CMD[6:0]的旧数据DATA1;
S15:在第四节拍,通过SDO数据线读出所述读写地址CMD[6:0]的新数据DATA2,DATA2应该与DATA0一致;
S16:设备选通信号CS变为高电平,寄存器读写结束;
寄存器批量读取包括以下子步骤:
S21:设备选通信号CS变为有效即低电平,保持多个节拍持续有效,持续长度最好为8*n个时钟周期;
S22:在第一节拍,通过SDI数据线传送读写命令和读写地址CMD[7:0],其中,CMD[7]=1,表示批量读取命令,CMD[6:0]为批量读取的首个读取地址,其后的地址依次加1;
S23:在第二节拍,通过SDI数据线传送无效数据DUMMY;
S24:在第三节拍,通过SDO数据线读出所述读写地址CMD[6:0]的数据;
S25:在第四节拍,通过SDO数据线读出所述读写地址CMD[6:0]加1后的数据DATA2;
S26:依次类推,通过SDO数据线逐步读出多个数据,直至设备选通信号CS变为高电平,寄存器读写结束。
所述的数据传输的波特率小于或等于16MHz。
所述的设备选通信号CS下降沿到第一个时钟信号上升沿之间的时间最小为半个时钟周期。
本发明的有益效果是:本发明的读写方式中,在一次寻址操作后,可以进行一次写操作,两次读操作,而且可以通过第二次读操作来验证数据是否写入,如其他方式,可能验证数据写入还需一次寻址,在批量读取方式中,同样不需要多次寻址,时序简单、操作快捷简便;并且对于提高我国SPI接口通信的整体运营水平、制度规范将发挥重要作用。
附图说明
图1为本发明一种基于SPI接口的寄存器快捷读写方法的寄存器读写时序图;
图2为本发明一种基于SPI接口的寄存器快捷读写方法的寄存器批量读取时序图。
具体实施方式
下面结合附图进一步详细描述本发明的技术方案,但本发明的保护范围不局限于以下所述。
一种基于SPI接口的寄存器快捷读写方法,它包括寄存器读写和寄存器批量读取两个步骤;
如图1所示,寄存器读写包括以下子步骤:
S11:设备选通信号CS变为有效即低电平,保持4节拍持续有效;
S12:在第一节拍,通过SDI数据线传送读写命令和读写地址CMD[7:0],其中,CMD[7]=0,表示读写命令,CMD[6:0]为读写地址;
S13:在第二节拍,通过SDI数据线传送写数据DATA0;
S14:在第三节拍,通过SDO数据线读出所述读写地址CMD[6:0]的旧数据DATA1;
S15:在第四节拍,通过SDO数据线读出所述读写地址CMD[6:0]的新数据DATA2,DATA2应该与DATA0一致;
S16:设备选通信号CS变为高电平,寄存器读写结束;
如图2所示,寄存器批量读取包括以下子步骤:
S21:设备选通信号CS变为有效即低电平,保持多个节拍持续有效,持续长度最好为8*n个时钟周期;
S22:在第一节拍,通过SDI数据线传送读写命令和读写地址CMD[7:0],其中,CMD[7]=1,表示批量读取命令,CMD[6:0]为批量读取的首个读取地址,其后的地址依次加1;
S23:在第二节拍,通过SDI数据线传送无效数据DUMMY;
S24:在第三节拍,通过SDO数据线读出所述读写地址CMD[6:0]的数据;
S25:在第四节拍,通过SDO数据线读出所述读写地址CMD[6:0]加1后的数据DATA2;
S26:依次类推,通过SDO数据线逐步读出多个数据,直至设备选通信号CS变为高电平,寄存器读写结束。
数据传输的波特率小于或等于16MHz。
设备选通信号CS下降沿到第一个时钟信号上升沿之间的时间最小为半个时钟周期。
无效数据DUMMY,建议为8hff。

Claims (3)

1.一种基于SPI接口的寄存器快捷读写方法,其特征在于:它包括寄存器读写和寄存器批量读取两个步骤,其中,所述的寄存器读写包括以下子步骤:
S11:设备选通信号CS变为有效即低电平,保持4节拍持续有效;
S12:在第一节拍,通过SDI数据线传送读写命令和读写地址CMD[7:0],其中,CMD[7]=0,表示读写命令,CMD[6:0]为读写地址;
S13:在第二节拍,通过SDI数据线传送写数据DATA0;
S14:在第三节拍,通过SDO数据线读出所述读写地址CMD[6:0]的旧数据DATA1;
S15:在第四节拍,通过SDO数据线读出所述读写地址CMD[6:0]的新数据DATA2,DATA2应该与DATA0一致;
S16:设备选通信号CS变为高电平,寄存器读写结束;
寄存器批量读取包括以下子步骤:
S21:设备选通信号CS变为有效即低电平,保持多个节拍持续有效;
S22:在第一节拍,通过SDI数据线传送读写命令和读写地址CMD[7:0],其中,CMD[7]=1,表示批量读取命令,CMD[6:0]为批量读取的首个读取地址,其后的地址依次加1;
S23:在第二节拍,通过SDI数据线传送无效数据DUMMY;
S24:在第三节拍,通过SDO数据线读出所述读写地址CMD[6:0]的数据;
S25:在第四节拍,通过SDO数据线读出所述读写地址CMD[6:0]加1后的数据DATA2;
S26:依次类推,通过SDO数据线逐步读出多个数据,直至设备选通信号CS变为高电平,寄存器读写结束。
2.根据权利要求1所述的一种基于SPI接口的寄存器快捷读写方法,其特征在于:数据传输的波特率小于或等于16MHz。
3.根据权利要求1所述的一种基于SPI接口的寄存器快捷读写方法,其特征在于:所述的设备选通信号CS下降沿到第一个时钟信号上升沿之间的时间最小为半个时钟周期。
CN201410447834.7A 2014-09-04 2014-09-04 一种基于spi接口的寄存器快捷读写方法 Active CN104239247B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410447834.7A CN104239247B (zh) 2014-09-04 2014-09-04 一种基于spi接口的寄存器快捷读写方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410447834.7A CN104239247B (zh) 2014-09-04 2014-09-04 一种基于spi接口的寄存器快捷读写方法

Publications (2)

Publication Number Publication Date
CN104239247A CN104239247A (zh) 2014-12-24
CN104239247B true CN104239247B (zh) 2017-04-19

Family

ID=52227354

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410447834.7A Active CN104239247B (zh) 2014-09-04 2014-09-04 一种基于spi接口的寄存器快捷读写方法

Country Status (1)

Country Link
CN (1) CN104239247B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108021483A (zh) * 2017-10-20 2018-05-11 盛科网络(苏州)有限公司 一种芯片的寄存器访问功能的验证方法及其装置
CN108304282B (zh) * 2018-03-07 2021-04-20 郑州云海信息技术有限公司 一种双bios的控制方法及相关装置
CN109408444A (zh) * 2018-10-09 2019-03-01 中国兵器工业集团第二四研究所苏州研发中心 一种适用于mems传感器信号处理的专用串行接口
CN112559426A (zh) * 2020-12-15 2021-03-26 广州智慧城市发展研究院 数据传输方法、接口电路以及装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101980179A (zh) * 2010-10-27 2011-02-23 山东大学 一种用于片上系统在线串行数据读写的方法
CN102023956A (zh) * 2009-09-23 2011-04-20 上海摩波彼克半导体有限公司 集成电路芯片中串行外设从器件接口结构及数据读写方法
CN102243578A (zh) * 2010-05-10 2011-11-16 北京凡达讯科技有限公司 一种芯片的命令译码方法、系统及装置
CN102253913A (zh) * 2011-05-30 2011-11-23 神州数码网络(北京)有限公司 一种对多板卡端口进行状态获取和输出控制的装置
CN102508798A (zh) * 2011-10-18 2012-06-20 国电南京自动化股份有限公司 基于burst和流水线的cpu和fpga接口方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI310499B (en) * 2005-04-26 2009-06-01 Sunplus Technology Co Ltd Slave and master of serial peripheral interface, system thereof, and method thereof
US7979625B2 (en) * 2007-11-27 2011-07-12 Spansion Llc SPI bank addressing scheme for memory densities above 128Mb

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102023956A (zh) * 2009-09-23 2011-04-20 上海摩波彼克半导体有限公司 集成电路芯片中串行外设从器件接口结构及数据读写方法
CN102243578A (zh) * 2010-05-10 2011-11-16 北京凡达讯科技有限公司 一种芯片的命令译码方法、系统及装置
CN101980179A (zh) * 2010-10-27 2011-02-23 山东大学 一种用于片上系统在线串行数据读写的方法
CN102253913A (zh) * 2011-05-30 2011-11-23 神州数码网络(北京)有限公司 一种对多板卡端口进行状态获取和输出控制的装置
CN102508798A (zh) * 2011-10-18 2012-06-20 国电南京自动化股份有限公司 基于burst和流水线的cpu和fpga接口方法

Also Published As

Publication number Publication date
CN104239247A (zh) 2014-12-24

Similar Documents

Publication Publication Date Title
CN104239247B (zh) 一种基于spi接口的寄存器快捷读写方法
CN104954096B (zh) 一种一主多从的高速同步串行通信数据传输方法
CN104731746A (zh) 设备控制器装置
CN102622136B (zh) 一种多点触摸系统数据处理方法及装置
CN102073611B (zh) 一种i2c总线控制系统及方法
CN103488600B (zh) 通用从机同步串行接口电路
CN104219505A (zh) 一种基于PCIe的多路高清模拟音视频采集系统
CN105786741A (zh) 一种soc高速低功耗总线及转换方法
CN211956463U (zh) 一种基于飞腾处理器的i/o桥片
CN104571942B (zh) 数据存储系统和非信号分析方法
CN201957164U (zh) 摄像机图像传输装置
CN103049409B (zh) 一种单向高速数据传输的控制方法
CN205016216U (zh) 一种显示屏接口转换装置以及智能手表
CN203287917U (zh) 基于蓝牙无线传输的超高频读写器
CN202939792U (zh) 单相双信道通信模块
CN201159878Y (zh) 一种pcie卡槽转接器
CN203930819U (zh) 一种pcie信号传输装置
CN202077148U (zh) 基于soc的mjpeg视频编解码系统
CN201584611U (zh) 一种连接器插头
CN205510314U (zh) 一种可实现电视节目录制及回放的智能电视
CN103456345A (zh) 一种u盘
CN203136012U (zh) 基于usb接口的视频处理卡
CN208077164U (zh) 一种基于arm-a9的系统功能板卡
CN202995726U (zh) 带回读确认功能的数字量输出回路
CN205983332U (zh) 一种多接口式笔记本主板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 610041 floor 4, block A, 1 building 200, Tianfu five street, hi tech Zone, Chengdu, Sichuan.

Patentee after: Chengdu Rui core micro Polytron Technologies Inc

Address before: 610000 1705, 17, 1, 1800, Yizhou Avenue, high tech Zone, Chengdu, Sichuan

Patentee before: Chengdu Ruicheng Xinwei Technology Co., Ltd.

PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of invention: SPI (Serial Peripheral Interface)-based register fast read-write method

Effective date of registration: 20190311

Granted publication date: 20170419

Pledgee: Agricultural Bank of China Limited by Share Ltd Chengdu Shuangliu Branch

Pledgor: Chengdu Rui core micro Polytron Technologies Inc

Registration number: 2019510000025

PE01 Entry into force of the registration of the contract for pledge of patent right
PC01 Cancellation of the registration of the contract for pledge of patent right

Date of cancellation: 20210226

Granted publication date: 20170419

Pledgee: Agricultural Bank of China Limited by Share Ltd. Chengdu Shuangliu Branch

Pledgor: CHENGDU ANALOG CIRCUIT TECHNOLOGY Inc.

Registration number: 2019510000025

PC01 Cancellation of the registration of the contract for pledge of patent right
TR01 Transfer of patent right

Effective date of registration: 20211117

Address after: 215000 01 & 02 & 03 & 12, floor 11, building 22, No. 388, Xinping street, Suzhou Industrial Park, Jiangsu Province

Patentee after: MICROARRAY MICROELECTRONICS Corp.,Ltd.

Address before: 610041 floor 4, block A, 1 building 200, Tianfu five street, hi tech Zone, Chengdu, Sichuan.

Patentee before: CHENGDU ANALOG CIRCUIT TECHNOLOGY Inc.

TR01 Transfer of patent right