CN104169896A - 数据端口的功率管理 - Google Patents

数据端口的功率管理 Download PDF

Info

Publication number
CN104169896A
CN104169896A CN201280064175.8A CN201280064175A CN104169896A CN 104169896 A CN104169896 A CN 104169896A CN 201280064175 A CN201280064175 A CN 201280064175A CN 104169896 A CN104169896 A CN 104169896A
Authority
CN
China
Prior art keywords
biasing circuit
signal
logical block
communication interface
port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201280064175.8A
Other languages
English (en)
Other versions
CN104169896B (zh
Inventor
C·G·波
M·F·梁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN104169896A publication Critical patent/CN104169896A/zh
Application granted granted Critical
Publication of CN104169896B publication Critical patent/CN104169896B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3278Power saving in modem or I/O interface
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Sources (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)
  • Small-Scale Networks (AREA)

Abstract

本发明描述了数据端口的功率管理。根据一些实施例,通信接口(110)可以包括偏置电路(140)和逻辑单元(130)。所述偏置电路(140)可以被配置为向所述通信接口(110)的端口提供偏置电压。所述逻辑单元(130)可以被配置为基于从所述通信接口(110)的控制器接收的第一信号来启用和禁用所述偏置电路(140)。所述逻辑单元(130)还可以被配置为基于从所述通信接口(110)的控制器接收的暂停信号来启用和禁用所述偏置电路(140)。

Description

数据端口的功率管理
背景技术
随着更多的电子设备依赖于电池功率,功耗成为电子设备和连接至电子设备的外围设备的设计中的更为重要的标准。电子设备中消耗功率的一个区域是通信接口,例如通用串行总线(USB)、串行和并行接口。这些接口可能需要在外围设备与主设备之间进行周期性的通信。在一些实例中,可能不断地为主设备和/或外围设备的驱动和接收电路供电,仅仅为了实现这些周期性的通信和其它数据传输。
附图说明
图1是根据一些实施例的示例性系统的框图。
图2是根据一些实施例的示例性物理层的框图。
图3示出了根据一些实施例的示例性物理层中的各种信号的示例性时序图。
图4示出了根据一些实施例的示例性方法的流程图。
图5示出了根据一些实施例的另一个示例性方法的流程图。
图6是根据一些实施例的包含图1的示例性系统的示例性系统的框图。
具体实施方式
图1是根据一些实施例的示例性系统100的框图。系统100包括通信接口110。通信接口110可以是串行接口、并行接口、或通用串行总线(USB)接口的一部分。在一些实施例中,通信接口110可以是外围设备的一部分或主设备的一部分。例如,通信接口110可以是诸如鼠标、键盘、存储器设备、打印机、或连接到计算单元的其它设备之类的外围设备的一部分。通信接口110还可以是诸如台式或膝上型计算机、智能手机、平板电脑、PDA、或其它计算设备之类的主设备的一部分。在一些实施例中,通信接口110可以是能够用作外围设备或主设备的电子设备的一部分。
通信接口110包括物理层128,所述物理层128包括用于发送和接收数据的数据端口160。通信接口110还可以包括耦合到物理层128的控制器120。物理层128可以被配置为接收来自控制器120的信号,并且基于那些信号来启用和禁用提供给数据端口160的偏置电压和/或电流。特别地,物理层128可以基于所接收的暂停信号或第一信号来启用和禁用提供给数据端口160的偏置电压和/或电流。通过允许物理层128启用和禁用偏置电压和/或电流,可以减小物理层128的功耗。作为结果,还可以减小通信接口110的功耗。
再次参考图1,在示例性实施例中,物理层128包括接收来自控制器120的第一信号和暂停信号的逻辑单元130。在一些实施例中,第一信号可以是数据发送信号、或者除了暂停信号以外的由逻辑单元130所接收的一些其它信号。在一些实施例中,逻辑单元130可以接收来自控制器120的附加的信号,例如clk、数据信号、以及其它控制信号。替代地或另外地,逻辑单元130可以向控制器120传送信号。
物理层128还包括但不限于偏置电路140和充电电路150。偏置电路140耦合到逻辑单元130,并且可以被配置为基于从逻辑单元130接收的一个或多个信号来向数据端口160提供偏置电压和/或电流。充电电路150也耦合到逻辑单元130,并且可以被配置为基于从逻辑单元130接收的一个或多个信号来向数据端口160提供充电电压和/或电流。在一些实施例中,充电电路150可以提供充电电压和/或电流,以减小驱动数据端口160的电压和/或电流达到预定电平的时间。
基于暂停信号或第一信号,逻辑单元130可以被配置为启用偏置电路140,以使偏置电路140向一个或多个数据端口160提供偏置电压和/或电流,从而允许一个或多个数据端口160进行正确的操作。逻辑单元130还可以被配置为基于暂停信号或第一信号来禁用偏置电路140,或者使偏置电路140停止向一个或多个数据端口160提供偏置电压和/或电流。因此,逻辑单元130可以借助偏置电路140来启用或禁用数据端口160。相较于未消除偏置电压和/或电流的情况下的物理层128的功耗,通过消除一个或多个数据端口160的偏置电压和/或电流可以减小物理层128的功耗。
基于暂停信号或第一信号,在一些实施例中,逻辑单元130还可以被配置为启用充电电路150,以使充电电路150向一个或多个数据端口160提供充电电压和/或电流。特别地,当偏置电路140开始施加偏置电压和/或电流时,充电电路150可以向一个或多个数据端口160提供充电电压和/或电流。施加充电电流可以向一个或多个数据端口160提供电压和/或电流的初始“抬升”或“提高”,以减少使一个或多个数据端口160的偏置电压和/或电流达到操作阈值电平的时间。因此,利用充电电路150的充电电压和/或电流,可以减少将一个或多个数据端口160的偏置电压和/或电流设定在操作阈值电平的时间。当一个或多个数据端口160的偏置电压和/或电流达到操作阈值电平时,偏置电路140能够单独提供充足的电压和/或电流,以将一个或多个数据端口160的偏置电压和/或电流保持在操作阈值电平。
在一些实施例中,逻辑单元130还可以被配置为禁用充电电路150,以使充电电路150在预定时间段之后、和/或在一个或多个数据端口160的电压和/或电流电平达到操作阈值电平之后停止向一个或多个数据端口160提供充电电压和/或电流。
注意,逻辑单元130可以基于从控制器120接收的暂停信号或第一信号来启用或禁用偏置电路140。在一些实施例中,控制器120可以从诸如使用通信接口110来进行通信的外部电子设备中的硬件或软件之类的外部硬件和/或软件接收指令,以使通信接口110处于暂停模式或低功率模式。替代地或另外地,控制器120可以基于一个或多个因素来做出决定,以使通信接口110处于暂停模式或低功率模式。例如,控制器120在未感测到通信接口110与另一个电子设备之间的通信总线的连接时,可以使通信接口110处于暂停模式。在这些和其它实施例中,控制器120可以使暂停信号生效(assert)。在接收到生效的暂停信号之后,逻辑单元130可以禁用偏置电路140,以消除一个或多个数据端口160的偏置电压和/或电流。
控制器120可以基于来自外部硬件和/或软件的恢复信号、或基于自启动恢复序列来使暂停信号无效(deassert)。在接收到无效的暂停信号之后,逻辑单元130可以启用偏置电路140,以向一个或多个数据端口160提供偏置电压和/或电流。在这些实施例中,控制器120和外部硬件和/或软件可能获知偏置电路140被禁用。
逻辑单元130还可以基于从控制器120接收的第一信号来启用或禁用偏置电路140。可以由控制器120来使第一信号生效或无效,以指示存在除了以上所述的暂停条件以外的一些条件。基于该信号,逻辑单元120可以启用或禁用偏置电路140,并且从而在没有控制器120或其它外部硬件和/或软件的逻辑的情况下启用或禁用数据端口160,所述其它外部硬件和/或软件与获知数据端口160被启用和禁用的通信接口110连接。因此,通信接口110的物理层128可以独立地启用和禁用数据端口160,以减小通信接口110的功耗。
可以在不同的实施例中实现物理层128的各种不同的结构。例如,在一些实施例中,可以以硬件、可编程器件、或它们的一些组合来实现逻辑单元130、偏置电路140、充电电路150、和数据端口160。替代地或另外地,可以采用如所示出的单独的电路来实现偏置电路140和充电电路150,或者可以将偏置电路140和充电电路150结合到单个电路中。替代地或另外地,数据端口160可以包括差分发送器、接收器、和包络检测器、或它们的一些组合。替代地或另外地,数据端口160可以包括非差分发送器、非差分接收器、或两者。
替代地或另外地,逻辑单元130可以仅从控制器120接收暂停信号和第一信号,并且因此,逻辑单元130可以被配置为启用和禁用偏置电路140。替代地或另外地,逻辑单元130可以仅从控制器120接收第一信号,并且另一个电路可以从控制器120接收暂停信号。在这些和其它实施例中,物理层128可以包括附加的逻辑单元,以经由数据端口160来传送和接收数据、和/或执行附加的操作,例如基于暂停信号来启用和禁用偏置电路140。替代地或另外地,控制器120与逻辑单元130之间的通信可能遵循收发器宏单元接口(UTMI)或UTMI+协议。例如,在一些实施例中,物理层128内的逻辑单元130或另一个模块可以被配置为执行遵循UTMI或UTMI+协议的操作。替代地或另外地,控制器120与逻辑单元130之间的通信可以通过除了使信号生效和无效以外的一些方式来实现。
图2是根据一些实施例的示例性物理层228的框图。物理层228包括逻辑单元230、偏置电路240、充电电路250、发送器260、接收器262、差分包络检测器264、和差分数据线270、272。
逻辑单元230耦合到偏置电路240和充电电路250,并与偏置电路240和充电电路250进行通信。逻辑单元230还耦合到发送器260、接收器262、和差分包络检测器264。逻辑单元230可以向发送器260传送数据,以通过差分数据线270、272发送数据。逻辑单元230还可以经由接收器262而从差分数据线270、272接收数据,并且从差分包络检测器264接收静噪信号。
偏置电路240和充电电路250通过相应的第一、第二和第三电压线242、244、246耦合到发送器260、接收器262和差分包络检测器264。基于来自逻辑单元230的信号,偏置电路240和充电电路250可以向发送器260、接收器262和差分包络检测器264中的每一个设备分别提供相应的偏置电压和充电电压。
以下是启用和禁用偏置电路240和充电电路250的示例。在一些实施例中,由逻辑单元230所接收的为非暂停信号并使逻辑单元230启用偏置电路240和充电电路250的第一信号可以是数据发送信号。当数据发送信号生效时,其可以向逻辑单元230指示出,数据可用于利用发送器260通过差分数据线270、272来发送。
在一些实施例中,偏置电路240和充电电路250可以默认为禁用条件或禁用状态。在使数据发送信号生效之后,逻辑单元230可以使发送偏置信号生效,以启用偏置电路240,以使偏置电路240通过第一电压线242向发送器260提供偏置电压。逻辑单元230还可以使发送充电信号生效,以启用充电电路250,以使充电电路250通过第一电压线242至发送器260提供充电电路。在一些实施例中,当数据发送信号生效时,第二和第三电压线244、246上可以不提供电压。
在第一电压线242上的偏置电压达到操作阈值电平之后,逻辑单元230可以使发送充电信号无效,以禁用充电电路250。在一些实施例中,禁用充电电路250可以减小通信接口110的功耗。在一些实施例中,逻辑单元230可以感测第一电压线242上的电压电平以确定何时达到操作阈值电平,或者可以等待足以使电压达到操作阈值电平的时间。在一些实施例中,利用充电电路250来减小用于发送器260的偏置电压达到操作阈值的时间,可以减小逻辑单元230在等待达到发送器260的操作阈值电平的同时节流发送数据的可能性。通过减小逻辑单元230节流发送数据的可能性,可以保持物理层228的发送数据吞吐量。
然后,可以启用发送器260以发送由逻辑单元230提供的数据。当数据发送信号无效时,逻辑单元230可以使发送偏置信号无效,以禁用偏置电路240,并且由此禁用发送器260。在以上动作之后,当数据可用于通过差分数据线270、272发送时,可以将偏置电压提供给发送器260。因此,当发送器不发送数据时,相较于向发送器提供偏置电压的物理层,可以减小物理层228的功耗。
当数据发送信号无效时,在一些实施例中,逻辑单元230可以使接收器偏置信号生效,以启用偏置电路240,并且使接收器充电信号生效,以启用充电电路250。启用偏置电路240使偏置电路240通过第二和第三电压线244、246向接收器262和差分包络检测器264提供偏置电压。启用充电电路250使充电电路通过第二和第三电压线244、246向接收器262和差分包络检测器264提供充电电压。
在第二和第三电压线244、246上的偏置电压达到操作阈值电平之后,逻辑单元230可以使接收器充电信号无效,以禁用充电电路250。在一些实施例中,禁用充电电路250可以减小通信接口110的功耗。然后,可以启用接收器262和差分包络检测器264,以接收通过差分数据线270、272所提供的数据。在预定的时间之后,逻辑单元230可以使接收器偏置信号无效,以禁用偏置电路240。禁用偏置电路240可以使偏置电路240停止向接收器262和差分包络检测器264提供偏置电压。在一些实施例中,可以基于物理层228所采用的通信协议来确定逻辑单元230使接收器偏置信号生效的预定时间。例如,如果物理层228是主控制器的USB接口的一部分,则所述时间可以等于允许主控制器在传送数据包之后接收来自外围设备的响应的时间。该时间可以被称为超时时间。
在一些实施例中,在预定时间内保持接收器262上的偏置电压可以减小丢失通过差分数据线270、272传送的数据的可能性。此外,在一些实施例中,利用充电电路250来减少用于接收器262上的偏置电压达到操作阈值的时间可以在等待偏置电压达到操作阈值以完全启动接收器262的同时,减小丢失通过差分数据线270、272传送的数据的可能性。
在一些实施例中,无论第一信号的状态如何,可以仍然启用接收器262和差分包络检测器264的偏置电压,并且可以在逻辑单元230接收到暂停信号之后禁用接收器262和差分包络检测器264的偏置电压。例如,如果物理层228是设备控制器的USB接口的一部分,则设备控制器可能不知道何时将从主控制器传送数据包。作为结果,可以不禁用设备控制器的接收器262和差分包络检测器264的偏置电压,以使设备控制器不会丢失来自主控制器的数据包。
可以在不同的实施例中实现物理层228的各种不同的结构。例如,在一些实施例中,逻辑单元230、偏置电路240和充电电路250都可以以硬件、可编程设备、或它们的一些组合来实现。替代地或另外地,可以在如所示出的单独的电路中实现偏置电路240和充电电路250,或者可以将偏置电路240和充电电路250结合到单个电路中。替代地或另外地,物理层228可以包括非差分发送器和非差分接收器。替代地或另外地,逻辑单元230可以不接收来自差分数据线270、272的数据和/或向差分数据线270、272传送数据。在这些和其它实施例中,逻辑单元230可以用于启用和禁用偏置电路240和充电电路250。附加的电路或逻辑单元可以接收来自差分数据线270、272的数据和/或向差分数据线270、272传送数据。
图3A示出了根据一些实施例的示例性物理层中的各种信号的示例性时序图298。时序图298涉及启用物理层(例如,图2的物理层228)中的发送器(例如,图2的发送器260)的时刻。时序图298可以不反映涉及启用发送器的所有信号,并且仅作为示例提供时序图298。
时序图298示出了clk280、发送偏置信号282、发送充电信号284、发送启用信号286、以及在诸如图2的逻辑单元230之类的逻辑单元接收到第一信号之后的发送器偏置电压248的电压电平。
注意,可以由独立于诸如图1的控制器120之类的控制器的物理层、和/或与控制器连接的外部硬件和软件来完成发送器的启用和禁用。为独立地执行发送器的启用和禁用,物理层可能需要遵循所建立的时序协议,用于像发送器始终启用一样地发送数据。在一些实施例中,时序图298示出了对示例性时序协议的遵循。
时序图298示出了发送启用信号286可以在时刻294处生效。在一些实施例中,时序协议可能要求在发送启用信号286生效时建立并确定发送器偏置电压248的电平。虚线249表示当没有使用充电电路来驱动发送器偏置电压248达到预定电平时的发送器偏置电压248的电压电平。
为避免发送器偏置电压248的电压电平和其它时序问题的复杂性,物理层可以使用诸如图2的充电电路250之类的充电电路,以使发送器偏置电压248“抬升”或“提高”到操作阈值电平。在时刻290处的clk280的上升沿处,逻辑单元可以使发送偏置信号282和发送充电信号284生效,以分别启用偏置电路和充电电路。在时刻292处的clk280的上升沿处,逻辑单元可以使发送充电信号284无效。通过使发送充电信号284与发送偏置信号282同时生效,可以在发送启用信号286生效之前将发送器偏置电压248的电压电平“抬升”或“提高”到操作阈值,并且使其稳定。在发送启用信号286生效之前将发送器偏置电压248设定在操作阈值,可以在降低对发送数据吞吐量或服务质量的影响的情况下,使物理层遵循时序协议。
在一些实施例中,clk280可以比时序图中所指示的更快或更慢。例如,根据clk280的速度,发送充电信号284可以在大于或小于clk280的一个周期的时间内生效。发送充电信号284可以在足以使发送器偏置电压248在发送启用信号286生效之前达到阈值并稳定下来的时间内生效。在一些实施例中,发送偏置信号282、发送充电信号284、和发送启用信号286可以在clk280的下降沿上生效。
图3B示出了根据一些实施例的示例性物理层中的各种信号的示例性时序图300。时序图300涉及用于启用物理层(例如,图2的物理层228)中的接收器和/或发送包络检测器(例如,图2的接收器262和/或发送包络检测器264)的时刻。时序图300可以不反映涉及启用接收器和/或发送包络检测器的所有信号,并且仅作为示例提供时序图300。
时序图300示出了clk305、接收偏置信号310、接收充电信号310、接收启用信号320、和在诸如图2的逻辑单元230之类的逻辑单元接收到第一信号之后的发送包络检测器偏置电压330的电压电平。
注意,接收器和/或发送包络检测器的启用和禁用可以由独立于诸如图1的控制器120之类的控制器物理层、和/或与控制器连接的外部硬件和软件来完成。为独立地执行接收器和/或发送包络检测器的启用和禁用,物理层可能需要遵循所建立的时序协议,用于像接收器和/或发送包络检测器始终启用一样地接收数据。在一些实施例中,时序图300示出了对示例性时序协议的遵循。
时序图300示出了接收启用信号320可以在时刻344处生效。在一些实施例中,当接收启用信号320生效时,时序协议可能要求建立并确定发送包络检测器偏置电压330的电平。虚线325表示当没有使用充电电路来驱动发送包络检测器偏置电压330达到预定电平时的发送包络检测器偏置电压330的电压电平。
为避免发送包络检测器偏置电压330的电压电平和其它时序问题的复杂性,物理层可以使用诸如图2的充电电路250之类的充电电路来将发送包络检测器偏置电压330“抬升”或“提高”到操作阈值电平。在时刻340处的clk305的上升沿处,逻辑单元可以使接收偏置信号310和接收充电信号315生效,以分别启用偏置电路和充电电路。在时刻342处的clk305的上升沿处,逻辑单元可以使接收充电信号315无效。通过使接收充电信号315与接收偏置信号310同时生效,可以在接收启用信号320生效之前将发送包络检测器偏置电压330的电压电平“抬升”或“提高”到操作阈值,并使其稳定。在接收启用信号320生效之前将发送包络检测器偏置电压330设定在操作阈值,可以在降低或消除对接收数据吞吐量或服务质量的影响情况下,使物理层遵循时序协议。
在一些实施例中,clk305可以比时序图中所指示的更快或更慢。例如,根据clk305的速度,接收充电信号315可以在大于或小于clk305的八个周期的时间内生效。接收充电信号315可以在足以使发送包络检测器偏置电压330在接收启用信号320生效之前达到阈值并稳定下来的时间内生效。在一些实施例中,接收偏置信号310、接收充电信号315和接收启用信号320可以在clk305的下降沿上生效。
图4是根据一些实施例的示例性方法400的流程图。例如,方法400可以由系统100来实现,或者更具体地,由参考图1和/或图2所描述的物理层128和/或228来实现。本文中所描述的流程图不一定暗示动作的固定顺序,并且实施例可以以可用的任何顺序来实现。注意,本文中所描述的方法中的任何方法可以由硬件、软件(包括微代码)、或硬件和软件的组合来实现。例如,存储介质可以在其上存储指令,所述指令被机器执行时会产生根据本文中所描述的任何实施例的性能。
方法400可以用于基于由通信接口的控制器传送到通信接口的物理层的发送数据信号的信号电平来启用和禁用发送器的偏置电压。
在406处,可以确定发送数据信号是否生效。当生效时,发送数据信号可以指示数据可用于通过通信接口的物理层的发送器来发送。如果发送数据信号没有生效,那么方法400可以停留在406处。如果发送数据信号生效,那么方法400可以进入410。
在410处,可以使发送偏置信号生效来启用物理层的偏置电路,以向发送器提供偏置电压。提供偏置电压可以使发送器能够发送数据。还可以使发送充电信号生效来启用物理层的充电电路,以向发送器提供充电电压。提供充电电压可以减少用于将发送器的偏置电压设定在操作电平的时间。在416处,可以使发送充电偏置信号无效,以禁用充电电路并且消除充电电压。可以在发送器的偏置电压电平达到预定的阈值之后禁用充电电路。在420处,可以启用数据的发送,并且可以仍然启用偏置电路,以保持发送器上的偏置电压。
在426处,可以确定发送数据信号是否已经无效。发送数据信号无效可以指示数据不可用于通过发送器来发送。如果发送数据信号已经无效,那么方法400可以进入430。如果发送数据信号并非已经无效,那么方法400可以停留在426处,直到确定发送数据信号已经无效。在430处,可以使发送偏置信号无效,以禁用偏置电路,由此消除向发送器提供的偏置电压。方法400可以进入406。
可以由主设备或设备控制器的通信接口的物理层来实现方法400。例如,方法400可以由主设备或设备控制器的物理层利用USB接口来实现。实现方法400可以减小物理层的功耗,因为发送器的偏置电压可以在发送器发送数据时施加,并且在其它时间不施加。
图5是根据一些实施例的示例性方法500的流程图。例如,方法500可以由系统100来实现,或者更具体地,由参考图1和/或图2所描述的物理层128和/或238来实现。
方法500可以用于基于由通信接口的控制器传送到通信接口的物理层的发送数据信号的信号电平来启用和禁用接收器的偏置电压。
在506处,可以确定发送数据信号是否无效。发送数据信号无效可以指示数据不可用于通过物理层的发送器来发送。替代地或另外地,发送数据信号无效可以指示可以由通信接口的物理层的接收器来接收数据。如果发送数据信号并非无效,那么方法500可以停留在506处。如果发送数据信号无效,那么方法500可以进入510。
在510处,可以使接收偏置信号生效来启用物理层的偏置电路,以向接收器提供偏置电压。提供偏置电压可以使接收器能够接收数据。还可以使接收充电信号生效来启用物理层的充电电路,以向接收器提供充电电压。提供充电电压可以减小用于将接收器的偏置电压设定在操作电平的时间。在516处,可以使接收充电信号无效,以禁用充电电路并且消除充电电压。可以在接收器的偏置电压电平达到预定的阈值之后禁用充电电路。在520处,可以启用数据的接收,并且可以仍然启用偏置电路,以保持接收器上的偏置电压。
在526处,可以确定接收时间是否已经过期。如果接收时间已经过期,那么方法500可以进入530。如果接收时间并未过期,那么方法500可以停留在526处,直到确定接收时间已经过期。在530处,可以使接收偏置信号无效,以禁用偏置电路,由此消除提供到接收器的偏置电压。方法500可以进入506。
实现方法500可以减小物理层的功耗,因为接收器的偏置电压可以在接收器接收数据时施加,并且在其它时间不施加。可以由主设备的通信接口的物理层来实现方法500。例如,可以由主设备的物理层利用USB接口来实现方法500。注意,在一些实施例中,可以不由从设备控制器的通信接口实现方法500,因为从设备控制器可能必须保持启用通信接口的接收器,以接收来自设备控制器的主设备的数据。
图6是根据一些实施例的包含图1的示例性系统100的示例性系统600的框图。系统600可以包括耦合到通信接口110的模块610。模块610可以是经由通信接口110来传送和接收数据的任何模块。例如,在一些实施例中,模块610可以是经由通信接口110与诸如台式电脑、膝上型电脑、平板电脑、智能手机或其它计算单元之类的主设备进行通信的鼠标、键盘、存储器设备、游戏单元、或打印机中的电路。根据一些实施例,可以提供(例如,耦合到显示器的)显示端口。在本文中所描述的任何实施例中,通信接口110可以是USB设备控制器的一部分。在一些实施例中,模块610可以是经由通信接口110与外围设备或其它计算单元进行通信的诸如平板电脑、智能手机、膝上型电脑、或台式电脑之类的计算单元。在这些或其它实施例中,通信接口110可以是USB主设备的一部分。
尽管本文中已经描述了特定系统、硬件和接口结构,但是值得注意的是,可以利用任何其它类型的系统、硬件、和/或接口结构来实现实施例。类似地,尽管已经描述了具体方法,但是可以结合本文所描述的实施例来实现任何数量的其它类型的方法。
本文中所描述的若干实施例仅用于说明的目的。本领域技术人员将从所述说明中认识到,可以利用仅由权利要求所限制的修改和替换来实践其它实施例。

Claims (25)

1.一种装置,包括:
偏置电路,其被配置为向通信接口的端口提供偏置电压;以及
逻辑单元,其被配置为基于从所述通信接口的控制器接收的第一信号来启用和禁用所述偏置电路,所述逻辑单元还被配置为基于从所述通信接口的所述控制器接收的暂停信号来启用和禁用所述偏置电路。
2.根据权利要求1所述的装置,其中,所述第一信号用于指示数据是否可用于经由所述通信接口的发送器进行发送。
3.根据权利要求2所述的装置,其中,所述端口是所述发送器。
4.根据权利要求3所述的装置,其中,所述逻辑单元用于当所述第一信号指示数据可用于经由所述端口进行发送时,启用所述偏置电路。
5.根据权利要求4所述的装置,其中,所述逻辑单元用于当所述第一信号指示数据不可用于经由所述端口进行发送时,禁用所述偏置电路。
6.根据权利要求2所述的装置,其中,所述端口是接收器或差分包络检测器。
7.根据权利要求6所述的装置,其中,所述逻辑单元用于当所述第一信号指示数据不可用于发送时,启用所述偏置电路。
8.根据权利要求7所述的装置,其中,所述逻辑单元用于在已经启用所述偏置电路一段时间之后,禁用所述偏置电路。
9.根据权利要求1所述的装置,还包括被配置为向所述端口提供充电电压的充电电路。
10.根据权利要求9所述的装置,其中,所述逻辑单元在启用所述偏置电路的同时启用所述充电电路,并且当所述端口的电压电平达到阈值时,禁用所述充电电路。
11.根据权利要求1所述的装置,其中,所述通信接口是主设备通信接口的一部分,或者是外围设备通信接口的一部分。
12.根据权利要求1所述的装置,其中,所述控制器用于在从经由所述通信接口进行通信的设备接收到传送所述暂停信号的指示之后,向所述逻辑单元传送所述暂停信号。
13.根据权利要求1所述的装置,其中,所述通信接口是通用串行总线接口的一部分。
14.根据权利要求1所述的装置,其中,所述通信接口包括物理层,所述物理层包括所述偏置电路和所述逻辑单元。
15.一种装置,包括:
接口,其包括:
偏置电路,其被配置为向所述接口的发送器端口和接收器端口提供偏置电压;以及
逻辑单元,其被配置为基于指示数据是否可用于经由所述发送器端口进行发送的信号来启用和禁用所述偏置电路。
16.根据权利要求15所述的装置,其中,所述接口是通用串行总线接口。
17.根据权利要求15所述的装置,其中,所述接口是设备控制器接口。
18.根据权利要求15所述的装置,其中,所述接口是主控制器接口。
19.根据权利要求15所述的装置,还包括被配置为向所述发送器端口和/或所述接收器端口提供充电电压的充电电路。
20.根据权利要求15所述的装置,其中,所述逻辑单元用于当所述信号指示数据可用于经由所述发送器端口进行发送时,启用所述偏置电路,以向所述发送器端口提供电压。
21.根据权利要求15所述的装置,其中,所述逻辑用于当所述信号指示数据不可用于经由所述发送器端口进行发送时,启用所述偏置电路,以向所述接收器端口提供电压。
22.一种系统,包括:
显示端口;
模块;以及
与所述模块进行通信的通信接口,所述通信接口包括:
控制器,其被配置为接收来自所述模块的信号;以及
通信接口的物理层,所述物理层包括:
偏置电路,其被配置为向所述通信接口的端口提供偏置电压;以及
逻辑单元,其被配置为基于从所述控制器接收的第一信号来启用和禁用所述偏置电路,所述逻辑单元还被配置为基于经由所述控制器从所述模块接收的暂停信号来启用和禁用所述偏置电路。
23.根据权利要求22所述的系统,其中,所述控制器用于当数据可用于从所述电路经由所述物理层的发送器进行发送时,使所述第一信号生效。
24.根据权利要求22所述的系统,其中,所述逻辑单元用于当所述控制器使所述第一信号生效时,启用所述偏置电路,以使所述偏置电路向所述端口提供所述偏置电压。
25.根据权利要求22所述的系统,其中,所述逻辑单元用于当所述控制器使所述第一信号无效时,启用所述偏置电路,以使所述偏置电路向所述端口提供所述偏置电压。
CN201280064175.8A 2011-12-28 2012-12-13 数据端口的功率管理 Expired - Fee Related CN104169896B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
MYPI2011006342 2011-12-28
MYPI2011006342A MY169838A (en) 2011-12-28 2011-12-28 Power management for data ports
PCT/US2012/069405 WO2013101479A1 (en) 2011-12-28 2012-12-13 Power management for data ports

Publications (2)

Publication Number Publication Date
CN104169896A true CN104169896A (zh) 2014-11-26
CN104169896B CN104169896B (zh) 2017-06-20

Family

ID=48698517

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201280064175.8A Expired - Fee Related CN104169896B (zh) 2011-12-28 2012-12-13 数据端口的功率管理

Country Status (6)

Country Link
US (1) US9329655B2 (zh)
EP (1) EP2798505B1 (zh)
CN (1) CN104169896B (zh)
MY (1) MY169838A (zh)
TW (1) TWI570542B (zh)
WO (1) WO2013101479A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201527940A (zh) * 2014-01-03 2015-07-16 Chao-Yu Yueh 整合式行動電源
US9601916B2 (en) 2014-09-11 2017-03-21 Intel Corporation Back power protection circuit
CN105159860B (zh) * 2015-10-10 2018-04-06 上海斐讯数据通信技术有限公司 Iic扩展系统及方法
US9780783B1 (en) 2016-03-31 2017-10-03 Intel Corporation Voltage tolerant termination presence detection

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6516418B1 (en) * 1998-07-23 2003-02-04 Samsung Electronics Co., Ltd. Portable computer having universal serial bus ports controlled power supply and a method of the same
US20040122985A1 (en) * 2002-11-29 2004-06-24 Nec Infrontia Corporation Communication device using a plurality of communication interfaces, and wireless LAN access point
US20050138239A1 (en) * 2003-12-18 2005-06-23 Seiko Epson Corporation Physical layer circuit, data transfer control device, and electronic instrument
US20060075271A1 (en) * 2004-10-01 2006-04-06 Patrik Lilja Methods, devices and circuits for activating a communication device connected to an external bus
CN1813452A (zh) * 2003-06-30 2006-08-02 英特尔公司 差动输出驱动器的交叉电压锁定
CN101022278A (zh) * 2007-01-16 2007-08-22 华为技术有限公司 终端设备、连接器、充电器和充电方法
US7449919B2 (en) * 2006-06-30 2008-11-11 Intel Corporation Driver circuit bias control
US7702825B2 (en) * 2005-06-29 2010-04-20 Intel Corporation Enhancements to universal serial bus (USB) suspend and resume operations
US7720825B2 (en) * 2005-10-21 2010-05-18 International Business Machines Corporation System and method for enabling records management
US20110268198A1 (en) * 2009-11-13 2011-11-03 Shinichiro Nishioka Driver circuit, receiver circuit, and method of controlling a communications system including the circuits

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3763903B2 (ja) * 1996-10-29 2006-04-05 株式会社日立製作所 情報処理装置
US6317839B1 (en) * 1999-01-19 2001-11-13 International Business Machines Corporation Method of and apparatus for controlling supply of power to a peripheral device in a computer system
US20020091956A1 (en) * 2000-11-17 2002-07-11 Potter Scott T. Methods and systems for reducing power consumption in computer data communications
KR100613608B1 (ko) 2004-09-06 2006-08-21 삼성전자주식회사 절전모드 기능을 가지는 장치 및 그의 절전모드 제어방법
ITMI20071104A1 (it) * 2007-05-31 2008-12-01 St Microelectronics Srl "dispositivo di controllo di un'interfaccia usb e relativo metodo di controllo"

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6516418B1 (en) * 1998-07-23 2003-02-04 Samsung Electronics Co., Ltd. Portable computer having universal serial bus ports controlled power supply and a method of the same
US20040122985A1 (en) * 2002-11-29 2004-06-24 Nec Infrontia Corporation Communication device using a plurality of communication interfaces, and wireless LAN access point
CN1813452A (zh) * 2003-06-30 2006-08-02 英特尔公司 差动输出驱动器的交叉电压锁定
US20050138239A1 (en) * 2003-12-18 2005-06-23 Seiko Epson Corporation Physical layer circuit, data transfer control device, and electronic instrument
US20060075271A1 (en) * 2004-10-01 2006-04-06 Patrik Lilja Methods, devices and circuits for activating a communication device connected to an external bus
US7702825B2 (en) * 2005-06-29 2010-04-20 Intel Corporation Enhancements to universal serial bus (USB) suspend and resume operations
US7720825B2 (en) * 2005-10-21 2010-05-18 International Business Machines Corporation System and method for enabling records management
US7449919B2 (en) * 2006-06-30 2008-11-11 Intel Corporation Driver circuit bias control
CN101022278A (zh) * 2007-01-16 2007-08-22 华为技术有限公司 终端设备、连接器、充电器和充电方法
US20110268198A1 (en) * 2009-11-13 2011-11-03 Shinichiro Nishioka Driver circuit, receiver circuit, and method of controlling a communications system including the circuits

Also Published As

Publication number Publication date
TWI570542B (zh) 2017-02-11
US9329655B2 (en) 2016-05-03
EP2798505B1 (en) 2018-09-26
EP2798505A4 (en) 2015-08-26
MY169838A (en) 2019-05-16
CN104169896B (zh) 2017-06-20
TW201342022A (zh) 2013-10-16
EP2798505A1 (en) 2014-11-05
WO2013101479A1 (en) 2013-07-04
US20140304530A1 (en) 2014-10-09

Similar Documents

Publication Publication Date Title
EP2867780B1 (en) Device disconnect detection
US9239810B2 (en) Low power universal serial bus
EP2221731B1 (en) Low power and low pin count bi-directional dual data rate device interconnect interface
US8683097B2 (en) Device connect detection
CN108780436B (zh) 用于功率优化的链路速度控制系统
CN103765345A (zh) 用于降低平台中空闲链路功率的方法和装置
KR102151178B1 (ko) 직렬 통신 장치 및 그 방법
CN104704479A (zh) 用于降低嵌入式系统内的功率消耗的方法和装置
CN104169896A (zh) 数据端口的功率管理
CN105807886A (zh) 一种芯片唤醒系统及方法以及移动终端
US11947481B2 (en) Terminal and type C interface anti-corrosion method
CN101561790B (zh) 一种主控机与从机通信的方法、系统及装置
JP5809363B2 (ja) ユーエスビー周辺装置およびその送信電力低減方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170620

Termination date: 20191213

CF01 Termination of patent right due to non-payment of annual fee