CN104135270A - 高脉冲输出电路及应用高脉冲输出电路的设备 - Google Patents

高脉冲输出电路及应用高脉冲输出电路的设备 Download PDF

Info

Publication number
CN104135270A
CN104135270A CN201410342193.9A CN201410342193A CN104135270A CN 104135270 A CN104135270 A CN 104135270A CN 201410342193 A CN201410342193 A CN 201410342193A CN 104135270 A CN104135270 A CN 104135270A
Authority
CN
China
Prior art keywords
circuit
output
logical circuit
input
connects
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410342193.9A
Other languages
English (en)
Inventor
李树鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qingdao Goertek Co Ltd
Original Assignee
Qingdao Goertek Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qingdao Goertek Co Ltd filed Critical Qingdao Goertek Co Ltd
Priority to CN201410342193.9A priority Critical patent/CN104135270A/zh
Publication of CN104135270A publication Critical patent/CN104135270A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

本发明提供一种高脉冲输出电路及应用高脉冲输出电路的设备,包括:第一逻辑电路、电容C1、第二逻辑电路,RC延时电路、第三逻辑电路以及反相电路,所述第一逻辑电路的输入端输入电平转换信号,第一逻辑电路的输出端连接第一电源,第一逻辑电路的输出端通过电容C1连接第二逻辑电路的第一输入端,第二逻辑电路的第一输出端及第二输入端连接第二电源,第二逻辑电路的输出端通过延时电路连接第三逻辑电路的输入端,第三逻辑电路的输出端连接第三电源,第三逻辑电路的输出端连接反相电路,反相电路的输出端作为脉冲信号的输出端并且连接第四电源,本电路能够为MCU合理方便的接收触发信号提供基础。

Description

高脉冲输出电路及应用高脉冲输出电路的设备
技术领域
本发明涉及脉冲转换技术领域,尤其涉及一种高脉冲输出电路及应用高脉冲输出电路的设备。
背景技术
当前业界电子系统中最常用的芯片就是MCU,MCU作为电子系统的控制枢纽需要很多触发信号作为代码运行的开始。但是外围的触发信号多是由高到低的电平转换,或者由低到高的电平转换,而MCU等处理芯片由于信号复用等原因需要输入短暂的脉冲信号。
由于当前业界的处理高低电平转换的单一性,极大影响了MCU的输入复用性,无法合理利用MCU的中断接口资源。如在电池充电管理中,需要MCU对充电管理过程进行控制,但是由于电池充电管理MCU的触发需要高脉冲信号,当充电管理MCU处于休眠状态时,若直接连接电源,不能满足唤醒高脉冲信号MCU的要求;在温度侦测设备中,需要MCU对温度侦测过程进行控制,但是由于温度侦测管理MCU的触发需要高脉冲信号,当温度侦测管理MCU处于休眠状态中时,开关闭合产生信号为由高到低转换的电平信号,不能满足温度侦测管理MCU的唤醒要求。
因此,需要一种高脉冲输出电路及应用高脉冲输出电路的设备,以避免上述缺陷。
发明内容
本发明的目的在于提供一种高脉冲输出电路及应用高脉冲输出电路的设备,能够将低电平转高电平的阶跃信号处理成高脉冲信号,从而节省MCU资源,提高了MCU的利用效率。
为解决上述问题,本发明提供一种高脉冲输出电路,其特征在于,包括:第一逻辑电路、电容C1、第二逻辑电路,RC延时电路、第三逻辑电路以及反相电路,所述第一逻辑电路的输入端输入电平转换信号,第一逻辑电路的输出端连接第一电源,第一逻辑电路的输出端通过电容C1连接第二逻辑电路的第一输入端,第二逻辑电路的第一输入端及第二输入端连接第二电源,第二逻辑电路的输出端通过延时电路连接第三逻辑电路的输入端,第三逻辑电路的输出端连接第三电源,第三逻辑电路的输出端连接反相电路,反相电路的输出端连接第四电源。
进一步的,所述第一电源通过电阻R1连接第一逻辑电路的输出端,既能够将第一逻辑电路的输出端即电容C1的输入端钳位在高电平,又能够起到限流的作用,防止因电流过高对第一逻辑电路的损害。
进一步的,所述第二电源通过电阻R2连接第二逻辑电路的第一输入端及第二输入端,既能够将第二逻辑电路的第一输入端及第二输入端钳位在高电平,又能够起到限流的作用,防止因电流过高对第二逻辑电路的损害,需要指出的是第二电源在经过电阻R2、第二逻辑电路及电阻R3后,产生的电流应当满足能够使第三逻辑电路导通,才能够才第三逻辑电路的输出端输出脉冲信号。
进一步的,所述第三电源通过电阻R5连接第三逻辑电路的输出端,其具体数值根据输出需要进行调整,既能够将第三逻辑电路和的输出端钳位在高电平,又能够起到限流的作用,防止因电流过高对第三逻辑电路的损害。
进一步的,所述第四电源通过电阻R6连接反相电路的输出端,既能够为反相电路的输出端提供高电,又能够起到限流的作用,防止因电流过高对反相电路造成损害。
进一步的,所述第一电源、第二电源、第三电源及第四电源高于脉冲输出电路的开机电压,即高于电平转换信号输入端的电压。
进一步的,在本发明提供的高脉冲输出电路中,所述第一逻辑电路可以具有N沟道的第一MOS管,其栅极作为输入端连接电平转换信号,源极接地端,漏极作为输出端连接第一电源及电容C1;所述第二逻辑电路采用具有P沟道的第二MOS管,其栅极作为第一输入端连接电容C1及第二电源,漏极作为输出端连接延时电路,源极作为第二输入端连接第二电源;所述第三逻辑电路采用具有N沟道的第三MOS管,其栅极作为输入端,其源极接地端,其漏极作为输出端且连接第三电源。
进一步的,所述具有N沟道的第一MOS管和第三MOS管可以采用NPN三极管代替,其中NPN三极管的基极与N沟道MOS管的栅极连接方式相同,NPN三极管的集电极与N沟道MOS管的漏极连接方式相同,NPN三极管的发射极与N沟道MOS管源极连接方式相同;所述P沟道的第二MOS管可以采用PNP三极管代替,其中PNP三极管的基极与具有P沟道第二MOS管的栅极连接方式相同,PNP三极管的集电极与P沟道的第二MOS管的漏极连接方式相同,PNP三极管的发射极与P沟道的第二MOS管源极连接方式相同,同样能够将输入的由低到高电平转换信号转换成高脉冲输出。
进一步的,所述第一逻辑电路、第二逻辑电路及第三逻辑电路采用与门和反相器的组合电路,与门的输入端作为信号输入端,反相器的输出端作为信号输出端,电平转换信号由与门的输入端输入,由反相器的输出端输出,具体的,所述第一逻辑电路中与门的第一输入端通过电容C1后输入电平转换信号及第一电源,第一逻辑电路中与门的第二输入端连接第一电源,且第一逻辑电路中反相器的输出端通过电容C1连接第二逻辑电路中与门的输入端,第二逻辑电路中与门的第一输入端及第二输入端连接第二电源,且第二逻辑电路中反相器的输出端通过延时电路连接第三逻辑电路中与门的输入端,第三逻辑电路中反相器的输出端连接第三电源,第三逻辑电路中反相器的输出端作为脉冲输出端,采用此种结构的电路也能够满足要求,但相比而言,采用MOS管电路结构更为简单,成本更低。
进一步的,所述反相电路包括第三逻辑电路的输出端连接的具有N沟道的第四MOS管以及电阻R5,能够将第三逻辑电路输出端的输出信号进行反相处理。
进一步的,所述延时电路包括电容C2和电阻R3串联构成的充电延时电路用来延迟第三MOS管的导通;和由电容C2和电阻R3并联组成的放电延时电路,用来延迟第三MOS管的截止。
进一步的,所述反相电路可以采用反相器连接第三逻辑的开关输出端的方式实现,同样能够将第三逻辑电路输出端的输出信号进行反相处理,满足脉冲输出需求。
其具体工作原理是:当第一MOS管的栅极连接输入电平由低到高转换的时候,第一MOS管导通,电容C1瞬间导通,第二MOS管的栅极短暂为低电平,第二MOS管导通,第二电源通过电容R3对电容C2进行充电,延迟第三MOS管的导通时间,充电完成后第三MOS管的栅极变为高电平,从而第三MOS管导通,第三MOS管的漏极输出由高电平转为低电平,经过反相电路处理,第四MOS管输出由低电平转换为高电平。电容C1由于电容效应,第二MOS管恢复截止状态,电容C2通过电阻R4进行放电,因此第三MOS管的栅极电平被拉低,第三MOS管截止,第三MOS管的漏极输出由低电平恢复为高电平,第四MOS管的漏极输出由高电平恢复为低电平,从而第四MOS管的漏极输出为高脉冲。其中,在放电过程中,电容C2与电阻R4构成的放电延时电路能够延迟第三MOS管的截止时间,通过调整电容C2与电阻R4的值能够控制延迟时间的长短,从而控制输出脉冲的宽度。
本发明还提供一种应用高脉冲输出电路的充电设备,包括电池充电系统,以及与电池充电系统连接的充电电池及控制电池充电系统工作的MCU,所述MCU连接本发明实施例一提供的高脉冲输出电路,所述高脉冲输出电路的输入端连接充电电源,充电电源经过高脉冲输出电路的转换,从输出端输出高脉冲信号,唤醒处于休眠状态中的MCU,从而控制电池充电系统对充电电池进行充电。在没有电源连接时,MCU可以保持休眠状态,避免了MCU资源的浪费,提高了其工作效率。
本发明还提供一种高脉冲输出电路,包括:电容C1、第二逻辑电路,延时电路、第三逻辑电路以及反相电路,电容C1一端连接第一电源并作为电平转换信号的输入端,另一端连接所述第二逻辑电路的第一输入端,第二逻辑电路的第一输入端和第二输入端连接第二电源,第二逻辑电路的输出端通过延时电路连接第三逻辑电路的输入端,第三逻辑电路的输出端连接第三电源,第三逻辑电路的输出端连接反相电路,反相电路的输出端连接第四电源。
进一步的,所述电容C1的输入端通过电阻R1连接第一电源,能够将电容C1的输入端钳位在高电平,同时又能够起到限流的作用。
进一步的,所述第二电源通过电阻R2连接第二逻辑电路的第一输入端及第二输入端,既能够将第二逻辑电路的第一输入端及第二输入端钳位在高电平,又能够起到限流的作用,防止因电流过高对第二逻辑电路的损害需要指出的是第二电源在经过电阻R2、第二逻辑电路及电阻R3后,产生的电流应当满足能够使第三逻辑电路导通,才能够才第三逻辑电路的输出端输出脉冲信号。
进一步的,所述第三电源通过电阻R5连接第三逻辑电路的输出端,其具体数值根据输出需要进行调整,既能够将第三逻辑电路和的输出端钳位在高电平,又能够起到限流的作用,防止因电流过高对第三逻辑电路的损害。
进一步的,所述第四电源通过电阻R6连接反相电路的输出端,既能够为反相电路的输出端提供高电,又能够起到限流的作用,防止因电流过高对反相电路造成损害。
进一步的,所述延时电路包括电容C2和电阻R3串联构成的充电延时电路和由电容C2和电阻R3并联组成的放电延时电路,采用此种电路,既能满足要求,且结构简单,还能够根据电容C2和电阻R3的值调整设定脉冲宽度。
进一步的,所述第二逻辑电路采用具有P沟道的第二MOS管,其栅极作为第一输入端连接电容C1及第二电源,漏极作为输出端连接延时电路,源极作为第二输入端连接第二电源;所述第三逻辑电路采用具有N沟道的第三MOS管,其栅极作为输入端,其源极接地端,其漏极作为输出端且连接第三电源。
进一步的,所述P沟道的第二MOS管可以采用PNP三极管代替,其中PNP三极管的基极与P沟道MOS管的栅极连接方式相同,PNP三极管的集电极与P沟道MOS管的漏极连接方式相同,PNP三极管的发射极与P沟道MOS管源极连接方式相同;第三MOS管可以采用NPN三极管代替,其中NPN三极管的基极与N沟道MOS管的栅极连接方式相同,NPN三极管的集电极与N沟道MOS管的漏极连接方式相同,NPN三极管的发射极与N沟道MOS管源极连接方式相同,同样能够将输入的由低到高电平转换信号转换成高脉冲输出。
进一步的,所述第二逻辑电路中与门的第一输入端通过电容C1后接入电平转换输入信号及连接第一电源,第二逻辑电路中与门的第一输入端连接第二电源,第二逻辑电路中与门的第二输入端连接第二电源,第二逻辑电路中反相器的输出端通过延时电路连接第三逻辑电路中与门的输入端,第三逻辑电路中反相器的输出端连接第三电源,同时作为低脉冲信号的输出端,采用此结构的电路也能够满足要求,但相比而言,采用MOS管电路结构更为简单,成本更低。
进一步的,所述反相电路包括第三逻辑电路的输出端连接的具有N沟道的第四MOS管以及电阻R5,能够将第三逻辑电路输出端的输出信号进行反相处理。
其具体工作原理是:当输入端输入电平由高到低转换时,电容C1瞬间导通,第二MOS管的栅极短暂为低电平,第二MOS管导通,第二电源通过第二MOS管及电阻R3和电容C2,使第三MOS管栅极为高电平,第三MOS管导通,第三MOS管的输出由高电平转换为低电平,第四MOS管的输出由低电平转换为高电平,同时由于电容C2储存电荷,在充电过程中电容C2与电阻R3构成RC串联电路,延迟第三MOS管的打开时间,电容C1由于电容效应,第二MOS管恢复截止状态,电容C2与电阻R4并联并通过电阻R4进行放电,因此第三MOS管的栅极电平被拉低,第三MOS管截止,第三MOS管的漏极输出由低电平恢复为高电平,第四MOS管输出由高电平恢复为低电平。其中,在放电过程中,电容C2与电阻R4构成的放电延时电路能够延迟第三MOS管的截止时间,通过调整电容C2与电阻R4的值能够控制延迟时间的长短,从而控制输出脉冲的宽度。
本发明还提供一种应用高脉冲输出电路的温度侦测设备,包括温度侦测电路电路、用于控制温度侦测电路工作的MCU,所述MCU连接高脉冲输出电路,所述高脉冲输出电路的输入端设有开关,闭合开关,在开关闭合的同时产生由高到低的电平转换信号,经过高脉冲输出电路的转换后,形成高脉冲输出,唤醒处于休眠状态跌MCU,从而控制温度侦测电路的工作,按照设定好的参数进行温度侦测。平时MCU可以保持休眠状态,避免了MCU资源的浪费,提高了其工作效率。
本发明通过利用电容效应及RC电路的延时特性,结合MOS管的逻辑电路特点,能够将高电平转低电平的阶跃信号以及低电平转高电平的阶跃信号处理成高脉冲信号,并且能够根据实际需求调整设定脉冲信号的宽度,为MCU合理方便地接收触发信号提供技术基础,能够有效地节省MCU的中断接口资源,提高了MCU的有效利用率。
附图说明
图1为本发明实施例一的电路原理图;
图2为本发明实施例一的具体电路图;
图3为本发明采用与门和反相器作为逻辑电路的示意图;
图4为本发明实施例二的电路原理图;
图5为本发明实施例二的具体电路图;
图6为本发明实施例三的原理图;
图7为本发明实施例四的原理图。
附图标记:S1:第一电源,S2:第二电源,S3:第三电源,S4:第四电源,IN:电平转换信号输入端,OUT:脉冲输出端,100:第一逻辑电路,200:第二逻辑开关,300:延时电路,400:第三逻辑电路,500:反相电路,C1:电容C1,Q1:第一MOS管,Q2:第二MOS管,Q3:第三MOS管,Q4:第四MOS管。
具体实施方式
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
实施例一
请参照图1所示的本发明实施例一的电路原理图,本实施例提供一种高脉冲输出电路,包括第一逻辑电路100、电容C1、第二逻辑电路200,延时电路300、第三逻辑电路400以及反相电路500,所述第一逻辑电路100的输入端作为电平转换信号输入端IN,输入电平转换信号,第一逻辑电路100的输出端连接第一电源S1,第一逻辑电路100的输出端通过电容C1连接第二逻辑电路200的第一输入端,第二逻辑电路200的第二输入端连接第二电源S2,第二逻辑电路200的输出端通过延时电路300连接第三逻辑电路400的第一输入端,第三逻辑电路400的第二输入端连接第三电源S3第三电源S3,第三逻辑电路400的输出端连接反相电路500,反相电路500的输出端连接第四电源S4第四电源S4,反相电路500的输出端作为脉冲输出端OUT,所述第一电源S1、第二电源S2、第三电源S3第三电源S3及第四电源S4第四电源S4提供高电平。
当输入由低到高的电平转换信号时,第一逻辑电路100导通,电容C1导通,第二逻辑电路200短暂导通,第二电源S2输入的高电平通过第二逻辑电路200及RC电路后使第三逻辑电路400导通,第三逻辑电路400的输出端输出由高电平转为低电平,通过反相电路500处理后输出由低电平转换为高电平,由于电容C1的电容效应,第二逻辑电路200截止,RC电路进行放电,第三逻辑电路400截止,第三逻辑电路400的输出端输出由低电平恢复为高电平,经过反相电路500处理,输出由高电平恢复为低电平,因此脉冲输出端OUT的输出为高脉冲。
请参照图2所示的本发明实施例一的具体电路图,包括:具有N沟道的第一MOS管Q1、具有P沟道的第二MOS管Q2、具有N沟道的第三MOS管Q3以及具有N沟道的第四MOS管Q4,所述第一MOS管Q1的源极连接地端,漏极连接第一电源S1,所述第一MOS管Q1的漏极通过电容C1连接第二MOS管Q2的栅极,第二MOS管Q2的漏极和栅极连接第二电源S2,第二MOS管Q2源极和第三MOS管Q3栅极之间连接有RC延时电路300,第三MOS管Q3的源极接地端,漏极连接第三电源S3,所述第三MOS管Q3漏极连接第四MOS管Q4的栅极,第四MOS管Q4的源极接地端。
所述延时电路300包括电容C2和电阻R3串联构成的充电延时电路300,用以延迟第三MOS管Q3的导通;以及电容C2和电阻R4并联构成的放电延时电路300,所述电容C2及电阻R4接地端,用以延迟第三MOS管Q3的截止。通过调节电容C2及电阻R4的值,可以调整设定输出脉冲的宽度。
其具体工作原理为:当第一MOS管Q1的栅极连接输入电平由低到高转换的时候,第一MOS管Q1导通,电容C1瞬间导通,第二MOS管Q2的栅极短暂为低电平,第二MOS管Q2导通,第二电源S2通过电容R3对电容C2进行充电,延迟第三MOS管Q3的导通时间,充电完成后第三MOS管Q3的栅极变为高电平,从而第三MOS管Q3导通,第三MOS管Q3的漏极输出由高电平转为低电平,经过反相电路500处理,第四MOS管Q4输出由低电平转换为高电平。电容C1由于电容效应,第二MOS管Q2恢复截止状态,电容C2通过电阻R4进行放电,因此第三MOS管Q3的栅极电平被拉低,第三MOS管Q3截止,第三MOS管Q3的漏极输出由低电平恢复为高电平,经过电阻R5与第四MOS管Q4的反相作用,第四MOS管Q4漏极输出由高电平恢复为低电平,从而第四MOS管Q4的漏极输出为高脉冲。其中,在放电过程中,电容C2与电阻R4构成的放电延时电路300能够延迟第三MOS管Q3的截止时间,通过调整电容C2与电阻R4的值能够控制延迟时间的长短,从而控制输出脉冲的宽度。
本实施的通过利用电容效应及RC电路的延时特性,结合MOS管的逻辑电路特点,能够将低电平转高电平的阶跃信号处理成高脉冲信号,并且能够根据实际需求设定脉冲信号的宽度,为MCU合理方便地接收触发信号提供技术基础,能够有效地节省MCU的中断接口资源。
作为本实施例的一个变形,具有N沟道的第一MOS管Q1和第三MOS管Q3可以采用NPN三极管代替,其中NPN三极管的基极与N沟道MOS管的栅极连接方式相同,NPN三极管的集电极与N沟道MOS管的漏极连接方式相同,NPN三极管的发射极与N沟道MOS管源极连接方式相同,具有P沟道的第二MOS管Q2可以采用PNP三极管代替,其中PNP三极管的基极与P沟道MOS管的栅极连接方式相同,PNP三极管的集电极与P沟道MOS管的漏极连接方式相同,PNP三极管的发射极与P沟道MOS管源极连接方式相同,同样能够实现将由低到高电平转换信号处理后输出高脉冲,但考虑到NPN三极管的阻耗要大于N沟道的MOS管,PNP三极管的阻耗要大于P沟道的MOS管,因此优选采用本实施例中提供的MOS管作为逻辑电路。
请参照如图3所示的,本发明采用与门和反相器作为逻辑电路的示意图,作为本实施例的另外一个变形,,所述第一逻辑电路、第二逻辑电路及第三逻辑电路采用与门和反相器的组合电路,与门的输入端作为信号输入端,反相器的输出端作为信号输出端,电平转换信号由与门的输入端输入,由反相器的输出端输出,具体的,所述第一逻辑电路中与门的第一输入端通过电容C1后输入电平转换信号及第一电源,第一逻辑电路中与门的第二输入端连接第一电源,且第一逻辑电路中反相器的输出端通过电容C1连接第二逻辑电路中与门的输入端,第二逻辑电路中与门的第一输入端及第二输入端连接第二电源,且第二逻辑电路中反相器的输出端通过延时电路连接第三逻辑电路中与门的输入端,第三逻辑电路中反相器的输出端连接第三电源,第三逻辑电路中反相器的输出端作为脉冲输出端,采用此种结构的电路也能够满足要求,但相比而言,采用MOS管电路结构更为简单,成本更低。
实施例二
请参照如图4所示的本发明实施例二的电路原理图,本实施例提供另一种高脉冲输出电路,包括:电容C1、第二逻辑电路200,延时电路300、第三逻辑电路400以及反相电路500,电容C1一端连接第一电源S1并作为电平转换信号的输入端,另一端连接所述第二逻辑电路200的第一输入端,第二逻辑电路200的第一输入端和第二输入端连接第二电源S2,第二逻辑电路200的输出端通过延时电路300连接第三逻辑电路400的输入端,第三逻辑电路400的输出端连接第三电源S3第三电源S3,第三逻辑电路400的输出端连接反相电路500,反相电路500的输出端连接第四电源S4第四电源S4。
当输入由低到高的电平转换信号时,电容C1瞬间导通,第二逻辑电路200短暂导通,第二电源S2输入的高电平通过第二逻辑电路200及RC电路后使第三逻辑电路400导通,第三逻辑电路400的输出端输出由高电平转为低电平,通过反相电路500处理后输出由低电平转换为高电平,由于电容C1的电容效应,第二逻辑电路200截止,RC电路进行放电,第三逻辑电路400截止,第三逻辑电路400的输出端输出由低电平恢复为高电平,经过反相电路500处理,输出由高电平恢复为低电平,因此本实施例脉冲输出端OUT输出高脉冲。
请参照如图5所示的本发明实施例二的具体电路图,包括:具有P沟道的第二MOS管Q2和具有N沟道的第三MOS管Q3和第四MOS管Q4,所述第二MOS管Q2的栅极通过电容C1输入第一电源S1,第二MOS管Q2的漏极和栅极连接第二电源S2,第二MOS管Q2源极和第三MOS管Q3栅极之间连接有RC延时电路300,第三MOS管Q3的源极接地端,漏极连接第三电源S3及第四MOS管Q4的栅极,第四MOS管Q4的漏极连接第四电源S4第四电源S4且作为脉冲输出端。
所述延时电路300包括电容C2和电阻R3串联构成的充电延时电路300,用以延迟第三MOS管Q3的导通;以及电容C2和电阻R4并联构成的放电延时电路300,所述电容C2及电阻R4接地端,用以延迟第三MOS管Q3的截止。通过调节电容C2及电阻R4的值,可以调整设定输出脉冲的宽度。
其具体工作原理为:当电容C1连接输入电平由低到高转换的时候,电容C1瞬间导通,第二MOS管Q2的栅极短暂为低电平,第二MOS管Q2导通,第二电源S2通过电容R3对电容C2进行充电,延迟第三MOS管Q3的导通时间,充电完成后第三MOS管Q3的栅极变为高电平,从而第三MOS管Q3导通,第三MOS管Q3的漏极输出由高电平转为低电平,经过反相电路500处理,第四MOS管Q4输出由低电平转换为高电平。电容C1由于电容效应,第二MOS管Q2恢复截止状态,电容C2通过电阻R4进行放电,因此第三MOS管Q3的栅极电平被拉低,第三MOS管Q3截止,第三MOS管Q3的漏极输出由低电平恢复为高电平,第四MOS管Q4的漏极输出由高电平恢复为低电平,从而第四MOS管Q4的漏极输出为高脉冲。其中,在放电过程中,电容C2与电阻R4构成的放电延时电路300能够延迟第三MOS管Q3的截止时间,通过调整电容C2与电阻R4的值能够控制延迟时间的长短,从而控制输出脉冲的宽度。
本实施的通过利用电容效应及RC电路的延时特性,结合MOS管的逻辑电路特点,能够将高电平转低电平的阶跃信号处理成高脉冲信号,并且能够根据实际需求设定脉冲信号的宽度,为MCU合理方便地接收触发信号提供技术基础,能够有效地节省MCU的中断接口资源。
作为本实施例的一个变形,具有N沟道的第三MOS管Q3和第四MOS管Q4可以采用NPN三极管代替,其中NPN三极管的基极与N沟道MOS管的栅极连接方式相同,NPN三极管的集电极与N沟道MOS管的漏极连接方式相同,NPN三极管的发射极与N沟道MOS管源极连接方式相同,具有P沟道的第二MOS管Q2可以采用PNP三极管代替,其中PNP三极管的基极与P沟道MOS管的栅极连接方式相同,PNP三极管的集电极与P沟道MOS管的漏极连接方式相同,PNP三极管的发射极与P沟道MOS管源极连接方式相同,同样能够实现将由低到高电平转换信号处理后输出高脉冲,但考虑到NPN三极管的阻耗要大于N沟道的MOS管,PNP三极管的阻耗要大于P沟道的MOS管,因此优选采用本实施例中提供的MOS管作为逻辑电路。
作为本实施例的另外一个变形,所述第二逻辑电路及第三逻辑电路采用与门和反相器组合的方式实现,具体的,所述第二逻辑电路中与门的第一输入端通过电容C1后接入电平转换输入信号及连接第一电源,第二逻辑电路中与门的第一输入端连接第二电源,第二逻辑电路中与门的第二输入端连接第二电源,第二逻辑电路中反相器的输出端通过延时电路连接第三逻辑电路中与门的输入端,第三逻辑电路中反相器的输出端连接第三电源,同时作为低脉冲信号的输出端,采用此结构的电路也能够满足要求,但相比而言,采用MOS管电路结构更为简单,成本更低。
实施例三
请参照如图6所示的本发明实施例三原理图,本实施例提供一种应用高脉冲输出电路的充电设备,包括电池充电系统,以及与电池充电系统连接的电池组及控制电池充电系统工作的MCU,所述MCU连接如图2所示高脉冲输出电路,所述高脉冲输出电路的输入端连接充电电源,充电电源经过高脉冲输出电路的转换,从脉冲信号的输出端输出高脉冲信号,用于唤醒处于休眠状态中的MCU,从而通过MCU控制电池充电系统对电池组进行充电。在没有电源连接时,MCU可以保持休眠状态,避免了MCU资源的浪费,提高了其工作效率。
实施例四
请参照如图7所示的本发明实施例四原理图,本实施例提供一种应用高脉冲输出电路的温度侦测电路,包括温度侦测电路,用于控制温度侦测电路工作的MCU,所述MCU连接如图4所示的高脉冲输出电路。所述高脉冲输出电路的输入端设有开关,当闭合开关时,产生由高到低的电平转换信号,经过高脉冲输出电路的转换后,形成高脉冲输出,唤醒处于休眠状态跌MCU,从而控制温度侦测电路的工作,按照设定好的参数进行温度侦测,并进行热保护。在平时不使用时,MCU可以保持休眠状态,避免了MCU资源的浪费,提高了其工作效率。
显然,本领域的技术人员可以对发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (10)

1.一种高脉冲输出电路,其特征在于,包括:第一逻辑电路、电容C1、第二逻辑电路,延时电路、第三逻辑电路以及反相电路,所述第一逻辑电路的输入端输入电平转换信号,第一逻辑电路的输出端连接第一电源,第一逻辑电路的输出端通过电容C1连接第二逻辑电路的第一输入端,第二逻辑电路的第一输入端及第二输入端连接第二电源,第二逻辑电路的输出端通过延时电路连接第三逻辑电路的输入端,第三逻辑电路的输出端连接第三电源,第三逻辑电路的输出端连接反相电路,反相电路的输出端连接第四电源。
2.根据权利要求1所述的高脉冲输出电路,其特征在于:所述第一逻辑电路采用具有N沟道的MOS管,其栅极作为输入端连接电平转换信号,源极接地端,漏极作为输出端连接第一电源及电容C1;第二逻辑电路采用具有P沟道的MOS管,其栅极作为第一输入端连接电容C1及第二电源,漏极作为输出端连接延时电路,源极作为第二输入端连接第二电源;第三逻辑电路采用具有N沟道的MOS管,其栅极作为输入端,其源极接地端,其漏极作为脉冲输出端并且连接有第三电源;或者,所述第一逻辑电路采用NPN三极管,其基极作为输入端连接电平转换信号,集电极接地端,发射极作为输出端连接第一电源及电容C1;第二逻辑电路采用PNP三极管,其基极作为第一输入端连接电容C1及第二电源,发射极作为输出端连接延时电路,集电极作为第二输入端连接第二电源;第三逻辑电路采用NPN三极管,其栅极作为输入端,其源极接地端,其漏极作为输出端且连接第三电源。
3.根据权利要求1所述的高脉冲输出电路,其特征在于:所述第一逻辑电路、第二逻辑电路、第三逻辑电路采用与门和反相器构成的组合电路,与门的输入端作为信号输入端,反相器的输出端作为信号输出端。
4.根据权利要求6所述的高脉冲输出电路,其特征在于:所述第一逻辑电路与第一电源之间接有电阻R1,第二逻辑电路与第二电源之间接有电阻R2,第三逻辑电路与第三电源之间接有电阻R5,反相电路与第四电源之间接有阻R6,用于钳位高电平且限制流通电流。
5.根据权利要求1所述的高脉冲输出电路,其特征在于:所述反相电路采用具有N沟道的MOS管组合电阻R5、NPN三极管组合电阻R5或者反相器中的一种。
6.一种高脉冲输出电路,其特征在于,包括:电容C1、第二逻辑电路,延时电路、第三逻辑电路以及反相电路,电容C1一端连接第一电源并作为电平转换信号的输入端,另一端连接所述第二逻辑电路的第一输入端,第二逻辑电路的第一输入端和第二输入端连接第二电源,第二逻辑电路的输出端通过延时电路连接第三逻辑电路的输入端,第三逻辑电路的输出端连接第三电源,第三逻辑电路的输出端连接反相电路,反相电路的输出端作为脉冲输出端并且连接第四电源。
7.根据权利要求6所述的高脉冲输出电路,其特征在于:所述第二逻辑电路采用具有P沟道的MOS管,其栅极作为第一输入端连接电容C1及第二电源,漏极作为输出端连接延时电路,源极作为第二输入端连接第二电源;第三逻辑电路采用具有N沟道的MOS管,其栅极作为输入端,其源极接地端,其漏极作为输出端且连接第三电源;或者,所述第二逻辑电路采用PNP三极管,其基极作为第一输入端连接电容C1及第二电源,发射极作为输出端连接延时电路,集电极作为第二输入端连接第二电源;第三逻辑电路采用NPN三极管,其基极作为输入端,集电极接地端,发射极作为输出端且连接第三电源。
8.根据权利要求6所述的高脉冲输出电路,其特征在于:所述第第二逻辑电路与第二电源之间接有电阻R2,第三逻辑电路与第三电源之间接有电阻R5,反相电路与第四电源之间接有电阻R6,用于钳位高电平且限制流通电流。
9.一种电池充电设备,包括电池充电系统、用于控制电池充电系统工作的MCU以及连接所述MCU的如权利要求1~5中任一项所述的高脉冲输出电路,高脉冲输出电路的输入端作为电平轮换信号输入端,脉冲信号输出端连接所述MCU,用于唤醒处于休眠状态中的MCU。
10.一种温度侦测设备,包括温度侦测电路、用于控制温度侦测电路工作的MCU以及连接如权利要求6~8中任一项所述的高脉冲输出电路,高脉冲输出电路的输入端作为电平轮换信号输入端,脉冲信号输出端连接所述MCU,用于唤醒处于休眠状态中的MCU。
CN201410342193.9A 2014-07-17 2014-07-17 高脉冲输出电路及应用高脉冲输出电路的设备 Pending CN104135270A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410342193.9A CN104135270A (zh) 2014-07-17 2014-07-17 高脉冲输出电路及应用高脉冲输出电路的设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410342193.9A CN104135270A (zh) 2014-07-17 2014-07-17 高脉冲输出电路及应用高脉冲输出电路的设备

Publications (1)

Publication Number Publication Date
CN104135270A true CN104135270A (zh) 2014-11-05

Family

ID=51807826

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410342193.9A Pending CN104135270A (zh) 2014-07-17 2014-07-17 高脉冲输出电路及应用高脉冲输出电路的设备

Country Status (1)

Country Link
CN (1) CN104135270A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108988840A (zh) * 2018-06-12 2018-12-11 北京车和家信息技术有限公司 单线双向唤醒电路及车辆
CN112202432A (zh) * 2020-09-30 2021-01-08 合肥寰芯微电子科技有限公司 一种低功耗按键和外部中断兼容唤醒电路及其控制方法
CN112272022A (zh) * 2020-09-30 2021-01-26 合肥寰芯微电子科技有限公司 一种低功耗外部中断唤醒电路及其控制方法
WO2023088228A1 (zh) * 2021-11-18 2023-05-25 安图实验仪器(郑州)有限公司 质谱仪的离子筛选方法和系统、高压脉冲电路和选择电路

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3097310A (en) * 1959-09-14 1963-07-09 Sperry Rand Corp Resettable delay flop utilizing capacitor in feedback circuit
CN102121983A (zh) * 2010-01-07 2011-07-13 中国科学院电子学研究所 超宽带雷达脉冲发射机及方法
CN202134929U (zh) * 2011-06-22 2012-02-01 武汉理工大学 基于三层can网络的分布式电池管理系统
CN103166290A (zh) * 2013-03-26 2013-06-19 欣旺达电子股份有限公司 单节锂电电动工具控制与保护电路及其检测、控制方法
CN103929154A (zh) * 2014-04-30 2014-07-16 中国科学院电子学研究所 皮秒级单周期脉冲发射机
CN204031120U (zh) * 2014-07-17 2014-12-17 青岛歌尔声学科技有限公司 高脉冲输出电路及应用高脉冲输出电路的设备

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3097310A (en) * 1959-09-14 1963-07-09 Sperry Rand Corp Resettable delay flop utilizing capacitor in feedback circuit
CN102121983A (zh) * 2010-01-07 2011-07-13 中国科学院电子学研究所 超宽带雷达脉冲发射机及方法
CN202134929U (zh) * 2011-06-22 2012-02-01 武汉理工大学 基于三层can网络的分布式电池管理系统
CN103166290A (zh) * 2013-03-26 2013-06-19 欣旺达电子股份有限公司 单节锂电电动工具控制与保护电路及其检测、控制方法
CN103929154A (zh) * 2014-04-30 2014-07-16 中国科学院电子学研究所 皮秒级单周期脉冲发射机
CN204031120U (zh) * 2014-07-17 2014-12-17 青岛歌尔声学科技有限公司 高脉冲输出电路及应用高脉冲输出电路的设备

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108988840A (zh) * 2018-06-12 2018-12-11 北京车和家信息技术有限公司 单线双向唤醒电路及车辆
CN108988840B (zh) * 2018-06-12 2023-02-21 北京车和家信息技术有限公司 单线双向唤醒电路及车辆
CN112202432A (zh) * 2020-09-30 2021-01-08 合肥寰芯微电子科技有限公司 一种低功耗按键和外部中断兼容唤醒电路及其控制方法
CN112272022A (zh) * 2020-09-30 2021-01-26 合肥寰芯微电子科技有限公司 一种低功耗外部中断唤醒电路及其控制方法
CN112272022B (zh) * 2020-09-30 2022-11-08 合肥寰芯微电子科技有限公司 一种低功耗外部中断唤醒电路及其控制方法
CN112202432B (zh) * 2020-09-30 2022-11-22 合肥寰芯微电子科技有限公司 一种低功耗按键和外部中断兼容唤醒电路及其控制方法
WO2023088228A1 (zh) * 2021-11-18 2023-05-25 安图实验仪器(郑州)有限公司 质谱仪的离子筛选方法和系统、高压脉冲电路和选择电路

Similar Documents

Publication Publication Date Title
CN100568728C (zh) 一种时钟信号检测电路
CN109774534A (zh) 一种充电唤醒电路
CN104852439A (zh) 电子设备以及双电池充放电切换方法
CN104135270A (zh) 高脉冲输出电路及应用高脉冲输出电路的设备
CN204810248U (zh) 一种电源延时开关电路及具有该电路的终端
CN103236832A (zh) 逻辑时序控制电路及并联充电串联放电的控制电路
CN206559133U (zh) 电源切换电路
CN104092451B (zh) 一种功耗切换控制电路
CN109991535A (zh) 一种闪断开关控制系统及其输入闪断检测电路
CN204465030U (zh) 移动电源及其充放电系统
CN207336682U (zh) 负载插入的检测电路及插接端口和电器
CN206226057U (zh) 一种用于移动电源的电源控制电路及移动电源
CN204068924U (zh) 低脉冲输出电路及应用低脉冲输出电路的设备
CN110190841B (zh) Io端口复用控制电路以及电子设备
CN204031120U (zh) 高脉冲输出电路及应用高脉冲输出电路的设备
CN104635569A (zh) 一种多模块时序控制电路
CN105656468A (zh) 电子器件的开关控制装置、方法和电子器件
CN103904874B (zh) 一种用于boost-pfc的延时软启动电路
CN100495915C (zh) 一种cmos单稳态电路
CN201774508U (zh) 一种单稳态电路
CN104135271A (zh) 低脉冲输出电路及应用低脉冲输出电路的设备
CN103853637A (zh) 开关机测试电路
CN208572053U (zh) 定时开关电路及电子设备
CN103731102A (zh) 一种振荡电路
CN107516936A (zh) 一种直流主备电源切换电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20141105