CN103975286A - 微处理器以及管理其重置事件的方法 - Google Patents

微处理器以及管理其重置事件的方法 Download PDF

Info

Publication number
CN103975286A
CN103975286A CN201280057862.7A CN201280057862A CN103975286A CN 103975286 A CN103975286 A CN 103975286A CN 201280057862 A CN201280057862 A CN 201280057862A CN 103975286 A CN103975286 A CN 103975286A
Authority
CN
China
Prior art keywords
replacement
once
microprocessor
counter
resetting event
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201280057862.7A
Other languages
English (en)
Other versions
CN103975286B (zh
Inventor
托马斯·吕德克
马库斯·鲍迈斯特
卡尔·卡肖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP USA Inc
Original Assignee
Freescale Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Freescale Semiconductor Inc filed Critical Freescale Semiconductor Inc
Publication of CN103975286A publication Critical patent/CN103975286A/zh
Application granted granted Critical
Publication of CN103975286B publication Critical patent/CN103975286B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/442Shutdown
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0721Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment within a central processing unit [CPU]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/076Error or fault detection not based on redundancy by exceeding limits by exceeding a count or rate limit, e.g. word- or bit count limit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44505Configuring for program initiating, e.g. using registry, configuration files

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Quality & Reliability (AREA)
  • Computer Security & Cryptography (AREA)
  • Microcomputers (AREA)
  • Debugging And Monitoring (AREA)

Abstract

微处理器包括至少一个重置管理模块。所述至少一个重置管理模块被布置成检测重置事件,一旦检测到所述重置事件,则确定是否已满足至少一个重置条件,以及一旦确定已满足所述至少一个重置条件,则使所述微处理器的至少一部分保持在重置状态。

Description

微处理器以及管理其重置事件的方法
技术领域
本发明涉及微处理器以及一种管理其重置事件的方法。
背景技术
在通常的微控制器器件中,重置方案被实现,据此,一旦特定事件发生,则微控制器器件将被重置。在更加智能的系统中,这样重置方案可被分成单独水平的重置,诸如破坏性重置水平和一个或多个功能重置水平。在功能重置的情况下,只有微控制器器件的某些元件被重置,而在破坏性重置的情况下,整个微控制器器件的完全重置被执行。因此,这样功能性的重置通常可响应于非关键的重置事件而被应用,而破坏性重置可响应于关键的重置事件而被应用。常规实现的限制是即使重置的根本原因还没被重置序列校正,重置事件将总是发起由重置产生的在器件中结束的重置序列。然而,在一些情况下,可能优选将器件保持在重置状态,以便阻止重置循环。
例如,诸如循环系统软件看门狗超时的一些非关键的事件可被处理为破坏性重置。如果重置的根本原因没有被重置序列校正,则这可以导致所谓的重置循环(即,器件通过重置序列,并且相同或相关的重置事件再次发生,从而启动新的重置序列)。如果这种循环继续,则它可以导致使重置不合逻辑地不发生的误差指示事件的情况,并且因为误差的根本原因将仍然存在,所以器件开始在内在不安全状态下运行。而且,这种重置循环也可以导致能量消耗的增加。
发明内容
如所属权利要求中所描述的,本发明提供了一种微处理器器件和一种在微处理器器件中管理重置事件的方法。
本发明的具体实施例在从属权利要求中被阐述。
本发明的这些和其他方面根据下文中描述的实施例将显而易见,并且参照下文中描述的实施例被阐明。
附图说明
参照附图,仅仅通过举例的方式,将描述本发明的进一步细节、方面和实施例。在附图中,类似的符号被用于表示相同的或功能相似的元件。附图中的元件为了简便以及清晰而被图示,并且附图中的元件不一定按比例绘制。
图1图示了诸如微处理器器件的数字电子器件的一部分的例子的简化框图。
图2图示了重置控制器的例子的简化框图。
图3图示了一种管理重置事件的方法的例子的简化流程图。
图4图示了诸如微处理器器件的数字电子器件的一部分的替代例子的简化框图。
图5图示了一种管理重置事件的方法的替代例子的简化流程图。
具体实施方式
现在将参考包括一个或多个处理核的微处理器器件来描述本发明。为了清楚,在此所使用的术语‘微处理器器件100’旨在包含旨在一般用途的应用中使用的可编程处理器件,诸如个人计算机,以及旨在嵌入式应用中使用的可编程处理器件,诸如微控制器器件和片上系统器件,以及专业可编程处理器件,诸如数字信号处理器器件。由于说明的例子可能大部分是使用本领域所属技术人员所熟知的电子元件和电路被实施,所以不会在比下述说明的认为有必要的程度大的任何程度上解释细节。对本发明基本概念的理解以及认识是为了不混淆或偏离本发明所教之内容。
首先参照图1,图1图示了数字电子器件的一部分的例子的简化框图,诸如被实现为集成电路器件的微处理器器件100,该集成电路器件包括在单一集成电路封装105中的至少一个管芯。在图1中图示的例子中,微处理器器件100最少包括单一处理核110。在此处未说明的其它系统中,应注意,该处理核可以包括多个独立操作的核或处理核功能可能分布于多个核。微处理器器件100进一步包括至少一个重置模块120,重置模块120例如包括重置电路,该重置电路被布置成一旦接收到重置信号,则执行用于微处理器器件的至少一个重置序列。
在所说明的例子中,重置模块120被布置成接收重置信号112,并且一旦重置信号112指示检测到重置事件的,则执行微处理器器件100中组件的重置序列,诸如例如微处理器器件100的完全重置。微处理器器件100的这样完全重置可以实质地包括被迫进入重置状态的微处理器器件100的全部组件,据此,微处理器器件100的这种组件“难以接近”系统(未示出)的其它部分,其中微处理器器件100形成了所述系统的一部分,并且据此,微处理器器件100的这种组件不能积极地影响所述系统的其它部分。
微处理器器件100进一步包括重置管理模块130。重置管理模块130被布置成检测重置事件,一旦检测到重置事件,则确定是否已满足至少一个重置条件,以及一旦确定已满足至少一个重置条件,则使微处理器器件100的至少一部分保持在重置状态。尤其对于图1中所示的例子,重置管理模块130包括重置控制器132,重置控制器132被布置成接收重置信号112,并且因此检测重置事件。重置控制器132进一步被布置成输出将被重置模块120接收的重置保持信号135。如重置信号112指示的,一旦检测到重置事件,则图1中所示的重置控制器132被布置成确定是否已满足至少一个重置条件,以及如果已满足重置条件,则‘设置’重置保持信号135,向重置模块120指示在执行由重置保持信号135检测到的重置事件执行的重置序列之后,微处理器器件100中的一个或多个组件将保持在重置状态。以这种方式,一旦确定已满足重置条件,则重置管理模块130被布置成一旦满足某些条件,则阻止微处理器器件100或其一个或多个组件从重置状态退出。例如,重置管理模块130可被布置成一旦检测到的重置事件的数目等于预先确定的值,则使微处理器器件100或其一个或多个组件保持在重置状态。例如,重置管理模块130可被布置成一旦检测到单一重置事件,或在已检测到多个重置事件(即数目等于预先确定的值)之后,则使微处理器器件100或其一个或多个组件保持在重置状态。以这种方式,重置循环可实质地被阻止。因此,可明显降低使重置不合逻辑地不发生的误差指示事件的一种情况发生的可能性,而且由于可明显降低这种可能性,所以也可明显降低微处理器器件100在内在不安全的状态运行的可能性。而且,通过阻止微处理器器件100中的一个或多个组件的重置循环,可实质地避免与重置循环相关联的能量消耗的增加,从而使得能够减小微处理器器件100的总能量消耗。
例如,一旦设置重置保持信号135,则重置模块120可被布置成配置“保持在重置”的操作模式,其中在该操作模式下,微处理器器件100的一个或多个组件被保持在重置或实质地不明确地类似重置状态。除了要求将微处理器器件100的组件保持在这种模式的逻辑之外,通过迫使微处理器器件100中的各自的逻辑进入它们各自的重置状态,并且经由明确肯定内部重置信号(未示出),将它们保持在实质地不明确地状态,可以实现这样的操作模式可。另外/替代地,通过迫使微处理器器件100的集成电路器件105的外部触头经由pin控制信号(未示出)进入它们的重置状态,使得从集成电路器件105的外部看来,微处理器器件100似乎是保持在重置,而从内部看来,微处理器器件100却可能保持在任何状态,可以实现这样的操作模式。
微处理器器件100可以保持在这样的重置模式,直到微处理器器件100的电力循环被执行,据此,微处理器器件100被断电,并且随后再次被加电。以这种方式,重置控制器130经由加电信号138将被重新初始化。另外/替代地,可以预见重置模块120可通过比如外部发端信号(未示出)是可配置的以将微处理器器件100从重置中释放,从而使得重置控制器130能够经由软件可配置初始化信号116被重新初始化。
图2图示了重置控制器132的例子的简化框图。在图2中所示的例子中,重置控制器132包括重置计数元件210。重置计数元件210被布置成一旦接收到在其第二输入214处接收到的活动边,则读取和存储在其第一输入212处接收到的值。重置计数元件210进一步被布置成输出216当前存储的值。重置计数元件210的第二输入214被布置成接收重置信号112(图1),并且因此被布置成一旦重置信号112的活动边,即一旦检测到重置事件,则读取和存储在其第一输入212处接收到的值。在所图示的例子中,重置计数元件210的第二输入214被布置成经由“或(OR)”门205接收重置信号112,其中“或”门205在第一输入202处接收重置信号112,并且“或”门205的输出204可操作地耦合于重置计数元件210的第二输入214。
重置计数元件210的第一输入212可操作地耦合于复用器元件220的输出222。复用器元件220的第一数据输入224可操作地耦合于减法元件230的输出232。减法元件230的第一输入234可操作地耦合于重置计数元件210的输出216,并且因此被布置成接收当前存储在其中的值。在所图示的例子中,减法元件230的第二输入236被布置成接收‘1’值,并且减法元件230被布置成输出232值,其中该值等于在其第一输入234处接收到的值减去在其第二输入236处接收到的值。因此,在所图示的例子中的减法元件230被布置成输出比存储在重置计数元件210中的值少一的值。
复用器元件220的第二数据输入226可操作地耦合于可编程寄存器240的输出242,在所图示的例子中,该可编程寄存器240被布置成可配置地存储阈值。在所图示的例子中的可编程寄存器240被布置成接收例如由图1中的处理核110输出的阈值配置信号118,并且被布置成根据所接收到的阈值配置信号118来配置存储在其中的阈值。以这种方式,在处理核110上运行的软件能够配置存储在可编程寄存器240内的阈值。在一些替代例子中,可编程寄存器可以用‘固定的’阈值被预配置。
复用器元件220被布置成根据在其控制输入228处接收到的信号有选择地输出在第一和第二输入224、226处接收到的值中的一个。特别是在所图示的例子中,复用器元件220被布置成一旦在其控制输入228处接收到‘0’值,则输出在其第一输入224处接收到的值(即,由减法元件230输出的递减值),并且一旦在其控制输入228处接收到‘1’值,则输出在其第二输入226处接收到的值(即,由可编程寄存器240输出的阈值)。
复用器元件220的控制输入228被布置成接收初始化信号216。以这种方式,一旦初始化信号216被设置为‘1’值,则复用器元件220输出存储在可编程寄存器240中的阈值。初始化信号216也被提供给“或”门205的第二输入206。因此,一旦初始化信号216被设置为‘1’值,则重置计数元件210读取和存储由复用器元件220输出的阈值;从而(重新)初始化重置控制器132。
相反,当初始化信号216被设置为‘0’值的时候,复用器元件220输出由减法元件230输出的递减值。以这种方式,一旦重置信号112的活动边,即,一旦检测到重置事件,则重置计数元件210读取、存储和输出递减值。以这种方式,虽然初始化信号216包括‘0’值,但是每当活动边发生在重置信号112内时,即,每当检测到重置事件时,存储在其中并且由重置计数元件210输出的值被递减。重置计数元件210的输出216被提供给比较器250的第一输入252。比较器250的第二输入254被布置成接收‘0’值。比较器元件250被布置成:当在其第一输入252处接收到的信号等于在其第二输入254处接收到的信号的时候,作为重置保持信号135输出‘1’值,否则输出‘0’值。因此,在所图示的例子中的比较器元件250输出‘0’值,而存储在其中并且由重置计数元件210输出的值并不等于‘0’。当存储在其中并且由重置计数元件210输出的值等于‘0’的时候,即,当检测到的重置事件的数目等于存储在可编程寄存器240中的阈值的时候,比较器元件250输出135‘1’值,这指示微处理器器件100中的一个或多个组件在执行重置序列后将保持在重置状态。
因此,在所图示的例子中的重置控制器130实质上包括计数器,该计数器被布置成一旦检测到重置事件,则使存储在其中的值递减,并且一旦所检测到的重置事件的数目等于阈值,则使微处理器器件100的至少一部分保持在重置状态。重置控制器130可以替代地被布置成一旦检测到重置事件,则使存储在其中的值递增,并且逸散所检测到的重置事件的数目等于阈值,则使微处理器器件100的至少一部分保持在重置状态。例如,减法元件230可被替换为加法元件,其中在初始化后,被布置成使存储在重置计数元件210中的值和存储在可编程寄存器240中的值递增的加法元件可以被配置成,使得一旦所检测到的重置事件的数目等于期望阈值,则使存储在重置计数元件210中的值递增使存储在其中的值‘转存’到‘0’。
以这种方式,一旦所检测到的重置事件的数目等于(可配置的)阈值,则可以使微处理器器件100的至少一部分保持在重置状态。有利的是,如图1中所图示的,通过启用硬件中的这种功能,阻止重置循环的负荷可实质地从软件中移除,从而简化了软件开发等等。此外,因为通过在硬件内实现重置控制器132明显降低故障的机会窗口,所以降低了重置控制器132失败的可能性。而且,在所图是的例子中,用户能够配置阈值,可以基于该阈值来设置重置保持信号。
在图2中图示的例子中,重置控制模块132进一步包括计时器组件260。计时器260被布置成在其输入262处接收重置信号112,并且一旦其活动边,即,一旦检测到重置事件,则初始化计时器260。计时器260的输出264可操作地耦合于复用器元件220的控制输入228和“或”门204的第二输入206。特别是在所图示的例子中,计时器260的输出264可操作地耦合于“或”门270的第一输入272,计时器260的输出274可操作地耦合于复用器220的控制输入228和“或”门105的第二输入206。计时器260被布置成一旦其期满,则输出‘1’值。因此,一旦计时器260期满,则重置控制器132被重新初始化。以这种方式,当重置事件在长的时间段内被检测到的时候,如工业应用内长时间运行可能出现这种情况,可以避免由于重置事件的长期累计而造成微处理器器件100的组件被保持在重置状态。
“或”门270的第二输入276被布置成接收外部初始化信号134,重置控制器132可经由该初始化信号134被(重新)初始化。例如,并且返回参照图1,在所图示的例子中的重置管理模块130包括“或”门136,“或”门136包括多个输入。“或”门136的输出可操作地耦合于重置控制器132并且被布置成将初始化信号提供给重置控制器132中的“或”门270的第二输入。以这种方式,在“或”门136的任何输入处接收到的‘1’值将(重新)初始化重置控制器132。在所图示的例子中,“或”门136被布置成在其一个输入处接收软件可配置初始化信号116。以这种方式,在处理核110上运行的软件能够重新初始化重置控制器132。“或”门136的另一个输入被布置成接收加电指示信号138。以这种方式,重置控制器132可以在微处理器器件100加电之后被初始化。
现在参照图3,图3图示了一种在微处理器器件中管理重置事件的方法的例子的简化流程图300,诸如可以在图1的微处理器器件100中被执行。所述方法在310开始,其中重置事件被检测,并且移到320,其中,在所图示的例子中,计数器被递减。接着,在330,确定计数器值是否等于‘0’。如果计数器值不等于‘0’,则所述方法移到350,并且重置被发起。相反,如果计数器值确实等于‘0’,则所述方法移到340,其中重置保持信号被‘设置’,并且所述方法移到350,然后发起重置。
现在参照图4,图4图示了微处理器器件400的一部分的另一个例子的简化框图。在图4中所示的例子中,微处理器器件400包括多个处理核410、415。在所图示的例子中,微处理器400包括n个处理核,其中n是2或更大,例如4、8、16或2的幂数的正整数。微处理器器件400包括至少一个重置模块120,重置模块120例如包括重置电路,该重置电路被布置成一旦重置信号112指示检测到重置事件,则执行至少一个重置序列。
微处理器器件400进一步包括重置管理模块430。重置管理模块430被布置成检测重置事件;一旦检测到重置事件,则确定是否已满足至少一个重置条件;以及一旦确定已满足至少一个重置条件,则使微处理器器件100的至少一部分保持在重置状态。尤其对于图4中所示的例子,重置管理模块430包括被布置成接收重置事件指示的重置控制器132(如下面更详细地描述的)。重置控制器132进一步被布置成输出被重置模块120接收到的重置保持信号135。一旦检测到重置事件,则图4中所示的重置控制器132被布置成确定是否已满足至少一个重置条件;以及如果已满足重置条件,则‘设置’重置保持信号135,向重置模块120指示在执行由重置管理模块130检测到的重置事件执行的重置序列之后,微处理器器件100中的一个或多个组件将保持在重置状态。以这种方式,一旦确定已满足重置条件,则重置管理模块430被布置成一旦满足某些条件,则阻止微处理器器件400或其一个或多个组件从重置状态退出。例如,重置管理模块430可被布置成一旦所检测到的重置事件等于预先确定的值,则使微处理器器件400或其一个或多个组件保持在重置状态。
图4中所示的重置管理模块430进一步包括存取控制器435,该存取控制器435被布置成接收更新重置控制器132的请求,并且执行这种接收到的请求的仲裁。这种请求可以包括,例如指示重置事件的请求、重新初始化重置控制器132的请求等等。在所图示的例子中,存取控制器435被布置成从处理核410、415中接收更新重置控制器132的请求,并且因此执行来自所述多个处理核410、415的更新请求的仲裁。例如,一旦从第一处理核410中接收到更新重置控制器132的请求,则存取控制器435可被布置成向至少一个另外的处理核415提供所接收到的更新重置控制器132的请求的指示,以及一旦从至少一个另外的处理核415接收到更新的确认,则更新重置控制器132。在一些例子中,存取控制器435可以被布置成一旦从所有的另外的处理核415接收到更新的确认,则只更新重置控制器132。
提供给另外的处理核415的指示可以包括已接收到更新重置控制器132的请求的简单的指示(例如,‘1’值),并且来自另外的处理核415的确认可以同样包括简单的响应,诸如‘1’值。在一些例子中,存取控制器435可以被布置成一旦限定时间段内从另外的处理核415接收到更新的确认,则只更新重置控制器132。
从第一处理核410接收到的更新重置控制器132请求可以包括存取键。因此,所接收到的由存取控制器435提供给另外的处理核415的请求的指示可以包括从第一处理核410接收到的存取键,并且存取控制器435可以被布置成一旦从包括了各自存取键的另外的处理核415接收到更新的确认,则只更新重置控制器132。
因此,以这种方式,可在从多处理器架构内的不同的处理核410、415接收到的更新重置控制器的请求(例如,指示重置事件或重新初始化重置控制器132)之间提供仲裁。
现在参照图5,图5图示了一种在微处理器器件中管理重置事件的方法的例子的简化流程图500,诸如可以在图4的重置管理模块430中被实现。所述方法开始于510,其中从诸如图4中的处理核410的第一处理核接收到更新诸如在重置控制器132中实现的重置计数器的重置计数器的请求。这样请求可以只是重置事件的指示的一种形式。所述方法然后移到520,其中所接收到的更新重置计数器的请求的指示被提供给微处理器器件中的其它处理核,诸如提供给处理核415。接着,在530,如果从比如所有或最小数目的其它处理核中没有接收到许可,或者从比如一个或多个其它处理核中接收到非许可,则所述方法移到570,并且在不采取进一步行动的情况下发起重置。相反,如果从比如所有或最小数目的其它处理核中接收到许可,或者从任何其它处理核中接收到非许可,所述方法移到540,其中在所图示的例子中,计数器被递减。例如,作为器件配置过程的一部分,来自处理核的许可可以在实际计数器更新请求之前发生。接着,在550,确定计数器值是否等于‘0’。如果计数器值不等于‘0’,则所述方法移到570,并且在不采取进一步行动的情况下发起重置。相反,如果计数器值确实等于‘0’,则所述方法移到560,其中‘设置’重置保持信号,诸如图4中所示的重置保持信号135,并且所述方法移到570,然后重置被发起。
因此,已经描述了一种用于管理重置事件的方法和装置。特别是,已描述一种可配置地和灵活地启用管理重置事件的方法和装置,其中一旦确定满足一个或多个重置条件,则可以阻止诸如微处理器器件的数字电子器件或其一个或多个组件从重置状态退出。例如,一旦所检测到的重置事件的数目等于可配置的、预先确定的值,则可以阻止微处理器器件,或其一个或多个组件从重置状态退出。以这种方式,可实质地阻止重置循环。因此,可以明显降低使重置不合逻辑地不发生的误差指示事件的一种情况的发生可能性,而且由于可明显减小这样情况,所以也可明显降低微处理器器件100在内在不安全状态运行的可能性。
在前面的说明中,参照本发明实施例的特定示例已经对本发明进行了描述。然而,将明显的是,在不脱离如所附权利要求中所阐述的本发明的更宽范围的情况下,可做出各种修改和变化,本发明的更宽范围因此并不限于具体示例。
如在此讨论的连接可以是适于例如经由中间设备传输来自或去往相应的节点、单元或设备的信号的任何类型的连接。因此,除非暗示或另外表明,所述连接例如可以是直接连接或间接连接。所述连接可以被图示或描述为涉及单一连接、多个连接、单向连接、或双向连接。然而,不同实施例可以改变连接的实现。例如,可以使用单独单向连接而不是双向连接,并且反之亦然。而且,多个连接可以被替换为连续地或以时间复用方式传输多个信号的单一连接。同样地,携带多个信号的单一连接可以被分离成携带这些信号的子集的各种不同的连接。因此,存在用于传输信号的许多选项。
虽然在例子中已经描述了具体导电类型或电位极性,但是将理解导电类型和电位极性可以是相反的。
在此描述的每个信号可以被设计为正逻辑或负逻辑。在负逻辑信号的情况下,所述信号是活跃低,其中所述逻辑真状态对应于逻辑电平0。在正逻辑信号的情况下,所述信号是活跃高,其中所述逻辑真状态对应于逻辑电平1。注意,在此描述的任何信号可以被设计为负逻辑信号或正逻辑信号。因此,在替代实施例中,被描述为正逻辑信号的那些信号可以被实现为负逻辑信号,以及被描述为负逻辑信号的那些信号可以被实现为正逻辑信号。
此外,当将信号、状态位、或类似的装置分别变为其逻辑真或逻辑假状态时,在本发明中使用术语‘明确肯定’或‘设置’以及“否定”(或“非明确肯定”或“清除”)。如果逻辑真状态是逻辑电平‘1’,则逻辑假状态是逻辑电平‘0’。如果逻辑真状态是逻辑电平‘0’,则逻辑假状态是逻辑电平‘1’。
本领域技术人员将认识到:逻辑块之间的界限仅仅是说明性的并且替代实施例可以合并逻辑块或电路元件或在各种逻辑块或电路元件上强加替代的分解功能。因此,应了解,在此描述的架构仅仅是示例性的,并且事实上可以实现实现相同功能的很多其他架构。例如,在所图示的例子中,重置管理模块130、430和重置模块120已被图示为单独逻辑块。然而,将理解,至少一个重置管理模块130、430和重置模块120可以具有一个或多个共同的组件,和/或可以包括单一功能组件。
为了实现相同功能的任何组件的布置是有效地“关联”使得所需的功能得以实现。因此,在此组合以实现特定功能的任何两个元件可以被看作彼此“相关联”使得所需的功能得以实现,而不论架构或中间元件。同样地,如此关联的任何两个组件还可以被认为是彼此被“可操作连接”或“可操作耦合”以实现所需的功能。
此外,本领域所属技术人员将认识到以上描述的操作之间的界限只是说明性的。多个操作可以组合成单一的操作,单一的操作可以分布在附加操作中并且可以至少部分地在时间上重叠地执行操作。而且,替代实施例可以包括特定操作的多个示例,并且操作的顺序在各种其他实施例中可以更改。
又如,示例或其一部分可以诸如以任何合适类型的硬件描述语言被实现为物理电路的软或代码表示,或被实现为能够转化成物理电路的逻辑表示的软或代码表示。
而且,本发明不限于在非程序化硬件中实现的物理设备或单元,但也可以应用在可编程的设备或单元中。这些设备或单元通过按照合适的程序代码操作能够执行所期望的设备功能,诸如主机、微型计算机、服务器、工作站、个人计算机、笔记本、个人数字助理、电子游戏、汽车和其他嵌入式系统、手机和各种其他无线设备,在本申请中通常表示为“计算机系统”。
然而,其他修改、变化和替代也是可能的。说明书和附图相应地被认为是从说明性的而不是严格意义上来讲的。
在权利要求中,放置在括号之间的任何参考符号不得被解释为限定权利要求。在权利要求中,词语“包括”或“含有”不排除其他元件或权利要求中列出的步骤的存在。此外,如在此使用的词语“一”或“一个”被定义为一个或不止一个。而且,即使当同一权利要求包括介绍性短语“一个或多个”或“至少一个”以及诸如“一”或“一个”的不定冠词时,在权利要求中诸如“至少一个”以及“一个或多个”的介绍性短语的使用也不应该被解释成暗示通过不定冠词“一”或“一个”引入的其他权利要求元件将包括这样介绍的权利要求元件的任何特定权利要求限制成仅包含这样的元件的发明。对于定冠词的使用也是如此。除非另有说明,使用诸如“第一”以及“第二”的术语来任意地区分这样的术语描述的元件。因此,这些术语不一定旨在指示这样的元件的时间或其他优先次序。在相互不同的权利要求中记载某些措施的事实并不指示这些措施的组合不能被用于获取优势。

Claims (15)

1.一种微处理器,至少包括:
重置管理模块,所述重置管理模块被布置成:
检测重置事件;
一旦检测到所述重置事件,则确定是否已满足至少一个重置条件;以及
一旦确定已满足所述至少一个重置条件,则使所述数字电子器件的至少一部分保持在重置状态。
2.根据权利要求1所述的微处理器,其中所述至少一个重置管理模块包括至少一个重置控制器,所述重置控制器包括计数器,并且所述至少一个重置控制器被布置成:
一旦检测到重置事件,则使所述至少一个计数器的值递增/递减;以及
一旦检测到的重置事件的数目等于阈值,则使所述数字电子器件的至少一部分保持在重置状态。
3.根据权利要求2所述的微处理器,其中所述阈值是可配置的。
4.根据权利要求2或权利要求3所述的微处理器,其中所述至少一个重置控制器包括至少一个计时器,并且所述至少一个重置控制器被布置成:
一旦检测到重置事件包括,则初始化所述至少一个计时器;以及
一旦所述至少一个计时器期满,则重新初始化所述至少一个计数器。
5.根据权利要求2至4中的任一项所述的微处理器,其中所述至少一个重置管理模块被布置成:一旦包括以下中的至少一个的组中的至少一个发生,则重新初始化所述至少一个计数器:
接收软件生成的重新初始化信号;以及
将所述数字电子器件加电。
6.根据权利要求2至5中的任一项所述的微处理器,其中所述数字电子器件包括多个处理核,并且所述至少一个重置管理模块包括存取控制器,所述存取控制器被布置成:
接收更新所述至少一个重置管理模块的所述至少一个计数器的请求;以及
执行接收到的更新所述至少一个计数器的请求的仲裁。
7.根据权利要求6所述的微处理器,其中所述存取控制器被布置成:一旦从第一处理核接收到更新所述至少一个计数器的请求,则:
向至少一个另外的处理核提供所述接收到的更新所述至少一个计数器的请求的指示;以及
一旦从所述至少一个另外的处理核接收到所述更新的确认,则更新所述至少一个计数器。
8.根据权利要求7所述的微处理器,其中从所述第一处理核接收到的更新所述至少一个计数器的所述请求包括存取键。
9.根据权利要求8所述的微处理器,其中由所述存取控制器提供给所述至少一个另外的处理核的所接收到的更新所述至少一个计数器的请求的所述指示包括从所述第一处理核接收到的所述存取键。
10.根据权利要求7至9中的任一项所述的微处理器,其中所述存取控制器被布置成:一旦从所述另外的处理核中的每一个接收到所述更新的确认,则更新所述至少一个计数器。
11.根据任何前述权利要求所述的微处理器,其中所述至少一个重置管理模块被布置成:
检测破坏性重置事件;
一旦检测到所述破坏性重置事件,则确定是否已满足至少一个重置条件;以及
一旦确定已满足所述至少一个重置条件,则使所述数字电子器件的至少一部分保持在重置状态。
12.根据任何前述权利要求所述的微处理器,其中所述重置管理模块被布置成:一旦确定已满足所述至少一个重置条件,则输出重置保持信号。
13.根据权利要求12所述的微处理器,其中所述数字电子器件进一步包括至少一个重置模块,所述重置模块被布置成接收由所述重置管理模块输出的所述重置保持信号,并且一旦接收到所述重置保持信号,则将所述数字电子器件保持在重置状态。
14.根据任何前述权利要求所述的微处理器,被实现为集成电路器件,所述集成电路器件包括在单一集成电路封装中的至少一个管芯。
15.一种管理微处理器的重置事件的方法,所述方法包括:
检测重置事件;
一旦检测到所述重置事件,则确定是否已满足至少一个重置条件;以及
一旦确定已满足所述至少一个重置条件,则使所述数字电子器件的至少一部分保持在重置状态。
CN201280057862.7A 2011-11-23 2012-02-27 微处理器以及管理其重置事件的方法 Active CN103975286B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
IBPCT/IB2011/055259 2011-11-23
PCT/IB2011/055259 WO2013076530A1 (en) 2011-11-23 2011-11-23 Microprocessor device, and method of managing reset events therefor
PCT/IB2012/050901 WO2013076591A1 (en) 2011-11-23 2012-02-27 Microprocessor, and method of managing reset events therefor

Publications (2)

Publication Number Publication Date
CN103975286A true CN103975286A (zh) 2014-08-06
CN103975286B CN103975286B (zh) 2019-01-08

Family

ID=48469210

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201280057862.7A Active CN103975286B (zh) 2011-11-23 2012-02-27 微处理器以及管理其重置事件的方法

Country Status (4)

Country Link
US (2) US9448811B2 (zh)
EP (1) EP2783266B1 (zh)
CN (1) CN103975286B (zh)
WO (2) WO2013076530A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8846988B2 (en) 2010-07-09 2014-09-30 Celanese International Corporation Liquid esterification for the production of alcohols
WO2013076530A1 (en) 2011-11-23 2013-05-30 Freescale Semiconductor, Inc. Microprocessor device, and method of managing reset events therefor
US9841795B2 (en) * 2014-09-22 2017-12-12 Nxp Usa, Inc. Method for resetting an electronic device having independent device domains
US10025684B2 (en) 2014-09-24 2018-07-17 Microsoft Technology Licensing, Llc Lending target device resources to host device computing environment
US9678640B2 (en) * 2014-09-24 2017-06-13 Microsoft Technology Licensing, Llc View management architecture
US9769227B2 (en) 2014-09-24 2017-09-19 Microsoft Technology Licensing, Llc Presentation of computing environment on multiple devices
US10448111B2 (en) 2014-09-24 2019-10-15 Microsoft Technology Licensing, Llc Content projection
US10635296B2 (en) 2014-09-24 2020-04-28 Microsoft Technology Licensing, Llc Partitioned application presentation across devices
US9712153B1 (en) * 2016-03-03 2017-07-18 Nxp Usa, Inc. Method and device for reset modification based on system state
US20180173667A1 (en) * 2016-12-16 2018-06-21 Qualcomm Incorporated Hard reset over i3c bus
EP3742295A1 (en) * 2019-05-23 2020-11-25 NXP USA, Inc. Automatic firmware rollback
US11899567B2 (en) * 2021-09-10 2024-02-13 Cirrus Logic, Inc. System with hardware register and controller external to processor that facilitates transitions between firmware images using hardware register written with firmware image entry points
IT202200006458A1 (it) * 2022-04-01 2023-10-01 Stmicroelectronics Application Gmbh Sistema di elaborazione, relativo circuito integrato, dispositivo e procedimento

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5454114A (en) * 1991-11-12 1995-09-26 Microchip Technology, Inc. Microcontroller power-up delay
US6453430B1 (en) * 1999-05-06 2002-09-17 Cisco Technology, Inc. Apparatus and methods for controlling restart conditions of a faulted process
US20080155359A1 (en) * 2006-09-30 2008-06-26 Codman Neuro Sciences Sarl Resetting of multiple processors in an electronic device
CN101441607A (zh) * 2007-04-10 2009-05-27 标准微系统公司 在计算机系统中嵌入式控制器和处理器之间共享非共享的设备
US20100306518A1 (en) * 2009-05-27 2010-12-02 Suryawanshi Ganesh R Method for managing the reset of a data processor

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6463529B1 (en) * 1989-11-03 2002-10-08 Compaq Computer Corporation, Inc. Processor based system with system wide reset and partial system reset capabilities
US5159217A (en) * 1991-07-29 1992-10-27 National Semiconductor Corporation Brownout and power-up reset signal generator
US5442310A (en) * 1992-07-31 1995-08-15 Intel Corporation Circuitry and method for reset discrimination
JPH06149604A (ja) * 1992-11-11 1994-05-31 Nissan Motor Co Ltd 多重化システム
US5528749A (en) 1994-08-05 1996-06-18 Thomson Consumer Electronics, Inc. Automatic instrument turn off/on for error correction
US5717907A (en) * 1994-08-17 1998-02-10 Alcatel Network Systems, Inc. Method and apparatus for generating a reset pulse responsive to a threshold voltage and to a system clock
US5860125A (en) * 1995-11-08 1999-01-12 Advanced Micro Devices, Inc. Integrated circuit including a real time clock, configuration RAM, and memory controller in a core section which receives an asynchronous partial reset and an asynchronous master reset
US6188256B1 (en) * 1998-12-07 2001-02-13 Philips Electronics North America Corporation Reset-out circuit with feed back capability
US6393590B1 (en) * 1998-12-22 2002-05-21 Nortel Networks Limited Method and apparatus for ensuring proper functionality of a shared memory, multiprocessor system
US6557108B1 (en) * 1999-05-28 2003-04-29 3Com Corporation System and method in a modem for providing a shortened reset pulse upon receipt of an external reset pulse
US7000146B2 (en) 2001-05-31 2006-02-14 Intel Corporation Power loss memory back-up
US7003775B2 (en) 2001-08-17 2006-02-21 Hewlett-Packard Development Company, L.P. Hardware implementation of an application-level watchdog timer
US6946753B2 (en) * 2002-11-14 2005-09-20 Fyre Storm, Inc. Switching power converter controller with watchdog timer
US20050210179A1 (en) * 2002-12-02 2005-09-22 Walmsley Simon R Integrated circuit having random clock or random delay
US7219264B2 (en) * 2003-05-09 2007-05-15 Tekelec Methods and systems for preserving dynamic random access memory contents responsive to hung processor condition
US7333372B2 (en) * 2003-10-10 2008-02-19 Oki Electric Industry Co., Ltd. Reset circuit and integrated circuit device with reset function
US20050273585A1 (en) * 2004-06-08 2005-12-08 Leech Phillip A System and method associated with persistent reset detection
JP2007316855A (ja) * 2006-05-24 2007-12-06 Toshiba Corp 電子機器及び電子機器の再起動方法
US7827330B2 (en) * 2007-07-27 2010-11-02 Microchip Technology Incorporated Configuring multi-bit slave addressing on a serial bus using a single external connection
DE102007035584B4 (de) 2007-07-30 2009-12-17 Texas Instruments Deutschland Gmbh Watchdog-Vorrichtung zur Überwachung eines elektronischen Systems
DE102007035586B4 (de) 2007-07-30 2009-12-17 Texas Instruments Deutschland Gmbh Watchdog-Vorrichtung zur Überwachung eines elektronischen Systems
US8370644B2 (en) * 2008-05-30 2013-02-05 Spansion Llc Instant hardware erase for content reset and pseudo-random number generation
US8261134B2 (en) 2009-02-02 2012-09-04 Cray Inc. Error management watchdog timers in a multiprocessor computer
US20110179255A1 (en) * 2010-01-21 2011-07-21 Arm Limited Data processing reset operations
US8473717B2 (en) * 2010-02-03 2013-06-25 Arm Limited Coprocessor reset controller with queue for storing configuration information of subsequent sessions prior to completion of current session
US8024611B1 (en) 2010-02-26 2011-09-20 Microsoft Corporation Automated learning of failure recovery policies
WO2013076530A1 (en) 2011-11-23 2013-05-30 Freescale Semiconductor, Inc. Microprocessor device, and method of managing reset events therefor
US9135126B2 (en) * 2013-02-07 2015-09-15 International Business Machines Corporation Multi-core re-initialization failure control system

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5454114A (en) * 1991-11-12 1995-09-26 Microchip Technology, Inc. Microcontroller power-up delay
US6453430B1 (en) * 1999-05-06 2002-09-17 Cisco Technology, Inc. Apparatus and methods for controlling restart conditions of a faulted process
US20080155359A1 (en) * 2006-09-30 2008-06-26 Codman Neuro Sciences Sarl Resetting of multiple processors in an electronic device
CN101441607A (zh) * 2007-04-10 2009-05-27 标准微系统公司 在计算机系统中嵌入式控制器和处理器之间共享非共享的设备
US20100306518A1 (en) * 2009-05-27 2010-12-02 Suryawanshi Ganesh R Method for managing the reset of a data processor

Also Published As

Publication number Publication date
EP2783266A1 (en) 2014-10-01
US20140317395A1 (en) 2014-10-23
US9448811B2 (en) 2016-09-20
EP2783266B1 (en) 2018-05-23
US20140298005A1 (en) 2014-10-02
WO2013076591A1 (en) 2013-05-30
WO2013076530A1 (en) 2013-05-30
EP2783266A4 (en) 2015-09-09
US9733952B2 (en) 2017-08-15
CN103975286B (zh) 2019-01-08

Similar Documents

Publication Publication Date Title
CN103975286A (zh) 微处理器以及管理其重置事件的方法
JP7004712B2 (ja) プログラム可能クロックモニタ
US20110035613A1 (en) Microprocessor having a low-power mode and a non-low power mode, data processing system and computer program product
US20160283272A1 (en) Shared resource access control method and apparatus
EP2580657A1 (en) Information processing device and method
US20160231799A1 (en) Method and apparatus for detecting and managing overcurrent events
CN105393224A (zh) 故障检测装置及方法
US9495224B2 (en) Switching a locking mode of an object in a multi-thread program
US9069629B2 (en) Bidirectional counting of dual outcome events
US9582069B2 (en) Electronic apparatus and wake-up method thereof
US20140095859A1 (en) Apparatus and method for managing register information in a processing system
CN105378650A (zh) 用于控制处理模块的操作模式的方法和装置
CN109542198B (zh) 一种控制pcie卡上电的方法及设备
US10473533B2 (en) Method and device for monitoring temperature of an electronic element
US7962681B2 (en) System and method of conditional control of latch circuit devices
US20130054988A1 (en) Integrated circuit device, signal processing system and method for managing power resources of a signal processing system
US10558257B2 (en) Systems and methods for exiting low-power states
US20130097449A1 (en) Memory unit, information processing device, and method
US10013327B2 (en) Monitor, integrated circuit and method for monitoring an integrated circuit
KR102277110B1 (ko) 사용자 단말의 정보 수신 방법 및 장치
US11803491B1 (en) Method for controlling a target memory by programmably selecting an action execution circuit module corresponding to a triggered preset state
CN112989289B (zh) 软件许可证核查方法、装置、电子设备及可读存储介质
CN115858296A (zh) 一种软看门狗、设备及存储介质
CN103314338A (zh) 集成电路装置以及实施数据条件否定的方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20180301

Address after: texas

Applicant after: NXP America Co Ltd

Address before: Texas in the United States

Applicant before: Fisical Semiconductor Inc.

TA01 Transfer of patent application right
GR01 Patent grant
GR01 Patent grant