CN103944560A - 一种可触发变频振荡器 - Google Patents

一种可触发变频振荡器 Download PDF

Info

Publication number
CN103944560A
CN103944560A CN201310017314.8A CN201310017314A CN103944560A CN 103944560 A CN103944560 A CN 103944560A CN 201310017314 A CN201310017314 A CN 201310017314A CN 103944560 A CN103944560 A CN 103944560A
Authority
CN
China
Prior art keywords
signal
nand gate
delay chip
variable frequency
frequency oscillator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201310017314.8A
Other languages
English (en)
Inventor
何兴凤
李春辰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Chiffo Electronics Instruments Co Ltd
Original Assignee
Chengdu Chiffo Electronics Instruments Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Chiffo Electronics Instruments Co Ltd filed Critical Chengdu Chiffo Electronics Instruments Co Ltd
Priority to CN201310017314.8A priority Critical patent/CN103944560A/zh
Publication of CN103944560A publication Critical patent/CN103944560A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

本发明公开了一种变频振荡器。一种可触发变频振荡器,包括与非门和延迟芯片,所述与非门与所述延迟芯片构成回路连接;所述与非门用于信号同步变换,所述延迟芯片用于延迟信号;所述与非门接收外部触发信号随之产生启动信号并将其传送给延迟芯片,所述延迟芯片延迟启动信号并将延迟后的信号传送给所述与非门的输入端,所述与非门接收到延迟后的信号并进行信号翻转进而将翻转后的信号传送给延迟芯片。本发明提供的一种可触发变频振荡器,该变频振荡器可独立使用,时间精度等性能指标高。

Description

一种可触发变频振荡器
技术领域
本发明涉及一种变频振荡器,特别涉及一种可触发变频振荡器。
背景技术
现有技术中的变频振荡器,有两种实现的方式,分别通过模拟技术和数字技术实现,其中,以数字技术实现的可触发变频振荡器通常做在集成电路之中,与集成电路构成一体设计,现有技术中还不具备单独的变频率振荡器,另外,与集成电路一体设计的可触发变频振荡器除了灵活性较低之外,时间精度等性能指标不高,亟待设计一种独立的可触发变频振荡器。
发明内容
本发明的目的在于克服现有技术中所存在的上述不足,提供一种可触发变频振荡器,该变频振荡器可独立使用,时间精度等性能指标高。为了实现上述发明目的,本发明提供了以下技术方案:
    一种可触发变频振荡器,包括与非门和延迟芯片,所述与非门与所述延迟芯片构成回路连接;
所述与非门用于信号同步变换,所述延迟芯片用于延迟信号;
所述与非门接收外部触发信号随之产生启动信号并将其传送给延迟芯片,所述延迟芯片延迟启动信号并将延迟后的信号传送给所述与非门的输入端,所述与非门接收到延迟后的信号并进行信号翻转进而将翻转后的信号传送给延迟芯片。
可触发变频振荡器采用延迟芯片对信号进行延迟,将延迟后的信号再送入与非门的一个输入端作为其输入信号,对延迟时间进行控制就可得到不同频率的振荡器;与非门的另一输入端接外部触发信号作为振荡器的触发端,触发信号为一个负脉冲。当与非门输入端有一个为低电平时,其输出始终为高,振荡器停止,当触发端输入一个负脉冲时,振荡器将停止,待信号恢复为高电平时重新振动。
所述与非门包括第一输入端和第二输入端,所述第一输入端接外部触发信号;所述第二输入端与所述延迟芯片的输出端连接。
所述第一输入端接外部触发信号,决定可触发变频振荡器是否工作,所述第二输入端与所述延迟芯片的输出端连接,信号的来源是延迟芯片的输出。
    所述可触发变频振荡器进一步包括锁相环,所述锁相环一端与所述与非门连接,另一端与所述延迟芯片连接,所述锁相环用于锁住所述与非门与所述延迟芯片构成的回路。
    所述延迟芯片产生两倍时间的延迟信号。
    所述与非门采用MC100EP05D。
所述延迟芯片采用MC10EP195。
与现有技术相比,本发明的有益效果:。
附图说明:
图1是本发明的结构示意图。
图2是本发明的一种可触发变频振荡器的电路图。
图中标记:1-与非门,2-延迟芯片,3-外部触发信号。
具体实施方式
下面结合试验例及具体实施方式对本发明作进一步的详细描述。但不应将此理解为本发明上述主题的范围仅限于以下的实施例,凡基于本发明内容所实现的技术均属于本发明的范围。
    一种可触发变频振荡器,包括与非门和延迟芯片,所述与非门与所述延迟芯片构成回路连接;
所述与非门用于信号同步变换,所述延迟芯片用于延迟信号;
所述与非门接收外部触发信号随之产生启动信号并将其传送给延迟芯片,所述延迟芯片延迟启动信号并将延迟后的信号传送给所述与非门的输入端,所述与非门接收到延迟后的信号并进行信号翻转进而将翻转后的信号传送给延迟芯片。
可触发变频振荡器采用延迟芯片对信号进行延迟,将延迟后的信号再送入与非门的一个输入端作为其输入信号,对延迟时间进行控制就可得到不同频率的振荡器;与非门的另一输入端接外部触发信号作为振荡器的触发端,触发信号为一个负脉冲。当与非门输入端有一个为低电平时,其输出始终为高,振荡器停止,当触发端输入一个负脉冲时,振荡器将停止,待信号恢复为高电平时重新振动。
所述与非门包括第一输入端和第二输入端,所述第一输入端接外部触发信号;所述第二输入端与所述延迟芯片的输出端连接。
所述第一输入端接外部触发信号,决定可触发变频振荡器是否工作,所述第二输入端与所述延迟芯片的输出端连接,信号的来源是延迟芯片的输出。 
实施例1
如图2所示,所述与非门1采用MC100EP05D,所述延迟芯片2采用MC10EP195,将MC100EP05D的Q非端接入延迟芯片2MC10EP195的IN端,延迟后的信号经过RC锁相微调后送入MC100EP05D的D0、D0非。MC100EP05D的D1、D1非接窄化后的触发信号。
振荡周期是整个延迟时间的两倍,根据周期来控制延迟芯片的数据,再利用锁相环将环路锁住。也可以不锁相,这样频率的准确度就没有那么高。
虽然已对本发明的具体实施方式进行了图示和说明,但并非意味用上述实施方式的图示和说明表征本发明所有可能的形式,更确切的,说明书中所用到的词语是说明性的而非限定性的,并且能够理解,可以对本发明进行诸多改变而不背离本发明的精神和范围。

Claims (6)

1.一种可触发变频振荡器,其特征在于,包括与非门和延迟芯片,所述与非门与所述延迟芯片构成回路连接;
所述与非门用于信号同步变换,所述延迟芯片用于延迟信号;
所述与非门接收外部触发信号随之产生启动信号并将其传送给延迟芯片,所述延迟芯片延迟启动信号并将延迟后的信号传送给所述与非门的输入端,所述与非门接收到延迟后的信号并进行信号翻转进而将翻转后的信号传送给延迟芯片。
2.如权利要求1所述的一种可触发变频振荡器,其特征在于,所述与非门包括第一输入端和第二输入端,所述第一输入端接外部触发信号;所述第二输入端与所述延迟芯片的输出端连接。
3.如权利要求1所述的一种可触发变频振荡器,其特征在于,所述可触发变频振荡器进一步包括锁相环,所述锁相环一端与所述与非门连接,另一端与所述延迟芯片连接,所述锁相环用于锁住所述与非门与所述延迟芯片构成的回路。
4.如权利要求1-3任一项所述的一种可触发变频振荡器,其特征在于,所述延迟芯片产生两倍时间的延迟信号。
5.如权利要求1-3任一项所述的一种可触发变频振荡器,其特征在于,所述与非门采用MC100EP05D。
6.如权利要求1-3任一项所述的一种可触发变频振荡器,其特征在于,所述延迟芯片采用MC10EP195。
CN201310017314.8A 2013-01-17 2013-01-17 一种可触发变频振荡器 Pending CN103944560A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310017314.8A CN103944560A (zh) 2013-01-17 2013-01-17 一种可触发变频振荡器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310017314.8A CN103944560A (zh) 2013-01-17 2013-01-17 一种可触发变频振荡器

Publications (1)

Publication Number Publication Date
CN103944560A true CN103944560A (zh) 2014-07-23

Family

ID=51192077

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310017314.8A Pending CN103944560A (zh) 2013-01-17 2013-01-17 一种可触发变频振荡器

Country Status (1)

Country Link
CN (1) CN103944560A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104992725A (zh) * 2015-07-10 2015-10-21 北京兆易创新科技股份有限公司 资料存储型闪存中触发操作的方法与装置
CN106353586A (zh) * 2016-10-21 2017-01-25 成都前锋电子仪器有限责任公司 一种耦合检波电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4686489A (en) * 1986-06-16 1987-08-11 Tektronix, Inc. Triggered voltage controlled oscillator using fast recovery gate
JPH01117419A (ja) * 1987-10-30 1989-05-10 Canon Inc 発振回路
US20050068110A1 (en) * 2003-09-25 2005-03-31 Keven Hui Digital programmable delay scheme with automatic calibration
US20060202726A1 (en) * 2004-08-11 2006-09-14 Feng Lin Fast-locking digital phase locked loop
CN203166868U (zh) * 2013-01-17 2013-08-28 成都前锋电子仪器有限责任公司 一种可触发变频振荡器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4686489A (en) * 1986-06-16 1987-08-11 Tektronix, Inc. Triggered voltage controlled oscillator using fast recovery gate
JPH01117419A (ja) * 1987-10-30 1989-05-10 Canon Inc 発振回路
US20050068110A1 (en) * 2003-09-25 2005-03-31 Keven Hui Digital programmable delay scheme with automatic calibration
US20060202726A1 (en) * 2004-08-11 2006-09-14 Feng Lin Fast-locking digital phase locked loop
CN203166868U (zh) * 2013-01-17 2013-08-28 成都前锋电子仪器有限责任公司 一种可触发变频振荡器

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104992725A (zh) * 2015-07-10 2015-10-21 北京兆易创新科技股份有限公司 资料存储型闪存中触发操作的方法与装置
CN104992725B (zh) * 2015-07-10 2019-05-07 北京兆易创新科技股份有限公司 资料存储型闪存中触发操作的方法与装置
CN106353586A (zh) * 2016-10-21 2017-01-25 成都前锋电子仪器有限责任公司 一种耦合检波电路
CN106353586B (zh) * 2016-10-21 2023-07-04 成都前锋电子仪器有限责任公司 一种耦合检波电路

Similar Documents

Publication Publication Date Title
US8686773B1 (en) In-system margin measurement circuit
US8629694B1 (en) Method and apparatus of voltage scaling techniques
US9172385B2 (en) Timing adjustment circuit and semiconductor integrated circuit device
US10691074B2 (en) Time-to-digital converter circuit
CN103731136A (zh) 基于延时信号的顺序等效采样电路及采样方法
US9047934B1 (en) Timing signal adjustment for data storage
CN103944560A (zh) 一种可触发变频振荡器
CN104954014B (zh) 一种超前-滞后型数字鉴相器结构
US8812893B1 (en) Apparatus and methods for low-skew channel bonding
CN105811971B (zh) 基于计数器的可变频时钟源和fpga器件
CN203166868U (zh) 一种可触发变频振荡器
CN103873031A (zh) 非时钟触发寄存器
US8841954B2 (en) Input signal processing device
US10707849B2 (en) Synchronous mirror delay circuit and synchronous mirror delay operation method
US9762228B2 (en) High-speed programmable clock divider
CN107645288A (zh) 用于产生脉冲的电子电路、方法及电子装置
CN104283550B (zh) 一种延迟锁相环和占空比矫正电路
CN203661039U (zh) 多路同步数字移相器
CN204168276U (zh) 延迟锁相环和占空比矫正电路结构
CN204190746U (zh) 一种延迟锁相环和占空比矫正电路
CN104320131A (zh) 延迟锁相环和占空比矫正电路结构
CN105845179A (zh) 存储器的数据建立时间的测量电路和测量方法
CN104320132A (zh) 延迟锁相环和占空比矫正电路
CN221008137U (zh) 时钟同步电路及测试机
CN102981995B (zh) Usb设备接口的内建晶振实现电路及方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20140723