CN103838656A - 计算机系统及其操作方法 - Google Patents
计算机系统及其操作方法 Download PDFInfo
- Publication number
- CN103838656A CN103838656A CN201210470105.4A CN201210470105A CN103838656A CN 103838656 A CN103838656 A CN 103838656A CN 201210470105 A CN201210470105 A CN 201210470105A CN 103838656 A CN103838656 A CN 103838656A
- Authority
- CN
- China
- Prior art keywords
- monitored device
- logic control
- computer system
- monitored
- control device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0793—Remedial or corrective actions
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0766—Error or fault reporting or storing
- G06F11/0772—Means for error signaling, e.g. using interrupts, exception flags, dedicated error registers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/3003—Monitoring arrangements specially adapted to the computing system or computing system component being monitored
- G06F11/3031—Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a motherboard or an expansion card
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/3051—Monitoring arrangements for monitoring the configuration of the computing system or of the computing system component, e.g. monitoring the presence of processing resources, peripherals, I/O links, software programs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/3058—Monitoring arrangements for monitoring environmental properties or parameters of the computing system or of the computing system component, e.g. monitoring of power, currents, temperature, humidity, position, vibrations
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Debugging And Monitoring (AREA)
Abstract
一种计算机系统及其操作方法在此揭露。计算机系统包括至少一受监控装置以及逻辑控制装置。逻辑控制装置连接受监控装置,用以监控受监控装置的状态信号,以判断受监控装置是否处于错误状态。当受监控装置处于错误状态时,逻辑控制装置计时一预设时间,并在此预设时间后判断受监控装置是否恢复正常,且判断受监控装置是否在此预设时间内进行重置。若受监控装置未恢复正常且受监控装置未在此预设时间内进行重置,则逻辑控制装置重置受监控装置。
Description
技术领域
本发明是有关于一种电子系统及其操作方法,特别是有关于一种计算机系统及其操作方法。
背景技术
随着数字科技的发展,计算机系统已被广泛地应用在人们的生活当中,如用以提供个人使用的桌上型电脑、笔记型电脑及用以提供网络服务的网络处理器、服务器等。
一般而言,计算机系统包括多个分别运作的装置,如中央处理器、南桥芯片、储存装置、基本输入输出系统等。当这些装置发生错误时,其可通过传送错误信息至计算机系统中的管理控制器(如基板管理控制器),以令管理控制器重新启动这些装置。然而,管理控制器本身可能出错或失效,以至于在装置发生错误时管理控制器未能予以重启。如此一来,计算机系统可能长时间处于错误状态,若计算机系统为提供网络服务的服务器,则可能造成网络服务品质下降,并进一步造成使用者的不满。
是以,为确保计算机系统错误回复的可靠性,上述问题有急迫解决的需要。
发明内容
本发明的一方面为一种计算机系统,其利用一逻辑控制装置进行信号监控及错误回复。
根据本发明一实施例,计算机系统包括至少一受监控装置以及逻辑控制装置。逻辑控制装置连接受监控装置,用以监控受监控装置的状态信号,以判断受监控装置是否处于错误状态。当受监控装置处于错误状态时,逻辑控制装置计时一预设时间,并在此预设时间后判断受监控装置是否恢复正常,且判断受监控装置是否在此预设时间内进行重置。若受监控装置未恢复正常且受监控装置未在此预设时间内进行重置,则逻辑控制装置重置受监控装置。
根据本发明一实施例,逻辑控制装置还包括状态映射表,逻辑控制装置储存受监控装置的状态信号于状态映射表中的对应地址,作为正确运作数据。
根据本发明一实施例,逻辑控制装置比对受监控装置的状态信号与储存于状态映射表中相应地址的正确运作数据,以判断受监控装置是否处于错误状态。
根据本发明一实施例,逻辑控制装置还包括计时器,用以计时预设时间。
根据本发明一实施例,逻辑控制装置依据是否未接收到受监控装置所发出的正常信号,或依据受监控装置是否发出错误信号,以判断受监控装置是否处于错误状态。
根据本发明一实施例,逻辑控制装置重启主要电力轨(main power rail)以使该受监控装置重新开机。
本发明的一方面为一种计算机系统的操作方法。根据本发明一实施例,计算机系统包括逻辑控制装置以及至少一受监控装置,逻辑控制装置连接受监控装置,操作方法包括:监控受监控装置的状态信号;根据受监控装置的状态信号以判断受监控装置是否处于错误状态;当受监控装置处于错误状态时,计时一预设时间;在此预设时间后,判断受监控装置是否恢复正常,且判断受监控装置是否在此预设时间内进行重置;以及,若受监控装置未恢复正常且受监控装置未在此预设时间内进行重置,则重置受监控装置。
根据本发明一实施例,其中逻辑控制装置包括一状态映射表,且根据受监控装置的状态信号以判断受监控装置是否处于错误状态的步骤包括:储存受监控装置的状态信号于状态映射表中的对应地址以作为正确运作数据;而后,比对受监控装置的状态信号与储存于状态映射表中相应地址的正确运作数据,以判断受监控装置是否处于错误状态。
根据本发明一实施例,其中根据受监控装置的状态信号,以判断受监控装置是否处于错误状态的步骤包括:依据是否未侦测到受监控装置所发出正常信号,或依据受监控装置是否发出错误信号以判断受监控装置是否处于错误状态。
根据本发明一实施例,重置受监控装置的步骤包括:重启主要电力轨以使受监控装置重新开机。
综上所述,应用上述的实施例,当计算机系统的内部装置发生错误时,可通过逻辑控制装置进行回复,其中由于逻辑控制装置可用逻辑元件实现,较不易出错,是以能提供较可靠的错误回复机制。
附图说明
图1为根据本发明一实施例所绘示的计算机系统的方块图;
图2为根据本发明一实施例所绘示的计算机系统的操作方法的流程图。
【主要元件符号说明】
100:计算机系统 200:操作方法
110:逻辑控制装置 D1-D7:受监控装置
112:状态映射表 S1-S6:步骤
114:计时器 LPC、PCI-X:总线
具体实施方式
以下将以附图及详细叙述清楚说明本发明的精神,任何所属技术领域中具有通常知识者在了解本发明的较佳实施例后,当可由本发明所教示的技术,加以改变及修饰,其并不脱离本发明的精神与范围。
关于本文中所使用的“连接”,可指二或多个元件相互直接作实体或电性接触,或是相互间接作实体或电性接触,而“连接”还可指二或多个元件相互操作或动作。
本发明的一方面为一种计算机系统,其利用一逻辑控制装置进行信号监控及错误回复。计算机系统可为桌上型电脑、笔记型电脑、网络处理器以及服务器等,为使叙述清楚,在以下的段落中将以服务器为例进行说明。
图1为根据本发明一实施例所绘示的计算机系统100的方块图。计算机系统100包括至少一受监控装置(例如,7个受监控装置D1-D7)以及一逻辑控制装置110。当注意到,受监控装置可为计算机系统100中的内部装置,例如可为但不限于南桥芯片(south bridge chip)、基本输入输出系统(basic input outputsystem,BIOS)、基板管理控制器(baseboard management controller,BMC)、中央处理器(central processing unit,CPU)、电源供应单元(power supply unit,PSU)、储存装置或电压调节器(voltage regulator down,VRD)中的任一者,而为使叙述清楚,在以下的段落中将以7个受监控装置D1-D7为例进行说明,其中D1可为南桥芯片、D2可为基本输入输出系统、D3可为基板管理控制器、D4可为中央处理器、D5可为电源供应单元、D6可为储存装置,且D7可为电压调节器。逻辑控制装置110可用(但不限于)逻辑电路、可编程逻辑装置(programmable logic device,PLD)、复杂可编程逻辑装置(complex programmablelogic device,CPLD)、或可编程逻辑门阵列(field programmable gate array,FPGA)所实现。
逻辑控制装置110分别连接受监控装置D1-D7,用以监控受监控装置D1-D7的状态信号,以判断受监控装置D1-D7是否处于错误状态。举例而言,逻辑控制装置110可通过低脚位(low pin count,LPC)总线监控南桥芯片D1与基本输入输出系统D2是否发出正常信号(如heartbeat signal)、通过延伸周边元件互连总线(peripheral component interconnect extended,PCI-X)监控基板管理控制器D3是否发出正常信号(如heartbeat signal)、通过通用输入输出(generalpurpose input/output,GPIO)脚位监控中央处理器D4是否发出过热信号或错误信号(如CPU_ierr、CPU_mcerr、Thermal_trip)、电源供应单元D5是否发出过热信号及/或正常信号(如电源良好信号(如power good signal))、以及储存装置D6与电压调节器D7是否发出错误信号及/或正常信号(如电源错误信号(powerfault signal)及/或电源良好信号(power good signal))。其中,由于电压调节器D7可分别输出多个电压位准给计算机系统100中的内部装置,故逻辑控制装置110可分别监测电压调节器D7所输出的每个电压位准的错误信号及/或正常信号。如此一来,通过监控受监控装置D1-D7的错误信号及/或正常信号,逻辑控制装置110即可依据是否未侦测到受监控装置D1-D7所发出正常信号,或依据受监控装置D1-D7是否发出错误信号以判断受监控装置D1-D7是否处于错误状态。
而当受监控装置D1-D7处于错误状态时,逻辑控制装置110可计时一段预设时间,并在此段预设时间后判断受监控装置D1-D7是否恢复正常,例如是否再次接收到正常信号或错误信号消失,并判断受监控装置D1-D7是否在此段预设时间内进行重置。举例而言,逻辑控制装置110可利用多个通用输入输出接脚以分别监控电压调节器D7输出的多个电压位准或多个电压位准的电源正常信号,并对应这些电压位准是否重新启动(如,是否关闭后开启)以判断受监控装置D1-D7是否已进行重置。
接着,若受监控装置D1-D7未恢复正常且受监控装置D1-D7未在此段预设时间内进行重置,则逻辑控制装置110可重置受监控装置D1-D7。举例而言,逻辑控制装置110可通过发送重置信号至受监控装置D1-D7以重置单一受监控装置D1-D7,或重新启动主要电力轨(main power rail)以使计算机系统100重新开机。
通过上述的设置,逻辑控制装置110可监控受监控装置D1-D7的状态,以在受监控装置D1-D7在发生错误而未被恢复或被重置时,重新启动计算机系统100或单一发生错误的受监控装置D1-D7,而确保计算机系统100的正确运作。此外,由于逻辑控制装置110可用逻辑元件实现,是以相较于高阶的管理控制器(如基板管理控制器),逻辑控制装置110可提供更可靠的错误回复机制。
在本发明一实施例中,逻辑控制装置110可还包括一状态映射表112。在计算机系统100运作时,逻辑控制装置110可储存受监控装置D1-D7的状态信号于状态映射表112中的对应地址,作为正确运作数据。举例而言,由第一通用输入输出接脚接收的逻辑电位可储存于状态映射表112中的第一地址、由第二通用输入输出接脚接收的逻辑电位可储存于状态映射表112中的第二地址、且由LPC总线的第一接脚接收的逻辑电位可储存于状态映射表112中的第三地址。当注意到,在一些实施例中,状态映射表112中的每一地址可指向多个暂存器空间,以储存不同时间下的状态信号,或储存周期性的状态信号(如heartbeat signal)。
在取得正确运作数据后,逻辑控制装置110可比对当下所接收的受监控装置D1-D7的状态信号与过去储存于状态映射表112中相应地址的正确运作数据,以判断受监控装置D1-D7是否处于错误状态。同样地,逻辑控制装置110亦可借此判断受监控装置D1-D7出错后是否恢复正常。举例而言,若储存于状态映射表112中第二地址的中央处理器D4的过热信号(如Thermal_trip)为高逻辑电位,则当逻辑控制装置110发现第二通用输入输出接脚所接收的中央处理器D4的过热信号为低逻辑电位时,逻辑控制装置110可依此判断中央处理器D4处于错误状态。
当注意的是,在其它实施例中,逻辑控制装置110亦可比对受监控装置D1-D7的状态信号以及管理者所预设的数值以判断受监控装置D1-D7是否处于错误状态,判断方式不以上述实施例为限。
在一些实施例中,逻辑控制装置110亦可根据受监控装置D1-D7中多个状态信号进行整体上的错误判断。
另外,在本发明一实施例中,逻辑控制装置110可还包括一计时器114,用以计时前述预设时间。
此外,熟悉本领域者当可明白,在不脱离本发明精神下,受监控装置D1-D7的状态信号可为任何可用以表示受监控装置D1-D7是否正常运作的信号,而不以前述实施例中的信号为限。
本发明另一方面为一种计算机系统的操作方法。此操作方法可用于结构与前述图1中相同或类似的计算机系统。为方便说明,下述操作方法系以图1所示的实施例为例进行描述,但并不以图1的实施例为限。
当注意到,在以下操作方法中的步骤中,除非另行述明,否则并不具有特定顺序。另外,以下步骤亦可能被同时执行,或者于执行时间上有所重叠。
图2为根据本发明一实施例中的操作方法200所绘示的流程图。操作方法200可包括步骤S1-S5。在计算机系统100启动后,监控受监控装置D1-D7的状态信号(步骤S1),并根据受监控装置D1-D7的状态信号以判断受监控装置D1-D7是否处于错误状态(步骤S2)。当受监控装置D1-D7处于错误状态时,开始计时一段预设时间(步骤S3),接着,进行计时(步骤S4)。在到达预设时间后,判断受监控装置D1-D7是否恢复正常,且判断受监控装置D1-D7是否在预设时间内进行重置(步骤S5),若受监控装置D1-D7未恢复正常且受监控装置D1-D7未在预设时间内进行重置,则重置受监控装置D1-D7(步骤S6)。
其中,关于受监控装置D1-D7的详细说明可参照前一实施方式,在此不赘述。
以实施上的范例而言,在步骤S1中,计算机系统100可监控南桥芯片D1、基本输入输出系统D2与基板管理控制器D3是否发出正常信号(如heartbeatsignal)、中央处理器D4是否发出过热信号或错误信号,如CPU_ierr、CPU_mcerr、Thermal_trip,电源供应单元D5是否发出过热信号及/或正常信号,如电源良好信号(如power good signal),以及储存装置D6与电压调节器D7是否发出错误信号及/或正常信号,如电源错误信号(power fault signal)及/或电源良好信号(power good signal) 。其中,计算机系统100可分别监测电压调节器D7所输出的每个电压位准的错误信号及/或正常信号。
在步骤S2中,计算机系统100可依据是否未侦测到受监控装置D1-D7所发出正常信号,或依据受监控装置D1-D7是否发出错误信号以判断受监控装置D1-D7是否处于错误状态。另外,若受监控装置D1-D7并未处于错误状态,则计算机系统100重新执行步骤S1,以持续监控受监控装置D1-D7的状态信号。
在步骤S3中,计算机系统100可利用计时器开始计时。在一些实施例中,计算机系统100在此段时间中继续监控受监控装置D1-D7的状态信号,以判断是否还有其它错误,而进一步进行整体上的错误判断。
在步骤S5中,计算机系统100可通过是否再次接收到正常信号或错误信号消失,以判断受监控装置D1-D7是否恢复正常,并可分别监控电压调节器D7输出的多个电压位准或多个电压位准的电源正常信号,并对应这些电压位准是否重新启动(如,是否关闭后开启)以判断受监控装置D1-D7是否已进行重置。其中,若计算机系统100判断受监控装置D1-D7已恢复正常或已进行重置,则表示受监控装置D1-D7可能已由其它错误回复机制进行处理,故计算机系统100可重新执行步骤S1以再次监控受监控装置D1-D7的状态信号。
在步骤S6中,计算机系统100可通过发送重置信号至受监控装置D1-D7以重置单一受监控装置D1-D7,或重新启动主要电力轨(main power rail)以使计算机系统100中的受监控装置D1-D7重新开机。
通过上述的设置,计算机系统100可监控受监控装置D1-D7的状态,以在受监控装置D1-D7在发生错误而未被恢复或被重置时,重新启动受监控装置D1-D7或发生错误的受监控装置D1-D7,而确保计算机系统100的正确运作。
在本发明一实施例中,步骤S2可包括以下子步骤。(a)储存受监控装置D1-D7的状态信号于状态映射表112中的对应地址,作为正确运作数据;而后(b)比对受监控装置D1-D7的状态信号与储存于状态映射表112中相应地址的正确运作数据,以判断受监控装置D1-D7是否处于错误状态。
举例而言,计算机系统100可储存中央处理器D4的过热信号(如Thermal_trip)的逻辑电位于状态映射表112中的第二地址,作为计算机系统100正确运作数据,而后计算机系统100可通过比对接收到的中央处理器D4的过热信号与储存于状态映射表112中的第二地址的逻辑电位是否相同以判断中央处理器D4是否处于错误状态。
此外,在一些实施例中,计算机系统100同样可利用储存于状态映射表112中的正确运作数据以判断受监控装置D1-D7出错后是否恢复正常。
当注意的是,在其它实施例中,计算机系统100亦可比对受监控装置D1-D7的状态信号以及管理者所预设的数值以判断受监控装置D1-D7是否处于错误状态,故判断错误的方式不以上述实施例为限。
虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何熟悉此技艺者,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围当视所附的权利要求书所界定的范围为准。
Claims (10)
1.一种计算机系统,其特征在于,包括:
至少一受监控装置;以及
一逻辑控制装置,连接该受监控装置,用以监控该受监控装置的状态信号,以判断该受监控装置是否处于错误状态,其中当该受监控装置处于错误状态时,该逻辑控制装置计时一预设时间,并在该预设时间后判断该受监控装置是否恢复正常,且判断该受监控装置是否在该预设时间内进行重置,其中若该受监控装置未恢复正常且该受监控装置未在该预设时间内进行重置,则该逻辑控制装置重置该受监控装置。
2.根据权利要求1所述的计算机系统,其特征在于,该逻辑控制装置还包括一状态映射表,该逻辑控制装置储存该受监控装置的状态信号于该状态映射表中的对应地址以作为正确运作数据。
3.根据权利要求2所述的计算机系统,其特征在于,该逻辑控制装置比对该受监控装置的状态信号与储存于该状态映射表中相应地址的正确运作数据,以判断该受监控装置是否处于错误状态。
4.根据权利要求1所述的计算机系统,其特征在于,该逻辑控制装置还包括一计时器,用以计时该预设时间。
5.根据权利要求1所述的计算机系统,其特征在于,该逻辑控制装置依据是否未接收到该受监控装置所发出的正常信号,或依据该受监控装置是否发出错误信号,以判断该受监控装置是否处于错误状态。
6.根据权利要求1所述的计算机系统,其特征在于,该逻辑控制装置重启主要电力轨以使该受监控装置重新开机。
7.一种计算机系统的操作方法,其特征在于,该计算机系统包括一逻辑控制装置以及至少一受监控装置,该逻辑控制装置连接该受监控装置,该操作方法包括:
监控该受监控装置的状态信号;
根据该受监控装置的状态信号以判断该受监控装置是否处于错误状态;
当该受监控装置处于错误状态时,计时一预设时间;
在该预设时间后,判断该受监控装置是否恢复正常,且判断该受监控装置是否在该预设时间内进行重置;以及
若该受监控装置未恢复正常且受监控装置未在该预设时间内进行重置,则重置该受监控装置。
8.根据权利要求7所述的操作方法,其特征在于,该逻辑控制装置包括一状态映射表,且根据该受监控装置的状态信号以判断该受监控装置是否处于错误状态的步骤包括:
储存该受监控装置的状态信号于该状态映射表中的对应地址以作为正确运作数据;而后
比对该受监控装置的状态信号与储存于该状态映射表中相应地址的正确运作数据,以判断该受监控装置是否处于错误状态。
9.根据权利要求7所述的操作方法,其特征在于,根据该受监控装置的状态信号,以判断该受监控装置是否处于错误状态的步骤包括:
依据是否未侦测到该受监控装置所发出正常信号,或依据该受监控装置是否发出错误信号以判断该受监控装置是否处于错误状态。
10.根据权利要求7所述的操作方法,其特征在于,重置该受监控装置的步骤包括:
重启主要电力轨以使该受监控装置重新开机。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210470105.4A CN103838656A (zh) | 2012-11-20 | 2012-11-20 | 计算机系统及其操作方法 |
US13/793,898 US20140143597A1 (en) | 2012-11-20 | 2013-03-11 | Computer system and operating method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210470105.4A CN103838656A (zh) | 2012-11-20 | 2012-11-20 | 计算机系统及其操作方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103838656A true CN103838656A (zh) | 2014-06-04 |
Family
ID=50729126
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210470105.4A Pending CN103838656A (zh) | 2012-11-20 | 2012-11-20 | 计算机系统及其操作方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20140143597A1 (zh) |
CN (1) | CN103838656A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105786462A (zh) * | 2014-12-24 | 2016-07-20 | 昆达电脑科技(昆山)有限公司 | 开机方法 |
CN106021066A (zh) * | 2016-05-23 | 2016-10-12 | 联想(北京)有限公司 | 一种故障信息检测方法及电子设备 |
CN114647607A (zh) * | 2020-12-18 | 2022-06-21 | 新唐科技股份有限公司 | 恢复通信接口中断的方法及通信接口控制器 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104699215A (zh) * | 2013-12-04 | 2015-06-10 | 鸿富锦精密电子(天津)有限公司 | 电源保护系统及方法 |
US10386425B2 (en) * | 2014-03-24 | 2019-08-20 | Lenovo Enterprise Solutions (Singapore) Pte. Ltd. | Method and system for managing power faults |
DE102015224868A1 (de) * | 2015-12-10 | 2017-06-14 | Robert Bosch Gmbh | Eingebettetes System |
CN109710495B (zh) * | 2018-12-28 | 2021-06-15 | 联想(北京)有限公司 | 一种信息处理方法及电子设备 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101452406A (zh) * | 2008-12-23 | 2009-06-10 | 北京航空航天大学 | 一种对操作系统透明的机群负载平衡方法 |
US20110106978A1 (en) * | 2009-11-04 | 2011-05-05 | Hitachi, Ltd. | Storage system and operating method of storage system |
US20110264967A1 (en) * | 2001-03-28 | 2011-10-27 | Lovy David M | Method and Apparatus for Maintaining the Status of Objects in Computer Networks Using Virtual State Machines |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60186919A (ja) * | 1984-01-30 | 1985-09-24 | Nec Corp | オ−トノ−マスタイマ回路 |
JP3205158B2 (ja) * | 1994-02-07 | 2001-09-04 | 富士通株式会社 | ネットワーク集中監視装置 |
US5600785A (en) * | 1994-09-09 | 1997-02-04 | Compaq Computer Corporation | Computer system with error handling before reset |
US5655083A (en) * | 1995-06-07 | 1997-08-05 | Emc Corporation | Programmable rset system and method for computer network |
US7210062B2 (en) * | 2001-03-14 | 2007-04-24 | Mercury Computer Systems, Inc. | Wireless communications systems and methods for nonvolatile storage of operating parameters for multiple processor based multiple user detection |
US7028228B1 (en) * | 2001-03-28 | 2006-04-11 | The Shoregroup, Inc. | Method and apparatus for identifying problems in computer networks |
US7296194B1 (en) * | 2002-03-28 | 2007-11-13 | Shoregroup Inc. | Method and apparatus for maintaining the status of objects in computer networks using virtual state machines |
US7500003B2 (en) * | 2002-12-26 | 2009-03-03 | Ricoh Company, Ltd. | Method and system for using vectors of data structures for extracting information from web pages of remotely monitored devices |
JP4525271B2 (ja) * | 2004-09-22 | 2010-08-18 | 富士ゼロックス株式会社 | 画像処理装置および異常報知方法 |
-
2012
- 2012-11-20 CN CN201210470105.4A patent/CN103838656A/zh active Pending
-
2013
- 2013-03-11 US US13/793,898 patent/US20140143597A1/en not_active Abandoned
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20110264967A1 (en) * | 2001-03-28 | 2011-10-27 | Lovy David M | Method and Apparatus for Maintaining the Status of Objects in Computer Networks Using Virtual State Machines |
CN101452406A (zh) * | 2008-12-23 | 2009-06-10 | 北京航空航天大学 | 一种对操作系统透明的机群负载平衡方法 |
US20110106978A1 (en) * | 2009-11-04 | 2011-05-05 | Hitachi, Ltd. | Storage system and operating method of storage system |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105786462A (zh) * | 2014-12-24 | 2016-07-20 | 昆达电脑科技(昆山)有限公司 | 开机方法 |
CN106021066A (zh) * | 2016-05-23 | 2016-10-12 | 联想(北京)有限公司 | 一种故障信息检测方法及电子设备 |
CN114647607A (zh) * | 2020-12-18 | 2022-06-21 | 新唐科技股份有限公司 | 恢复通信接口中断的方法及通信接口控制器 |
Also Published As
Publication number | Publication date |
---|---|
US20140143597A1 (en) | 2014-05-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103838656A (zh) | 计算机系统及其操作方法 | |
CN107122321B (zh) | 硬件修复方法、硬件修复系统以及计算机可读取存储装置 | |
CN101126995B (zh) | 处理严重硬件错误的方法及设备 | |
US8892944B2 (en) | Handling a failed processor of multiprocessor information handling system | |
CN107347018B (zh) | 一种三冗余1553b总线动态切换方法 | |
TWI410793B (zh) | 電腦系統及其基本輸入輸出系統的偵錯方法與開機方法 | |
US20130031420A1 (en) | Collecting Debug Data in a Secure Chip Implementation | |
TWI529624B (zh) | Method and system of fault tolerance for multiple servers | |
US8661290B2 (en) | Saving power in computing systems with redundant service processors | |
CN102467417B (zh) | 计算机系统 | |
CN107943603B (zh) | 一种运行状态检测方法、检测电路及电子设备 | |
CN104050061A (zh) | 一种基于PCIe总线多主控板冗余备份系统 | |
US11048570B2 (en) | Techniques of monitoring and updating system component health status | |
US11099961B2 (en) | Systems and methods for prevention of data loss in a power-compromised persistent memory equipped host information handling system during a power loss event | |
CN114116280B (zh) | 交互式bmc自恢复方法、系统、终端及存储介质 | |
TW200917018A (en) | Monitor apparatus and a monitoring method thereof | |
WO2021101698A1 (en) | Detecting and recovering from fatal storage errors | |
TW201423390A (zh) | 電腦系統及其操作方法 | |
CN104156289A (zh) | 基于检测电路的同步控制方法及系统 | |
CN112231140A (zh) | 一种存储设备bmc故障恢复方法、系统、终端及存储介质 | |
CN115617550A (zh) | 处理设备、控制单元、电子设备、方法和计算机程序 | |
US8793538B2 (en) | System error response | |
US8495353B2 (en) | Method and circuit for resetting register | |
CN117743012A (zh) | 一种芯片失效的处理系统、方法、电子设备及存储介质 | |
CN116539992A (zh) | 存储设备在位稳定状态检测装置、方法、逻辑模块及介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20140604 |