CN103646937B - 二次先蚀后镀金属框减法埋芯片倒装凸点结构及工艺方法 - Google Patents

二次先蚀后镀金属框减法埋芯片倒装凸点结构及工艺方法 Download PDF

Info

Publication number
CN103646937B
CN103646937B CN201310645449.9A CN201310645449A CN103646937B CN 103646937 B CN103646937 B CN 103646937B CN 201310645449 A CN201310645449 A CN 201310645449A CN 103646937 B CN103646937 B CN 103646937B
Authority
CN
China
Prior art keywords
metal substrate
back side
pin
photoresistance film
metal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310645449.9A
Other languages
English (en)
Other versions
CN103646937A (zh
Inventor
梁新夫
梁志忠
王孙艳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JCET Group Co Ltd
Original Assignee
Jiangsu Changjiang Electronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangsu Changjiang Electronics Technology Co Ltd filed Critical Jiangsu Changjiang Electronics Technology Co Ltd
Priority to CN201310645449.9A priority Critical patent/CN103646937B/zh
Publication of CN103646937A publication Critical patent/CN103646937A/zh
Application granted granted Critical
Publication of CN103646937B publication Critical patent/CN103646937B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector

Landscapes

  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

本发明涉及一种二次先蚀后镀金属框减法埋芯片倒装凸点结构及工艺方法,所述结构包括金属基板框(1),所述金属基板框(1)内部设置有基岛(2)和引脚(3),所述引脚(3)呈台阶状,所述基岛(2)背面与引脚(3)的台阶面齐平,所述基岛(2)背面与引脚(3)的台阶面上通过底部填充胶(5)倒装有芯片(6),所述金属基板框(1)内部区域填充有塑封料(7),所述塑封料(7)正面与引脚(3)台阶面齐平,所述塑封料(7)背面与金属基板框(1)背面齐平,所述基岛(2)正面、引脚(3)的正面和背面以及金属基板框(1)的正面和背面设置有抗氧化层(4),所述引脚(3)背面设置有金属球(8)。本发明的有益效果是:它能够解决传统金属引线框的板厚之中无法埋入物件而限制金属引线框的功能性和应用性能。

Description

二次先蚀后镀金属框减法埋芯片倒装凸点结构及工艺方法
技术领域
本发明涉及一种二次先蚀后镀金属框减法埋芯片倒装凸点结构及工艺方法,属于半导体封装技术领域。
背景技术
传统的四面扁平无引脚金属引线框结构主要有两种:
一种是四面扁平无引脚封装(QFN)引线框,这种结构的引线框由铜材金属框架与耐高温胶膜组成(如图15所示);
一种是预包封四面扁平无引脚封装(PQFN)引线框,这种结构的引线框结构包括引脚与基岛,引脚与基岛之间的蚀刻区域填充有塑封料(如图16所示)。
上述传统金属引线框存在以下缺点:
1、传统金属引线框作为装载芯片的封装载体,本身不具备系统功能,从而限制了传统金属引线框封装后的集成功能性与应用性能;
2、由于传统金属引线框本身不具备系统功能,只能在引线框正面进行芯片及组件的平铺或者堆叠封装,而功率器件与控制芯片封装在同一封装体内,功率器件的散热会影响控制芯片信号的传输;
3、由于传统金属引线框本身不具备系统功能,所以多功能系统集成模块只能在传统金属引线框正面通过多芯片及组件的平铺或堆叠而实现,相应地也就增大元器件模块在PCB上所占用的空间。
发明内容
本发明的目的在于克服上述不足,提供一种二次先蚀后镀金属框减法埋芯片倒装凸点结构及工艺方法,它能够解决传统金属引线框缺乏系统功能的问题。
本发明的目的是这样实现的:一种二次先蚀后镀金属框减法埋芯片倒装凸点结构,它包括金属基板框,所述金属基板框内部设置有基岛和引脚,所述引脚呈台阶状,所述基岛和引脚的正面与金属基板框正面齐平,所述引脚的背面与金属基板框的背面齐平,所述基岛背面与引脚的台阶面齐平,所述基岛背面和引脚的台阶面上通过底部填充胶倒装有芯片,所述金属基板框内部区域填充有塑封料,所述塑封料正面与引脚台阶面齐平,所述塑封料背面与金属基板框背面齐平,所述基岛正面、引脚的正面和背面以及金属基板框的正面和背面设置有金属抗氧化层或是披覆抗氧化剂(OSP),所述引脚背面设置有金属球。
所述芯片与基岛背面和引脚台阶面之间设置有金属层。
一种二次先蚀后镀金属框减法埋芯片倒装凸点结构的工艺方法,所述方法包括以下步骤:
步骤一、取金属基板
步骤二、贴光阻膜作业
在金属基板正面及背面分别贴上可进行曝光显影的光阻膜;
步骤三、金属基板背面去除部分光阻膜
利用曝光显影设备将步骤二完成贴光阻膜作业的金属基板背面进行图形曝光、显影与去除部分图形光阻膜,以露出金属基板背面后续需要进行蚀刻的区域;
步骤四、蚀刻
在步骤三中金属基板背面去除部分光阻膜的区域进行化学蚀刻,完成化学蚀刻后即形成相应的基岛与台阶形状引脚;
步骤五、去除光阻膜
去除金属基板表面的光阻膜;
步骤六、装片
在步骤四形成的基岛背面和引脚台阶面将已完成表面有凸点的芯片进行倒装,完成后并通过底部填充胶进行底部填充保护倒装上芯片;
步骤七、环氧树脂塑封
在完成装片后的金属基板背面蚀刻区域进行环氧树脂塑封保护;
步骤八、贴光阻膜作业
在步骤七完成环氧树脂塑封后的金属基板正面及背面贴上可进行曝光显影的光阻膜;
步骤九、金属基板正面去除部分光阻膜
利用曝光显影设备将步骤八完成贴光阻膜作业的金属基板正面进行图形曝光、显影与去除部分图形光阻膜,以露出金属基板正面后续需要进行蚀刻的区域;
步骤十、蚀刻
在步骤九中金属基板正面去除部分光阻膜的区域进行化学蚀刻;
步骤十一、去除光阻膜
去除金属基板表面的光阻膜;
步骤十二、电镀抗氧化金属层或披覆抗氧化剂(OSP)
在步骤十一中去除光阻膜后金属基板表面裸露在外的金属表面进行抗氧化金属层电镀或披覆抗氧化剂(OSP);
步骤十三、植球
在步骤十二完成电镀抗氧化金属层或披覆抗氧化剂的引脚背面植入金属球。
在步骤五去除光阻膜和步骤六装片之间在金属基板表面裸露的金属表面进行抗氧化金属层电镀或抗氧化剂披覆。
与现有技术相比,本发明具有以下有益效果:
1、金属减法技术引线框架的夹层可以因为系统与功能的需要而在需要的位置或是区域内埋入主动元件或是组件或是被动的组件,成为一个单层线路系统级的金属引线框架;
2、从金属减法技术引线框架成品的外观完全看不出来内部夹层已埋入了因系统或是功能需要的对象,尤其是硅材芯片的埋入连X光都无法检视,充分达到系统与功能的隐密性及保护性;
3、金属减法技术引线框架的夹层在制作过程中可以埋入高功率器件,二次封装再进行控制芯片的装片,从而高功率器件与控制芯片分别装在金属减法技术引线框两侧,可以避免高功率器件因热辐射而干扰控制芯片的信号传输;
4、金属减法技术引线框架本身内含埋入对象的功能,二次封装后可以充分实现系统功能的集成与整合,从而同样功能的元器件模块的体积尺寸要比传统引线框封装的模块来的小,相应在PCB上所占用的空间也就比较少,从而也就降低了成本;
5、金属减法技术引线框架的夹层在制作过程中可以因为导热或是散热需要而在需要的位置或是区域内埋入导热或是散热对象,从而改善整个封装结构的散热效果;
6、金属减法技术引线框架成品本身就富含了各种的组件,如果不再进行后续第二次封装的其况下,将金属减法技术引线框依照每一格单元切开,本身就可成为一个超薄的封装体;
7、金属减法技术引线框架除了本身内含对象的埋入功能之外还可以在封装体外围再叠加不同的单元封装或是系统级封装,充分达到单层线路金属引线框架的双系统或是多系统级的封装技术能力;
8、金属减法技术引线框架内所埋入的物件或对象均与金属厚度齐平,充分的体现出超薄与高密度的填充在金属减法技术引线框内的厚度空间之中。
9、二次先蚀后镀金属框减法技术引线框会在金属引线框表面塑封料正面呈现一定的高低断差,其优点是在第二次塑封料塑封后可以牢牢的抓扣住金属凸点,从而降低了塑封体与金属引线框因为CTE(膨胀系数或是收缩率)的差距而产生分层的可靠性的不良。
附图说明
图1~图13为本发明一种二次先蚀后镀金属框减法埋芯片倒装凸点结构工艺方法的各工序示意图。
图14为本发明一种二次先蚀后镀金属框减法埋芯片倒装凸点结构的示意图。
图15为传统四面扁平无引脚封装(QFN)引线框结构的示意图。
图16为预包封四面扁平无引脚封装(PQFN)引线框结构的示意图。
其中:
金属基板框1
基岛2
引脚3
抗氧化层4
底部填充胶5
芯片6
塑封料7
金属球8。
具体实施方式
参见图14,本发明一种二次先蚀后镀金属框减法埋芯片倒装凸点结构,它包括金属基板框1,所述金属基板框1内部设置有基岛2和引脚3,所述引脚3呈台阶状,所述基岛2和引脚3的正面与金属基板框1正面齐平,所述引脚3的背面与金属基板框1的背面齐平,所述基岛2背面与引脚3的台阶面齐平,所述基岛2背面与引脚3的台阶面上通过底部填充胶5倒装有芯片6,所述金属基板框1内部区域填充有塑封料7,所述塑封料7正面与引脚3台阶面齐平,所述塑封料7背面与金属基板框1背面齐平,所述基岛2正面、引脚3的正面和背面以及金属基板框1的正面和背面设置有抗氧化层4,所述引脚3背面设置有金属球8。
其工艺方法如下:
步骤一、取金属基板
参见图1,取一片厚度合适的金属基板,金属基板的材质可以是铜材、铁材、镀锌材、不锈钢材、铝材或可以达到导电功能的金属物质或非金属物质,厚度的选择可依据产品特性进行选择;
步骤二、贴光阻膜作业
参见图2,在金属基板正面及背面分别贴上可进行曝光显影的光阻膜,光阻膜可以是干式光阻膜也可以是湿式光阻膜;
步骤三、金属基板背面去除部分光阻膜
参见图3,利用曝光显影设备将步骤二完成贴光阻膜作业的金属基板背面进行图形曝光、显影与去除部分图形光阻膜,以露出金属基板背面后续需要进行蚀刻的区域;
步骤四、蚀刻
参见图4,在步骤三中金属基板背面去除部分光阻膜的区域进行化学蚀刻,完成化学蚀刻后即形成相应的基岛与台阶形状引脚,化学蚀刻的技术可以采用氯化铜、氯化铁或是可以进行腐蚀金属材料的化学药剂;
步骤五、去除光阻膜
参见图5,去除金属基板表面的光阻膜,去除光阻膜的方法采用化学药水软化并采用高压水冲洗即可;
步骤六、装片
参见图6,在步骤四形成的基岛背面和引脚台阶面将已完成表面有凸点的芯片进行倒装,完成后并通过底部填充胶进行底部填充保护倒装上芯片;
为了防止金属基板氧化影响芯片与基板之间的电性互联以及倒装时的锡扩散,因此在步骤六装片之前可先在金属基板表面裸露的金属表面进行抗氧化金属层电镀或抗氧化剂披覆。
步骤七、环氧树脂塑封
参见图7,在完成装片后的金属基板背面蚀刻区域进行环氧树脂塑封保护,环氧树脂材料可以依据产品特性选择有填料或是没有填料的种类;
步骤八、贴光阻膜作业
参见图8,在步骤七完成环氧树脂塑封后的金属基板正面及背面贴上可进行曝光显影的光阻膜;
步骤九、金属基板正面去除部分光阻膜
参见图9,利用曝光显影设备将步骤八完成贴光阻膜作业的金属基板正面进行图形曝光、显影与去除部分图形光阻膜,以露出金属基板正面后续需要进行蚀刻的区域;
步骤十、蚀刻
参见图10,在步骤九中金属基板正面去除部分光阻膜的区域进行化学蚀刻,化学蚀刻的技术可以采用氯化铜、氯化铁或是可以进行腐蚀金属材料的化学药剂;
步骤十一、去除光阻膜
参见图11,去除金属基板表面的光阻膜,去除光阻膜的方法采用化学药水软化并采用高压水冲洗即可;
步骤十二、电镀抗氧化金属层或披覆抗氧化剂(OSP)
参见图12,在步骤十一中去除光阻膜后金属基板表面裸露在外的金属表面进行抗氧化金属层电镀,如金、镍金、镍钯金、锡或是被覆抗氧化剂(OSP)。
步骤十三、植球
参见图13,在步骤十二完成电镀抗氧化金属层或披覆抗氧化剂的引脚背面植入金属球,植球的方式可以是直接植入金属球也可以是采用掩模板(MASK)刷入金属膏,再经过高温回流而行成金属球。

Claims (3)

1.一种二次先蚀后镀金属框减法埋芯片倒装凸点结构,其特征在于:它包括金属基板框(1),所述金属基板框(1)内部设置有基岛(2)和引脚(3),所述引脚(3)呈台阶状,所述基岛(2)和引脚(3)的正面与金属基板框(1)正面齐平,所述引脚(3)的背面与金属基板框(1)的背面齐平,所述基岛(2)背面与引脚(3)的台阶面齐平,所述基岛(2)背面与引脚(3)的台阶面上通过底部填充胶(5)倒装有芯片(6),所述金属基板框(1)内部区域填充有塑封料(7),所述塑封料(7)正面与引脚(3)台阶面齐平,所述塑封料(7)背面与金属基板框(1)背面齐平,所述基岛(2)正面、引脚(3)的正面和背面以及金属基板框(1)的正面和背面披覆有抗氧化剂,所述引脚(3)背面披覆的抗氧化剂的背面设置有金属球(8)。
2.一种二次先蚀后镀金属框减法埋芯片倒装凸点结构的工艺方法,其特征在于所述方法包括以下步骤:
步骤一、取金属基板
步骤二、贴光阻膜作业
在金属基板正面及背面分别贴上可进行曝光显影的光阻膜;
步骤三、金属基板背面去除部分光阻膜
利用曝光显影设备将步骤二完成贴光阻膜作业的金属基板背面进行图形曝光、显影与去除部分图形光阻膜,以露出金属基板背面后续需要进行蚀刻的区域;
步骤四、蚀刻
在步骤三中金属基板背面去除部分光阻膜的区域进行化学蚀刻,完成化学蚀刻后即形成相应的基岛与台阶形状引脚;
步骤五、去除光阻膜
去除金属基板表面的光阻膜;
步骤六、装片
在步骤四形成的基岛背面和引脚台阶面将已完成表面有凸点的芯片进行倒装,完成后并通过底部填充胶进行底部填充保护倒装的上述芯片;
步骤七、环氧树脂塑封
在完成装片后的金属基板背面蚀刻区域进行环氧树脂塑封保护;
步骤八、贴光阻膜作业
在步骤七完成环氧树脂塑封后的金属基板正面及背面贴上可进行曝光显影的光阻膜;
步骤九、金属基板正面去除部分光阻膜
利用曝光显影设备将步骤八完成贴光阻膜作业的金属基板正面进行图形曝光、显影与去除部分图形光阻膜,以露出金属基板正面后续需要进行蚀刻的区域;
步骤十、蚀刻
在步骤九中金属基板正面去除部分光阻膜的区域进行化学蚀刻;
步骤十一、去除光阻膜
去除金属基板表面的光阻膜;
步骤十二、披覆抗氧化剂
在步骤十一中去除光阻膜后金属基板表面裸露在外的金属表面披覆抗氧化剂;
步骤十三、植球
在步骤十二完成电镀抗氧化金属层或披覆抗氧化剂的引脚背面植入金属球。
3.根据权利要求2所述的一种二次先蚀后镀金属框减法埋芯片倒装凸点结构的工艺方法,其特征在于:在步骤五去除光阻膜和步骤六装片之间在金属基板表面裸露的金属表面披覆抗氧化剂。
CN201310645449.9A 2013-12-05 2013-12-05 二次先蚀后镀金属框减法埋芯片倒装凸点结构及工艺方法 Active CN103646937B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310645449.9A CN103646937B (zh) 2013-12-05 2013-12-05 二次先蚀后镀金属框减法埋芯片倒装凸点结构及工艺方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310645449.9A CN103646937B (zh) 2013-12-05 2013-12-05 二次先蚀后镀金属框减法埋芯片倒装凸点结构及工艺方法

Publications (2)

Publication Number Publication Date
CN103646937A CN103646937A (zh) 2014-03-19
CN103646937B true CN103646937B (zh) 2016-02-24

Family

ID=50252135

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310645449.9A Active CN103646937B (zh) 2013-12-05 2013-12-05 二次先蚀后镀金属框减法埋芯片倒装凸点结构及工艺方法

Country Status (1)

Country Link
CN (1) CN103646937B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1453858A (zh) * 2002-04-22 2003-11-05 Nec化合物半导体器件株式会社 半导体器件及其制造方法
CN101814482A (zh) * 2010-04-30 2010-08-25 江苏长电科技股份有限公司 有基岛引线框结构及其生产方法
CN101814446A (zh) * 2010-04-28 2010-08-25 江苏长电科技股份有限公司 基岛露出及多凸点基岛露出引线框结构及其先刻后镀方法
CN102714201A (zh) * 2010-01-19 2012-10-03 维西埃-硅化物公司 半导体封装和方法
CN103400771A (zh) * 2013-08-06 2013-11-20 江苏长电科技股份有限公司 先蚀后封芯片倒装三维系统级金属线路板结构及工艺方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6815251B1 (en) * 1999-02-01 2004-11-09 Micron Technology, Inc. High density modularity for IC's

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1453858A (zh) * 2002-04-22 2003-11-05 Nec化合物半导体器件株式会社 半导体器件及其制造方法
CN102714201A (zh) * 2010-01-19 2012-10-03 维西埃-硅化物公司 半导体封装和方法
CN101814446A (zh) * 2010-04-28 2010-08-25 江苏长电科技股份有限公司 基岛露出及多凸点基岛露出引线框结构及其先刻后镀方法
CN101814482A (zh) * 2010-04-30 2010-08-25 江苏长电科技股份有限公司 有基岛引线框结构及其生产方法
CN103400771A (zh) * 2013-08-06 2013-11-20 江苏长电科技股份有限公司 先蚀后封芯片倒装三维系统级金属线路板结构及工艺方法

Also Published As

Publication number Publication date
CN103646937A (zh) 2014-03-19

Similar Documents

Publication Publication Date Title
CN103646939B (zh) 二次先镀后蚀金属框减法埋芯片正装凸点结构及工艺方法
CN103646930B (zh) 二次先蚀后镀金属框减法埋芯片倒装平脚结构及工艺方法
CN103646938B (zh) 一次先镀后蚀金属框减法埋芯片倒装凸点结构及工艺方法
CN103681581B (zh) 一次先蚀后镀金属框减法埋芯片倒装平脚结构及工艺方法
CN103646933B (zh) 二次先蚀后镀金属框减法埋芯片正装凸点结构及工艺方法
CN103681580B (zh) 一次先蚀后镀金属框减法埋芯片倒装凸点结构及工艺方法
CN103646937B (zh) 二次先蚀后镀金属框减法埋芯片倒装凸点结构及工艺方法
CN103646936B (zh) 二次先镀后蚀金属框减法埋芯片倒装平脚结构及工艺方法
CN204167308U (zh) 多芯片堆叠倒正装无基岛复合式平脚金属框架结构
CN103681582B (zh) 一次先蚀后镀金属框减法埋芯片正装凸点结构及工艺方法
CN103681583B (zh) 一次先蚀后镀金属框减法埋芯片正装平脚结构及工艺方法
CN103646935B (zh) 二次先镀后蚀金属框减法埋芯片倒装凸点结构及工艺方法
CN103646931B (zh) 一次先镀后蚀金属框减法埋芯片倒装平脚结构及工艺方法
CN103681579B (zh) 二次先蚀后镀金属框减法埋芯片正装平脚结构及工艺方法
CN103646932B (zh) 一次先镀后蚀金属框减法埋芯片正装凸点结构及工艺方法
CN103646934B (zh) 二次先镀后蚀金属框减法埋芯片正装平脚结构及工艺方法
CN103646929B (zh) 一次先镀后蚀金属框减法埋芯片正装平脚结构及工艺方法
CN204144244U (zh) 多芯片堆叠倒装有基岛复合式平脚金属框架结构
CN204102884U (zh) 多芯片堆叠倒装无源器件有基岛复合式平脚金属框架结构
CN204102885U (zh) 多芯片平铺倒装有基岛复合式平脚金属框架结构
CN204167297U (zh) 多芯片平铺倒装无源器件有基岛复合式平脚金属框架结构
CN204144245U (zh) 多芯片堆叠倒正装有基岛复合式平脚金属框架结构
CN204167300U (zh) 多芯片堆叠倒正装器件无基岛复合式平脚金属框架结构
CN204167298U (zh) 单芯片倒装无源器件无基岛复合式平脚金属框架结构
CN204102888U (zh) 单芯片倒装无基岛复合式平脚金属框架结构

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20170323

Address after: The 200127 Tianjin Tianjin FTA test area (Dongjiang Bonded Port) No. 6865 North Road, 1-1-1802-7 financial and trade center of Asia

Patentee after: Xin Xin finance leasing (Tianjin) Co., Ltd.

Address before: 214434 Jiangyin, Jiangsu Province, the development of mountain road, No. 78, No.

Patentee before: Jiangsu Changjiang Electronics Technology Co., Ltd.

TR01 Transfer of patent right
EE01 Entry into force of recordation of patent licensing contract
EE01 Entry into force of recordation of patent licensing contract

Application publication date: 20140319

Assignee: Jiangsu Changjiang Electronics Technology Co., Ltd.

Assignor: Xin Xin finance leasing (Tianjin) Co., Ltd.

Contract record no.: 2017320010028

Denomination of invention: Secondary etching-prior-to-plating metal frame subtraction imbedded chip flip bump structure and process method

Granted publication date: 20160224

License type: Exclusive License

Record date: 20170508

EC01 Cancellation of recordation of patent licensing contract
EC01 Cancellation of recordation of patent licensing contract

Assignee: JIANGSU CHANGJIANG ELECTRONICS TECHNOLOGY Co.,Ltd.

Assignor: Xin Xin finance leasing (Tianjin) Co., Ltd.

Contract record no.: 2017320010028

Date of cancellation: 20200515

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20200604

Address after: 214434, No. 78, mayor road, Chengjiang, Jiangsu, Jiangyin, Wuxi

Patentee after: JIANGSU CHANGJIANG ELECTRONICS TECHNOLOGY Co.,Ltd.

Address before: 1-1-1802-7, North Zone, financial and Trade Center, No. 6865, Asia Road, Tianjin pilot free trade zone (Dongjiang Free Trade Port Area), Tianjin

Patentee before: Xin Xin finance leasing (Tianjin) Co.,Ltd.