CN103580635A - 接收器 - Google Patents
接收器 Download PDFInfo
- Publication number
- CN103580635A CN103580635A CN201210271423.8A CN201210271423A CN103580635A CN 103580635 A CN103580635 A CN 103580635A CN 201210271423 A CN201210271423 A CN 201210271423A CN 103580635 A CN103580635 A CN 103580635A
- Authority
- CN
- China
- Prior art keywords
- signal
- receiver
- resistance
- passage
- coupled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Networks Using Active Elements (AREA)
- Logic Circuits (AREA)
Abstract
本发明公开一种接收器,可增加信号接收的正确度。该接收器包括有一可变终端阻抗单元,耦接于至少一通道,用来以相对应于该至少一通道的至少一终端阻抗值进行阻抗匹配;以及一信号侦测与阻抗控制单元,用来侦测来自至少一外部信号产生器对应于该至少一通道的至少一外部校正信号,并据以调整该至少一终端阻抗值。
Description
技术领域
本发明涉及一种接收器,尤指一种可根据所接收的外部校正信号调整终端阻抗值进行校正,以增加信号接收正确度的接收器。
背景技术
一般来说,在接口电路接收器中,需要终端阻抗匹配电阻以维持信号接收完整性,即当接收器的终端阻抗匹配电阻与传送器准确匹配时,可以增加信号接收的正确度。
请参考图1,图1为公知一接口电路接收器10的示意图。如图1所示,在多数应用中,当接口电路接收器10通过信道CH1、CH2接收来自传送器的差动信号时,信道CH1、CH2上需设置一终端阻抗匹配电阻R,以达到阻抗匹配减少信号反射,以增加信号接收的正确度。
然而,在实际应用时,单一终端阻抗匹配电阻R的阻抗值会随着许多变量产生漂移,因此难以实现具有可准确匹配的阻抗值的终端阻抗匹配电阻R。有鉴于此,公知技术实有改进的必要。
发明内容
因此,本发明的主要目的即在于提供一种可根据所接收的外部校正信号调整终端阻抗值进行校正,以增加信号接收正确度的接收器。
本发明公开一种接收器,可增加信号接收的正确度。该接收器包括有一可变终端阻抗单元,耦接于至少一通道,用来以相对应于该至少一通道的至少一终端阻抗值进行阻抗匹配;以及一信号侦测与阻抗控制单元,用来侦测来自至少一外部信号产生器对应于该至少一通道的至少一外部校正信号,并据以调整该至少一终端阻抗值。
在此配合下列图示、实施例的详细说明及权利要求书,将上述及本发明的其它目的与优点详述于后。
附图说明
图1为公知一接口电路接收器的示意图。
图2为本发明实施例一接收器的示意图。
图3为图2所示的接收器通过两通道耦接于一传送器的示意图。
图4为图2所示的接收器的详细电路示意图。
图5为图4所示的接收器接收一电流控制传送器的信号的示意图。
其中,附图标记说明如下:
10、20 接收器
22 外部信号产生器
202 可变终端阻抗单元
204 信号侦测与阻抗控制单元
32、52 传送器
302 波形侦测单元
304 控制单元
402 比较器
CH1、CH2、SCH、SCH1、SCH2 通道
R、Z11~Z1n、Z21~Z2n、R1、R2 电阻
CAL、CAL1、CAL2 外部校正信号
CON 控制信号
V1、V2、V3、V4 电压
SW11~SW1n、SW21~SW2n 开关
VREF 参考电压
R1'、R2' 电阻
I1、I2 电流
具体实施方式
请参考图2,图2为本发明实施例一接收器20的示意图。如图2所示,接收器20通过一通道SCH耦接于一外部信号产生器22,且包括有一可变终端阻抗单元202以及一信号侦测与阻抗控制单元204。简单来说,当接收器20欲通过通道SCH接收来自外部信号产生器22的信号时,接收器20会先接收来自外部信号产生器22的外部校正信号CAL进行校正,此时耦接于通道SCH的可变终端阻抗单元202先以目前对应于通道SCH的终端阻抗值进行阻抗匹配,接着信号侦测与阻抗控制单元204侦测在目前对应于通道SCH的终端阻抗值下所接收的外部校正信号CAL,再据以调整可变终端阻抗单元202中相对应于通道SCH的终端阻抗值。在此情形下,信号侦测与阻抗控制单元204可根据在目前对应于通道SCH的终端阻抗值下所接收的外部校正信号CAL的正确性,将可变终端阻抗单元202中相对应于通道SCH的终端阻抗值调整至大致等于外部信号产生器22的终端阻抗值,使得接收器20在校正完毕后可正确地接收来自外部信号产生器22的信号。如此一来,本发明可根据经由一通道所接收的外部校正信号,调整相对应终端阻抗值进行校正,因此可增加信号接收的正确度。
值得注意的是,图2所示的实施例绘示接收器20通过单一通道SCH耦接于单一外部信号产生器22,然后利用接收来自外部信号产生器22的单一外部校正信号CAL进行校正,但在其它实施例中,信道、外部信号产生器及外部校正信号的数量并不限于一者,且外部信号产生器的类型也不受限制,唯接收器20需进行相对应修饰及变化。
举例来说,请参考图3,图3为图2所示的接收器20通过通道SCH1、SCH2耦接于一传送器32的示意图。如图3所示,信号侦测与阻抗控制单元204还包括有一波形侦测单元302以及一控制单元304。简单来说,在此实施例中,当接收器20欲通过通道SCH1、SCH2接收来自传送器32的差动信号时(分别由电压V1、V2驱动产生),接收器20会先接收来自传送器32的外部校正信号CAL1、CAL2进行校正,此时耦接于通道SCH1、SCH2的可变终端阻抗单元202先以目前对应于通道SCH1、SCH2的终端阻抗值进行阻抗匹配,接着波形侦测单元302侦测在目前对应于通道SCH1、SCH2的终端阻抗值下所接收的外部校正信号CAL1、CAL2是否正确,然后产生一控制信号CON予控制单元304,使得控制单元304可根据控制信号CON调整可变终端阻抗单元202中相对应于通道SCH1、SCH2的各别终端阻抗值至大致等于传送器32的传输终端阻抗值,使得接收器20在校正完毕后可正确地接收来自传送器32的差动信号。其中,波形侦测单元302利用判断外部校正信号CAL1、CAL2的周期、频率、振幅、相位或其它相关模拟信息是否正确,以产生控制信号CON。
具体而言,请参考图4,图4为图2所示的接收器20的详细电路示意图。如图4所示,可变终端阻抗单元202包括有电阻Z11~Z1n、Z21~Z2n以及开关SW11~SW1n、SW21~SW2n,波形侦测单元302可包括有一比较器402。简单来说,电阻Z11~Z1n的一端耦接于通道SCH1,而开关SW11~SW1n的一端分别耦接于电阻Z11~Z1n且其另一端耦接于一特定电压V3,当接收器20欲接收来自传送器32的外部校正信号CAL1进行校正时,比较器402的一正输入端耦接于通道SCH1以接收外部校正信号CAL1,另一输入端耦接于一参考电压VREF,用来比较外部校正信号CAL1及参考电压VREF以产生控制信号CON,使得控制单元306可根据控制信号CON,调整电阻Z11~Z1n中并联耦接于通道SCH1与特定电压V3之间的电阻的数量,以调整可变终端阻抗单元202中相对应于通道SCH1的终端阻抗值。
详细来说,在此实施例中,由于传送器32为一电压控制传送器,因此传送器32由电压V1驱动以输出电压信号至信道SCH1,此时传送器32在通道SCH1的输出阻抗即为传输终端阻抗R1(耦接于电压V1),而外部校正信号CAL1的电压即为电压V1减去特定电压V3的分压(即传输终端阻抗R1与电阻Z11~Z1n中并联耦接于通道SCH1与特定电压V3之间的电阻所造成的分压)。在此情形下,参考电压VREF可设定为相关于电压V1与特定电压V3的差,如电压V1与特定电压V3的差的二分的一,因此当调整可变终端阻抗单元202中相对应于通道SCH1的终端阻抗值,使得外部校正信号CAL1的电压准位改变而造成控制信号CON转态时,电阻Z11~Z1n中并联电阻的终端阻抗值大致等于通道SCH1的传输终端阻抗R1的传输终端阻抗值。
举例来说,在开始校正时,开关SW11~SW1n可全部导通使得电阻Z11~Z1n全部并联耦接于通道SCH1与特定电压V3之间,此时外部校正信号CAL1的电压最小,然后在控制信号CON指示外部校正信号CAL1的电压小于参考电压VREF时,控制单元306可减少电阻Z11~Z1n中并联耦接于通道SCH1与特定电压V3之间的电阻的数量,以增加外部校正信号CAL1的电压。接着,在外部校正信号CAL1的电压增加至大于参考电压VREF而造成控制信号CON转态时,此时电阻Z11~Z1n中并联电阻的终端阻抗值大致等于通道SCH1的传输终端阻抗R1的传输终端阻抗值,因此可维持开关SW11~SW1n此时的导通状况结束通道SCH1侧的校正。
相似地,当接收器20欲接收来自传送器32的外部校正信号CAL2进行校正时,比较器402的正输入端耦接于通道SCH2以接收外部校正信号CAL2,然后利用与上述相似方式调整使得电阻Z21~Z2n中并联电阻的终端阻抗值大致等于通道SCH1的传输终端阻抗R1的传输终端阻抗值,然后维持开关SW21~SW2n的导通状况,结束通道SCH2侧的校正。最后,当接收器20完成相对应于通道SCH1、SCH2的终端阻抗值的校正后,可将特定电压V3设为零,使得接收器20可正确地接收来自传送器32的差动信号。如此一来,本实施例可利用侦测外部校正信号的电压(振幅),调整相对应终端阻抗值进行校正。
值得注意的是,本发明的主要精神在于可根据经由一通道所接收的外部校正信号,调整相对应终端阻抗值进行校正,因此可增加信号接收的正确度。本领域普通技术人员当可据以进行修饰或变化,而不限于此。举例来说,外部校正信号的波形可为频率、脉冲或正弦波等特定波形;此外,上述实施例中通过两通道由一传送器接收信号,然后一比较器切换耦接于两通道再调整两组终端电阻的并联情形进行校正,但在其它实施例中,通道、传送器、并联终端电阻以及比较器的数目也可根据实际需求而为其它数量;再者,在上述实施例中,电阻Z11~Z1n一开始是全部并联耦接于通道SCH1与特定电压V3之间,然后利用减少电阻Z11~Z1n中并联耦接于通道SCH1与特定电压V3之间的电阻的数量,以增加外部校正信号CAL1的电压来造成控制信号CON转态而判断校正结束,但在其它实施例中,电阻Z11~Z1n一开始也可仅其中一者耦接于通道SCH1与特定电压V3之间,然后利用增加电阻Z11~Z1n中并联耦接于通道SCH1与特定电压V3之间的电阻的数量,以减少外部校正信号CAL1的电压来造成控制信号CON转态而判断校正结束;除此之外,在上述实施例中,传送器32为一电压控制传送器,但在其它实施例中,传送器32也可为其它类型,而不限于此。
举例来说,请参考图5,图5为图4所示的接收器20接收一电流控制传送器52的信号的示意图。图5所示的接收器20与图4所示的接收器20完全相同,图5与图4的差别在于传送器52为一电流控制传送器,因此传送器52在正式传输信号由电压V1驱动以输出一电流I1至通道SCH1,然后由传输终端阻抗R1'及电阻Z11~Z1n中并联耦接于通道SCH1与特定电压V3之间的电阻接收以产生信号。在此情形下,当进行校正时,会将传输终端阻抗R1'耦接于一特定电压V4,此时外部校正信号CAL1的电压即为特定电压V4减去特定电压V3的分压(即传输终端阻抗R1'与电阻Z11~Z1n中并联耦接于通道SCH1与特定电压V3之间的电阻所造成的分压)。此时,参考电压VREF可设定为相关于特定电压V4与特定电压V3的差(如特定电压V4与特定电压V3的差的二分的一),以调整电阻Z11~Z1n中并联电阻的终端阻抗值大致等于通道SCH1的传输终端阻抗R1'的传输终端阻抗值,并以相似方式调整电阻Z21~Z2n中并联电阻的终端阻抗值大致等于通道SCH2的一传输终端阻抗R2'的传输终端阻抗值。最后,当接收器20完成相对应于通道SCH1、SCH2的终端阻抗值的校正后,可将特定电压V3、V4设为零,使得传送器52在正式传输信号时由电压V1驱动所输出至信道SCH1的电流I1可平均流至传输终端阻抗R1'及电阻Z11~Z1n中并联耦接于通道SCH1与特定电压V3之间的电阻,而由电压V2驱动所输出至信道SCH2的一电流I2可平均流至传输终端阻抗R2'及电阻Z21~Z2n中并联耦接于通道SCH2与特定电压V3之间的电阻,使得接收器20可正确地接收来自传送器52的差动信号。
在公知技术中,单一终端阻抗匹配电阻R的阻抗值会随着许多变量产生漂移,因此难以实现具有可准确匹配的阻抗值的终端阻抗匹配电阻R。相较之下,本发明可根据经由一通道所接收的外部校正信号,调整相对应终端阻抗值进行校正,因此可增加信号接收的正确度。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (11)
1.一种接收器,可增加信号接收的正确度,其特征在于,包括有:
一可变终端阻抗单元,耦接于至少一通道,用来以相对应于该至少一通道的至少一终端阻抗值进行阻抗匹配;以及
一信号侦测与阻抗控制单元,用来侦测来自至少一外部信号产生器对应于该至少一通道的至少一外部校正信号,并据以调整该至少一终端阻抗值。
2.如权利要求1所述的接收器,其特征在于,该至少一外部信号产生器包括有一传送器。
3.如权利要求1所述的接收器,其特征在于,该信号侦测与阻抗控制单元包括有:
至少一波形侦测单元,用来侦测该至少一外部校正信号是否正确,以产生至少一控制信号;以及
一控制单元,用来根据该至少一控制信号,调整该可变终端阻抗单元中相对应于该至少一通道的该至少一终端阻抗值。
4.如权利要求3所述的接收器,其特征在于,该至少一波形侦测单元侦测该至少一外部校正信号的周期、频率、振幅或相位是否正确,以产生该至少一控制信号。
5.如权利要求3所述的接收器,其特征在于,该可变终端阻抗单元包括有:
多个第一电阻,其一端耦接于该至少一信道中一第一信道;以及
多个第一开关,其一端分别耦接于该多个第一电阻,另一端耦接于一第一特定电压;
其中,该控制单元根据该至少一控制信号中一第一控制信号,调整该多个第一电阻中并联耦接于该第一通道与该第一特定电压之间的第一电阻的数量。
6.如权利要求5所述的接收器,其特征在于,至少一波形侦测单元包括有一比较器,其一输入端耦接于该第一通道以接收该至少一外部校正信号中一第一外部校正信号,另一输入端耦接于一参考电压,用来比较该第一外部校正信号及该参考电压以产生该第一控制信号。
7.如权利要求6所述的接收器,其特征在于,该参考电压相关于耦接于一传输终端阻抗的一第二特定电压与该第一特定电压的差。
8.如权利要求6所述的接收器,其特征在于,在该第一控制信号指示该第一外部校正信号的电压小于该参考电压时,该控制单元减少该多个第一电阻中并联耦接于该第一通道与该第一特定电压之间的第一电阻的数量。
9.如权利要求6所述的接收器,其特征在于,在该第一控制信号转态时,该多个第一电阻中该部分并联第一电阻的一第一终端阻抗值大致等于该第一通道的一传输终端阻抗值。
10.如权利要求2所述的接收器,其特征在于,该传送器为一电压控制传送器。
11.如权利要求2所述的接收器,其特征在于,该传送器为一电流控制传送器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210271423.8A CN103580635B (zh) | 2012-08-01 | 2012-08-01 | 接收器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210271423.8A CN103580635B (zh) | 2012-08-01 | 2012-08-01 | 接收器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103580635A true CN103580635A (zh) | 2014-02-12 |
CN103580635B CN103580635B (zh) | 2017-06-30 |
Family
ID=50051708
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210271423.8A Active CN103580635B (zh) | 2012-08-01 | 2012-08-01 | 接收器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103580635B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105932994A (zh) * | 2015-02-27 | 2016-09-07 | 爱思开海力士有限公司 | 终端电路以及包括其的接口电路和系统 |
CN106533383A (zh) * | 2015-09-14 | 2017-03-22 | 联咏科技股份有限公司 | 电阻校正方法及其校正系统 |
CN109428563A (zh) * | 2017-08-25 | 2019-03-05 | 瑞昱半导体股份有限公司 | 阻抗校正装置及其方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200816629A (en) * | 2006-09-29 | 2008-04-01 | Realtek Semiconductor Corp | Impedance matching circuit and related method thereof |
CN101272134A (zh) * | 2007-03-23 | 2008-09-24 | 群康科技(深圳)有限公司 | 阻抗匹配电路、阻抗匹配方法和个人电脑 |
US20110202784A1 (en) * | 2010-02-15 | 2011-08-18 | Canon Kabushiki Kaisha | Power supply system, powered device, and power reception method |
US20120187978A1 (en) * | 2011-01-25 | 2012-07-26 | Rambus Inc. | Methods and Circuits for Calibrating Multi-Modal Termination Schemes |
-
2012
- 2012-08-01 CN CN201210271423.8A patent/CN103580635B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200816629A (en) * | 2006-09-29 | 2008-04-01 | Realtek Semiconductor Corp | Impedance matching circuit and related method thereof |
CN101272134A (zh) * | 2007-03-23 | 2008-09-24 | 群康科技(深圳)有限公司 | 阻抗匹配电路、阻抗匹配方法和个人电脑 |
US20110202784A1 (en) * | 2010-02-15 | 2011-08-18 | Canon Kabushiki Kaisha | Power supply system, powered device, and power reception method |
US20120187978A1 (en) * | 2011-01-25 | 2012-07-26 | Rambus Inc. | Methods and Circuits for Calibrating Multi-Modal Termination Schemes |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105932994A (zh) * | 2015-02-27 | 2016-09-07 | 爱思开海力士有限公司 | 终端电路以及包括其的接口电路和系统 |
CN105932994B (zh) * | 2015-02-27 | 2021-01-05 | 爱思开海力士有限公司 | 终端电路以及包括其的接口电路和系统 |
CN106533383A (zh) * | 2015-09-14 | 2017-03-22 | 联咏科技股份有限公司 | 电阻校正方法及其校正系统 |
CN109428563A (zh) * | 2017-08-25 | 2019-03-05 | 瑞昱半导体股份有限公司 | 阻抗校正装置及其方法 |
CN109428563B (zh) * | 2017-08-25 | 2022-11-22 | 瑞昱半导体股份有限公司 | 阻抗校正装置及其方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103580635B (zh) | 2017-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109964404A (zh) | 高线性度相位内插器 | |
US6888482B1 (en) | Folding analog to digital converter capable of calibration and method thereof | |
US10714051B1 (en) | Driving apparatus and driving signal generating method thereof | |
CN102566644B (zh) | 阻抗调整装置 | |
US9007120B2 (en) | Charge pump device | |
US8493251B2 (en) | Self-calibrated DAC with reduced glitch mapping | |
US20090212826A1 (en) | Hysteresis comparator | |
CN103580635A (zh) | 接收器 | |
US8963578B2 (en) | Receiver | |
KR101309465B1 (ko) | 듀티 사이클 보정장치 | |
CN102789442B (zh) | 校正移动产业处理器接口中信号偏移方法及相关传输系统 | |
CN109861690B (zh) | 输出反馈时钟占空比调节装置、方法及系统 | |
US20180216971A1 (en) | Displacement detector | |
CN110071705A (zh) | 发送电路以及集成电路 | |
TW201210272A (en) | DC offset calibration apparatus, DC offset calibration system and method thereof | |
JP4656260B2 (ja) | 受信装置 | |
CN101119109B (zh) | 一种波形整形电路 | |
US9246502B2 (en) | Control method of D/A converter, D/A converter, control method of A/D converter, and A/D converter | |
CN203554417U (zh) | Sar adc电路及电子设备 | |
CN108254598B (zh) | 一种测量信号的温度补偿电路 | |
CN104502688A (zh) | 一种变直流低频包络数字检测器 | |
US20140035690A1 (en) | Voltage change compensation type oscillator and method of compensating error of oscillator | |
US20210091766A1 (en) | Voltage difference measurement circuit and associated voltage difference measuring method | |
CN112019215A (zh) | 一种脉宽调制单分发式多通道adc同步方法 | |
US11973140B2 (en) | Driving system, driving method, computer system and non-transitory computer readable medium |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |