CN103500083B - 一种基于命令字的fpga资源时序平衡方法 - Google Patents

一种基于命令字的fpga资源时序平衡方法 Download PDF

Info

Publication number
CN103500083B
CN103500083B CN201310439309.6A CN201310439309A CN103500083B CN 103500083 B CN103500083 B CN 103500083B CN 201310439309 A CN201310439309 A CN 201310439309A CN 103500083 B CN103500083 B CN 103500083B
Authority
CN
China
Prior art keywords
command word
fpga
sequencing contro
frame
section
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310439309.6A
Other languages
English (en)
Other versions
CN103500083A (zh
Inventor
刘宪阳
王鹏程
赵文亮
王浩
田林琳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Space Star Technology Co Ltd
Original Assignee
Space Star Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Space Star Technology Co Ltd filed Critical Space Star Technology Co Ltd
Priority to CN201310439309.6A priority Critical patent/CN103500083B/zh
Publication of CN103500083A publication Critical patent/CN103500083A/zh
Application granted granted Critical
Publication of CN103500083B publication Critical patent/CN103500083B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

一种基于命令字的FPGA资源时序平衡方法,针对在航天等高可靠性应用场合,不便采用大规模商业器件的情况下,导致FPGA资源紧张的问题。通过合理平衡FPGA资源和外部存储资源的方式,达到FPGA在消耗较小资源的情况下实现同等的逻辑功能,同时提供了一定的软件可编程特性,达到了逻辑资源、功能、可编程性的和谐统一。本发明不仅减少了FPGA逻辑使用量,降低了单粒子风险,同时还提供了在不改变FPGA逻辑的情况下提供了软件可编程特性,具有较为广阔的应用前景和借鉴性。

Description

一种基于命令字的FPGA资源时序平衡方法
技术领域
本发明涉及一种对XilinxSRAM型FPGA抗单粒子效应加固的基于帧的高级配置管理架构,属于通信领域。
背景技术
对于航天应用场合,由于外空存在大量高能粒子,大规模SRAM型FPGA存在单粒子翻转效应,目前采用的防护措施主要是通过回读SRAM型FPGA内部的配置数据,与原始下载文件进行比对,实时进行刷新,以缓解单粒子效应带来的影响。
一般是通过非SRAM型高等级抗辐射类型的FPGA来实现对XilinxSRAM型FPGA抗单粒子效应加固的高级配置管理功能,但是非SRAM型FPGA由于工艺的限制,在资源容量上往往显得比较局促。同时高等级抗辐射类型FPGA也并不是100%的完全对单粒子免疫,这就要求尽可能使用少的逻辑实现特定的逻辑,以减少单粒子效应作用面积。
对于非SRAM型FPGA,例如反熔丝型或者FLASH型,存在着逻辑资源少,时序性能差,布通率小的缺点。所以在采用这种类型的FPGA时,经常会面临着可实现的逻辑功能简单,以及各种各样的时序问题,尤其逻辑资源紧俏的抗辐射型FPGA的在逻辑功能、时序、资源占用率、功耗方面十分矛盾。
由于SRAM型FPGA的配置文件需要外部存储设备进行存储,为了抗单粒子,外部存储设备(例如FLASH)一般会进行3模冗余备份,并且会有相当大的资源空缺。这就为将一部分逻辑功能平衡到外部存储设备中提供了条件,同时由于三模冗余备份的存在,其可靠性也能有所保障。所以现在急需研究一种方法使得非SARM型FPGA利用最少的资源生成复杂逻辑。
发明内容
本发明的技术解决问题是:克服现有技术的不足,提出了一种基于命令字的资源时序平衡方法,能够使FPGA功能、资源、时序相平衡,解决了无法用少量资源生成复杂逻辑的问题。
本发明的技术解决方案是:
一种基于命令字的FPGA资源时序平衡方法,包括步骤如下:
(1)依据设计需求设计时序控制命令字,并将命令字顺序组合成一个能通过FPGA译码的完整时序逻辑;
(2)将时序控制命令字与比特流文件组合成帧数据,并将帧数据存储于外部存储芯片中;
(3)FPGA读取外部存储芯片中的帧数据中的时序控制命令字;
(4)FPGA利用步骤(3)中读取的时序控制命令字生成该命令字对应的时序逻辑。
所述步骤(2)外部存储芯片为FLASH芯片。
所述步骤(2)中的帧数据指全局配置帧头段、全局配置帧数据段、全局配置帧尾段、回读帧头段、回读帧尾段、回读帧尾段、刷新帧头段、刷新帧尾段。
本发明与现有技术相比的有益效果是:
(1)本发明将命令字存储于外部存储芯片中,缩减了FPGA存储大量数据的弊端,节省了大量宝贵的FPGA寄存器资源,外部FLASH由于本身是高等级器件,并且具有三模冗余,通过合理安排资源,降低了对FPGA的要求,尤其适用于航天应用场合。
(2)本发明相对于反熔丝型FPGA,避免了因为修改数据而造成的逻辑修改,提高了使用的灵活性,避免了重复编程造成的器件浪费,节省了FPGA的逻辑使用量。
(3)本发明通过操作命令字的方式,灵活实现各种时序需求,有极大的可操作性,,同时解决了反熔丝型或FLASH型FPGA,存在的逻辑资源少,时序性能差等问题。
(5)本发明采用了时序命令字来控制FPGA的接口时序,在测试和调试过程中可以轻易的修改时序,利于调试。
附图说明
图1本发明时序逻辑生成方法流程图;
图2本发明各帧段FLASH存储示意图;
图3本发明时序命令字示意图;
图4本发明时序命令控制字重组、分割、存储示意图。
具体实施方式
下面结合附图对本发明的具体实施方式进行进一步的详细描述。
如图1所示,本发明提供的一种基于命令字的FPGA资源时序平衡方法,通过合理平衡FPGA资源和外部存储芯片的方式,达到FPGA在消耗较小资源的情况下实现同等的逻辑功能,既生成复杂的逻辑关系,本发明包括以下步骤:
(1)根据需求设计时序控制命令字,并将命令字顺序组合成一个能通过FPGA译码的完整时序逻辑。
如图2、3所示,每个命令字占用4Byte,其中高字节设为8’hFE作为命令字的帧头,次高字节和次低字节未定义,默认为全零,最低字节用来对不同的时序进行编码。如图2、3所示,只示意了5种主要的时序形式,实际中可以根据需要进行扩展,这有点类似CPU的工作形式,图中的时序命令字在实际中被编码为如下形式。
CS_HIGH_TO_LOW:8’h02
CS_LOW_TO_HIGH:8’h03
CS_TOGGLE_HIGH:8’h04
CS_TOGGLE_LOW:8’h05
REALIGNED:8’h09
(2)将时序控制命令字与比特流文件组合成帧数据,并将帧数据存储于外部存储芯片中;如图4所示,将时序控制命令字与原始的比特流流文件、msk(掩码)文件、高级配置管理操作回读和刷新所用到的专用命令字进行组合,生成利于存储的7个帧段,分别为:
全局配置帧头段:糅合了时序命令字和原始流文件配置帧头
全局配置帧数据段:糅合了原始流文件配置数据和帧地址
全局配置帧尾段:糅合了时序命令字和原始流文件配置帧尾
回读帧头段:糅合了回读专用命令字和时序命令字
回读帧尾段:糅合了回读专用命令字和时序命令字
刷新帧头段:糅合了刷新专用命令字和时序命令字
刷新帧尾段:糅合了刷新专用命令字和时序命令字
对于这7个帧段的存储,并没用采用串行的方式,由于使用外部存储芯片进行存储,例如FLASH,所以以扇区为分段单位,这样利于添加新的命令字;所述步骤(2)外部存储芯片为FLASH芯片。
(3)FPGA读取外部存储芯片中的帧数据中的时序控制命令字;
(4)FPGA利用步骤(3)中读取的时序控制命令字生成该命令字对应的时序逻辑。
实现FPGA和FLASH的桥接通路以及实际运行如果要实现高级配置管理功能,通常会在FPGA内部固定死回读帧头段、回读帧尾段、刷新帧头段、刷新帧尾段的数据。把这些数据挪到外部FLASH中后,只需要回读FLASH对应的数据即可以实现该段数据的操作,同时需要更改回读刷新命令字时只需要利于FPGA和FLASH的桥接通道,修改FLASH中的数据即可。
在实际运行中,FPGA读取FLASH中的数据,由于时序命令字只存在于帧头段和帧尾段,所以可以避免时序命令字和配置数据的冲突。当检测到时序命令字时,根据具体含义生成特定的时序。
本发明说明书中未作详细描述的内容属于本领域技术人员的公知技术。

Claims (1)

1.一种基于命令字的FPGA资源时序平衡方法,其特征在于步骤如下:
(1)根据需求设计时序控制命令字,并将时序控制命令字顺序组合成一个能通过FPGA译码的完整时序逻辑;
(2)将时序控制命令字与比特流文件组合成帧数据,并将帧数据存储于外部存储芯片中;
(3)FPGA读取外部存储芯片中的帧数据中的时序控制命令字;
(4)FPGA利用步骤(3)中读取的时序控制命令字生成该时序控制命令字对应的时序逻辑;
步骤(2)外部存储芯片为FLASH芯片;
步骤(2)中的帧数据指全局配置帧头段、全局配置帧数据段、全局配置帧尾段、回读帧头段、回读帧尾段、刷新帧头段和刷新帧尾段;
7个帧段分别为:
全局配置帧头段:糅合了时序控制命令字和比特流文件配置帧头;
全局配置帧数据段:糅合了比特流文件配置数据和帧地址;
全局配置帧尾段:糅合了时序控制命令字和比特流文件配置帧尾;
回读帧头段:糅合了回读专用命令字和时序控制命令字;
回读帧尾段:糅合了回读专用命令字和时序控制命令字;
刷新帧头段:糅合了刷新专用命令字和时序控制命令字;
刷新帧尾段:糅合了刷新专用命令字和时序控制命令字。
CN201310439309.6A 2013-09-24 2013-09-24 一种基于命令字的fpga资源时序平衡方法 Active CN103500083B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310439309.6A CN103500083B (zh) 2013-09-24 2013-09-24 一种基于命令字的fpga资源时序平衡方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310439309.6A CN103500083B (zh) 2013-09-24 2013-09-24 一种基于命令字的fpga资源时序平衡方法

Publications (2)

Publication Number Publication Date
CN103500083A CN103500083A (zh) 2014-01-08
CN103500083B true CN103500083B (zh) 2016-06-29

Family

ID=49865298

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310439309.6A Active CN103500083B (zh) 2013-09-24 2013-09-24 一种基于命令字的fpga资源时序平衡方法

Country Status (1)

Country Link
CN (1) CN103500083B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109408111A (zh) * 2018-11-06 2019-03-01 上海航天测控通信研究所 一种针对空间应用的高可靠asic芯片参数配置方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105630619A (zh) * 2014-12-30 2016-06-01 航天恒星科技有限公司 一种帧序列处理方法及系统
CN108388147B (zh) * 2018-02-12 2021-03-16 中南大学 一种实时故障注入时序资源优化方法及其系统

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101551763A (zh) * 2009-05-15 2009-10-07 中国人民解放军国防科学技术大学 现场可编程逻辑门阵列中单粒子翻转的修复方法及装置
CN101673101A (zh) * 2009-09-27 2010-03-17 电子科技大学 一种在线编程的fpga可重构装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8078833B2 (en) * 2008-05-29 2011-12-13 Axis Semiconductor, Inc. Microprocessor with highly configurable pipeline and executional unit internal hierarchal structures, optimizable for different types of computational functions

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101551763A (zh) * 2009-05-15 2009-10-07 中国人民解放军国防科学技术大学 现场可编程逻辑门阵列中单粒子翻转的修复方法及装置
CN101673101A (zh) * 2009-09-27 2010-03-17 电子科技大学 一种在线编程的fpga可重构装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109408111A (zh) * 2018-11-06 2019-03-01 上海航天测控通信研究所 一种针对空间应用的高可靠asic芯片参数配置方法

Also Published As

Publication number Publication date
CN103500083A (zh) 2014-01-08

Similar Documents

Publication Publication Date Title
TWI795354B (zh) 動態分配記憶體的方法、裝置及系統
CN103500083B (zh) 一种基于命令字的fpga资源时序平衡方法
CN100570572C (zh) 微小卫星星载计算机数据存储用的差错检测和纠错系统
JP2019057321A (ja) マルチプロセッサ組込みシステム上でのアプリケーションの動的再構成
CN102279753B (zh) 可重构系统配置管理的方法及用于可重构系统的配置管理单元
EP3149577B1 (en) Extracting system architecture in high level synthesis
CN105446916B (zh) Usb总线状态切换方法及装置
CN105103136A (zh) 共享和受管的存储器统一访问
CN102592665A (zh) 一种相变存储器的高速数据写入结构及写入方法
WO2015066980A1 (zh) 一种软硬件压缩可配置的大数据处理系统
CN105572565A (zh) 适用于1553总线协议的内建自测试电路
CN104850516A (zh) 一种ddr变频设计方法和装置
CN105930287A (zh) 一种单片机超大数据外存扩展系统及其控制方法
TWI446170B (zh) 資料寫入方法、記憶體控制器與記憶體儲存裝置
CN103019972A (zh) 一种利用总线进行通讯的方法和装置
US20170039299A1 (en) Register file circuit design process
CN103809987A (zh) 一种soc芯片更换自身内部fpga ip程序的方法
CN113485713B (zh) 快速编译程序的方法及装置、电子设备和存储介质
CN105511816A (zh) 一种虚拟机磁盘数据迁移方法及系统
US9625526B2 (en) Method and apparatus for scan chain data management
CN103678164A (zh) 一种存储器级联方法和装置
Lu et al. A novel NVM memory file system for edge intelligence
Ren et al. Design and realization of flash translation layer in tiny embedded system
CN113268200B (zh) 一种基于流机制的航天器安全关键数据高效存储方法
US11706150B2 (en) Data encoding and packet sharing in a parallel communication interface

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant