CN103425616B - Spi-rs232接口转换芯片及其通信方法 - Google Patents

Spi-rs232接口转换芯片及其通信方法 Download PDF

Info

Publication number
CN103425616B
CN103425616B CN201310389297.0A CN201310389297A CN103425616B CN 103425616 B CN103425616 B CN 103425616B CN 201310389297 A CN201310389297 A CN 201310389297A CN 103425616 B CN103425616 B CN 103425616B
Authority
CN
China
Prior art keywords
spi
interface
fifo buffers
modules
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201310389297.0A
Other languages
English (en)
Other versions
CN103425616A (zh
Inventor
史振国
王高亮
王建强
孙忠周
纪圣华
任永涛
张永臣
张凯
郭辰明
库胜亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Weihai Beiyang Photoelectric Information Technology Co ltd
Original Assignee
Northeast Part Of China Weihai Optoelectronic Information Technical Concern Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Northeast Part Of China Weihai Optoelectronic Information Technical Concern Co filed Critical Northeast Part Of China Weihai Optoelectronic Information Technical Concern Co
Priority to CN201310389297.0A priority Critical patent/CN103425616B/zh
Publication of CN103425616A publication Critical patent/CN103425616A/zh
Application granted granted Critical
Publication of CN103425616B publication Critical patent/CN103425616B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Communication Control (AREA)

Abstract

本发明涉及自动控制技术领域,具体地说是一种SPI‑RS232接口转换芯片及其通信方法,包括SPI收发控制模块和RS232通道模块,所述RS232通道模块内设有接收FIFO缓存器、发送FIFO缓存器、状态寄存器、控制寄存器以及RS232收发模块,其中状态寄存器分别与接收FIFO缓存器、发送FIFO缓存器相连接,控制寄存器分别与接收FIFO缓存器、发送FIFO缓存器以及RS232收发模块相连接,RS232收发模块的数据收发接口分别与接收FIFO缓存器、发送FIFO缓存器相连,本发明与现有技术相比,具有结构合理、通信稳定,能够进一步提高各器件协调度并有效降低设备接线复杂程度等显著的优点。

Description

SPI-RS232接口转换芯片及其通信方法
技术领域
本发明涉及自动控制技术领域,具体地说是一种SPI-RS232接口转换芯片及其通信方法。
背景技术
SPI接口为同步串行外设接口,它可以使MCU与各种外围设备以串行的方式进行通信以交换信息。使用时SPI可直接与各个厂家生产的外围器件直接经接口相连,其接口一般使用四条线:串行时钟线(SCLK)、主机输入/从机输出数据线(MISO)、主机输出/从机输入数据线(MOSI)以及低电平有效的从机选择线(NSS),另外还有的SPI接口芯片设有中断信号线INT等,这导致在与多个外围器件连接时接线复杂。
RS232接口为目前主流的串行通信接口之一,是由EIA所制定的异步传输标准接口,每个RS232接口采用两根信号线(RX、TX),信号线数量少,使用简单。
由于SPI接口与RS232接口均为目前使用广泛的通信接口芯片,为了进一步提高各器件的协调度以及有效降低接线复杂度,实现SPI接口与RS232接口的转换意义重大,而现有此类转换电路非常少。
发明内容
本发明针对现有技术中存在的缺点和不足,提出一种结构合理、通信稳定,能够进一步提高各器件协调度并有效降低设备接线复杂程度的SPI-RS232接口转换芯片及其通信方法。
本发明可以通过以下措施达到:
一种SPI-RS232接口转换芯片,其特征在于包括SPI收发控制模块和RS232通道模块,所述RS232通道模块内设有接收FIFO缓存器、发送FIFO缓存器、状态寄存器、控制寄存器以及RS232收发模块,其中状态寄存器分别与接收FIFO缓存器、发送FIFO缓存器相连接,控制寄存器分别与接收FIFO缓存器、发送FIFO缓存器以及RS232收发模块相连接,RS232收发模块的数据收发接口分别与接收FIFO缓存器、发送FIFO缓存器相连;所述SPI收发控制模块分别与接收FIFO缓存器、发送FIFO缓存器相连。
本发明中所述SPI-RS232接口转换芯片内设有两个以上RS232通道模块,优选的,设有16个RS232通道模块,分别编号为0-15通道。
本发明中所述接收FIFO缓存器与发送FIFO缓存器分别由64个字节组成。
本发明在使用时,RS232通道模块与RS232接口或设有RS232接口的器件相连接,用于接收/发送经RS232接口通信的数据,SPI收发控制模块与SPI接口或设有SPI接口的外围器件相连接,用于接收/发送经SPI接口通信的数据;
当SPI接口接收的数据需要经RS232接口发送时,先通过SPI接口向SPI收发模块发送命令字,SPI收发控制模块根据命令字内所含信息(通道选择、读/写操作类型、寄存器编号)对所选择的的RS232通道内的发送FIFO缓存器进行写操作,完成数据的输入,然后在该RS232通道模块内控制寄存器,控制与该控制寄存器相连接的RS232收发模块将与其相连接的发送FIFO缓存器内的数据经RS232接口送出;
当SPI接口需要接收经RS232接口送入的数据时,执行以下操作:先通过SPI接口向SPI收发模块发送命令字,SPI收发控制模块根据命令字内所含信息(通道选择、读/写操作类型、寄存器编号)对所选择的的RS232通道内的接收FIFO缓存器进行读操作,即可完成数据的接受,而在此之前,该RS232通道模块内控制寄存器控制与该控制寄存器相连接的RS232收发模块将RS232接口接收的数据送入与其RS232收发模块相连接的接收FIFO缓存器内。
本发明还提出了一种利用上述SPI-RS232接口转换芯片进行通信的方法,其特征在于通过以下步骤实现SPI接口与RS232接口之间的通信:
步骤1:SPI接口向SPI收发控制模块发送命令字,SPI收发控制模块解析命令字,并根据命令字内的信息选定读/写操作对象,其中包括选定RS232通道模块的编号,选定对所选RS232通道模块的操作类型,具体包括对RS232通道模块内的接收FIFO缓存器或状态寄存器进行读操作,或对发送FIFO缓存器或控制寄存器进行写操作;
步骤2:经过步骤1确定所选RS232通道模块编号以及所选操作类型后,进行SPI接口-RS232接口的数据交换,完成通信过程。
本发明步骤2中,当通过SPI接口向RS232接口转发数据时,执行以下操作:SPI接口将待发送通信数据写入发送FIFO缓存器,RS232收发模块在控制寄存器的控制下,将该发送FIFO缓存器内的数据通过RS232接口发送出去。
本发明步骤2中,当要通过RS232接口向SPI接口转发数据时,先通过控制寄存器控制RS232收发模块将由RS232接口接收的数据存入接收FIFO缓存器,SPI收发控制模块对FIFO缓存器内的数据进行读取,即可完成。
本发明步骤2中,当要对控制寄存器进行写操作时,SPI接口将写入数据发送至控制寄存器。
本发明步骤2中,当要对状态寄存器进行读操作时,SPI接口在SPI收发控制模块的控制下,对状态寄存器内所存储的信息进行读取,状态寄存器内存有16bit的用于反映接收FIFO缓存器以及发送FIFO缓存器状态的数据。
本发明中步骤1内所述命令字为8bit格式,其中bit0用于标记读/写操作类型,实施时可以设定为:0:读,1:写;bit4-bit1用于标记通道编号,实施时可以设定为:0000-1111:对应通道0-通道15;bit6-bit5用于标记命令发送指向,实施时可以设定为:00:状态寄存器;01:控制寄存器;10:接收FIFO缓存器;11:发送FIFO缓存器;bit7:无实际意义。
本发明中步骤2中所述控制指令为8bit格式,bit2-bit0用于标记RS232波特率,bit4-bit3用于标记奇偶校验信息,bit5用于标记停止位,bit6用于标记接收FIFO缓存器的复位信息,bit7用于标记发送FIFO缓存器的复位信息。
本发明与现有技术相比,能够实现SPI接口与RS232接口的转换,方便的实现通信,具有结构合理、通信稳定,能够进一步提高各器件协调度并有效降低设备接线复杂程度等显著的优点。
附图说明:
附图1是本发明的结构示意图。
附图2是本发明的另一种结构示意图。
附图标记:SPI收发控制模块1、RS232通道模块2、接收FIFO缓存器3、发送FIFO缓存器4、状态寄存器5、控制寄存器6、RS232收发模块7。
具体实施方式:
下面结合附图对本发明作进一步的说明。
本发明提出了一种SPI-RS232接口转换芯片,如附图1所示,其特征在于包括SPI收发控制模块1和RS232通道模块2,所述RS232通道模块2内设有接收FIFO缓存器3、发送FIFO缓存器4、状态寄存器5、控制寄存器6以及RS232收发模块7,其中状态寄存器5分别与接收FIFO缓存器3、发送FIFO缓存器4相连接,控制寄存器6分别与接收FIFO缓存器3、发送FIFO缓存器4以及RS232收发模块7相连接,RS232收发模块7的数据收发接口分别与接收FIFO缓存器3、发送FIFO缓存器4相连;所述SPI收发控制模块1分别与接收FIFO缓存器3、发送FIFO缓存器4相连。
本发明中所述SPI-RS232接口转换芯片内设有两个以上RS232通道模块2,优选的,设有16个RS232通道模块2,分别编号为0-15通道。
本发明中所述接收FIFO缓存器3与发送FIFO缓存器4分别由64个字节组成。
本发明在使用时,RS232通道模块2与RS232接口或设有RS232接口的器件相连接,用于接收/发送经RS232接口通信的数据,SPI收发控制模块1与SPI接口或设有SPI接口的外围器件相连接,用于接收/发送经SPI接口通信的数据;
当SPI接口接收的数据需要经RS232接口发送时,先通过SPI接口向SPI收发模块1发送命令字,SPI收发控制模块1根据命令字内所含信息(通道选择、读/写操作类型、寄存器编号)对所选择的的RS232通道内的发送FIFO缓存器4进行写操作,完成数据的输入,然后在该RS232通道模块2内控制寄存器6,控制与该控制寄存器6相连接的RS232收发模块7将与其相连接的发送FIFO缓存器4内的数据经RS232接口送出;
当SPI接口需要接收经RS232接口送入的数据时,执行以下操作:先通过SPI接口向SPI收发模块1发送命令字,SPI收发控制模块1根据命令字内所含信息(通道选择、读/写操作类型、寄存器编号)对所选择的的RS232通道内的接收FIFO缓存器3进行读操作,即可完成数据的接收,而在此之前,该RS232通道模块2内控制寄存器6控制与该控制寄存器6相连接的RS232收发模块7将RS232接口接收的数据送入与其RS232收发模块7相连接的接收FIFO缓存器3内。
本发明还提出了一种利用上述SPI-RS232接口转换芯片进行通信的方法,其特征在于通过以下步骤实现SPI接口与RS232接口之间的通信:
步骤1:SPI接口向SPI收发控制模块发送命令字,SPI收发控制模块解析命令字,并根据命令字内的信息选定读/写操作对象,其中包括选定RS232通道模块的编号,选定对所选RS232通道模块的操作类型,具体包括对RS232通道模块内的接收FIFO缓存器或状态寄存器进行读操作,或对发送FIFO缓存器或控制寄存器进行写操作;
步骤2:经过步骤1确定所选RS232通道模块编号以及所选操作类型后,进行SPI接口-RS232接口的数据交换,完成通信过程。
本发明步骤2中,当通过SPI接口向RS232接口转发数据时,执行以下操作:SPI接口将待发送通信数据写入发送FIFO缓存器,RS232收发模块在控制寄存器的控制下,将该发送FIFO缓存器内的数据通过RS232接口发送出去。
本发明步骤2中,当要通过RS232接口向SPI接口转发数据时,先通过控制寄存器控制RS232收发模块将由RS232接口接收的数据存入接收FIFO缓存器,SPI收发控制模块对FIFO缓存器内的数据进行读取,即可完成。
本发明步骤2中,当要对控制寄存器进行写操作时,SPI接口将写入数据发送至控制寄存器。
本发明步骤2中,当要对状态寄存器进行读操作时,SPI接口在SPI收发控制模块的控制下,对状态寄存器内所存储的信息进行读取,状态寄存器内存有16bit的用于反映接收FIFO缓存器以及发送FIFO缓存器状态的数据。
本发明中步骤1内所述命令字为8bit格式,其中bit0用于标记读/写操作类型,实施时可以设定为:0:读,1:写;bit4-bit1用于标记通道编号,实施时可以设定为:0000-1111:对应通道0-通道15;bit6-bit5用于标记命令发送指向,实施时可以设定为:00:状态寄存器;01:控制寄存器;10:接收FIFO缓存器;11:发送FIFO缓存器;bit7:无实际意义。
本发明中步骤2中所述控制指令为8bit格式,bit2-bit0用于标记RS232波特率,bit4-bit3用于标记奇偶校验信息,bit5用于标记停止位,bit6用于标记接收FIFO缓存器的复位信息,bit7用于标记发送FIFO缓存器的复位信息。
实施例1:
一种SPI-RS232接口转换芯片,如附图2所示,其中设有编号分别为0-15的分别与SPI收发控制模块相连接的16个RS232通道模块,其中接收FIFO缓存器、发送FIFO缓存器的存储长度分别为64个字节;状态寄存器是只读寄存器,其内容反映了接收FIFO缓存器和发送FIFO缓存器的状态,其数据由16bit组成,具体结构为:bit15为发送FIFO溢出标志,bit14为接收FIFO溢出标志,bit13-bit7为发送FIFO缓存器的待发送的数据字节数,bit6-bit0为接收FIFO缓存器收到的数据字节数;控制寄存器是只写寄存器,其数据组成结构为bit7用于复位发送FIFO缓存器,bit6用于复位接收FIFO缓存器,bit5为停止位,bit4-bit3为奇偶校验位,bit2-bit0用于标记RS232波特率,其中RS232串口通信的波特率可标记如下:
000:300bit/s;001:1200bit/s;010:2400bit/s;011:9600bit/s;100:115200bit/s;101:19200bit/s;110:38400bit/s;111:38400bit/s;
Bit4-bit3的奇偶校验位标记如下:
00:无奇偶校验;01:奇校验;10:偶校验;11:无奇偶校验;
Bit5作为停止位标记如下:
0:1位停止位;1:1.5位停止位;
Bit6用于复位接收FIFO缓存器,标记设定如下:
1:复位接收FIFO缓存器,接收FIFO缓存器内的数据将全被清除;
Bit7用于复位发送FIFO缓存器,标记设定如下:
1:复位发送FIFO缓存器,发送FIFO缓存器内的数据将全被清除;
执行操作时,SPI接口先向SPI收发控制模块发送命令字,该命令字为8bit格式,其中bit0用于标记读/写操作类型,实施时可以设定为:0:读,1:写;bit4-bit1用于标记通道编号,实施时可以设定为:0000-1111:对应通道0-通道15;bit6-bit5用于标记命令发送指向,实施时可以设定为:00:状态寄存器;01:控制寄存器;10:接收FIFO缓存器;11:发送FIFO缓存器;bit7:无实际意义;
利用该芯片完成经SPI接口读取与该芯片中第13路RS232通道模块相连接的RS232接口输入的数据,执行以下步骤:
通过SPI接口向SPI收发控制模块发送命令字0x1a,然后从SPI接口读取2字节的状态寄存器数值。
实施例2:
利用上述SPI-16路RS232接口转换芯片,通过SPI接口向SPI收发控制模块发送命令字0x5a,实现从第13路RS232通道模块的接收FIFO缓存器内,连续读取60字节的接收数据。
实施例3:
通过SPI接口向SPI收发控制模块发送命令字0x35,实现从SPI接口发送1字节的写控制寄存器数据。
本发明与现有技术相比,能够实现SPI接口与RS232接口的转换,方便的实现通信,具有结构合理、通信稳定,能够进一步提高各器件协调度并有效降低设备接线复杂程度等显著的优点。

Claims (5)

1.一种SPI-RS232接口转换芯片,其特征在于包括SPI收发控制模块和RS232通道模块,所述RS232通道模块内设有接收FIFO缓存器、发送FIFO缓存器、状态寄存器、控制寄存器以及RS232收发模块,其中状态寄存器分别与接收FIFO缓存器、发送FIFO缓存器相连接,控制寄存器分别与接收FIFO缓存器、发送FIFO缓存器以及RS232收发模块相连接,RS232收发模块的数据收发接口分别与接收FIFO缓存器、发送FIFO缓存器相连;所述SPI收发控制模块分别与接收FIFO缓存器、发送FIFO缓存器相连。
2.根据权利要求1所述的一种SPI-RS232接口转换芯片,其特征在于所述SPI-RS232接口转换芯片内设有两个以上RS232通道模块。
3.根据权利要求1所述的一种SPI-RS232接口转换芯片,其特征在于设有16个RS232通道模块,分别编号为0-15通道。
4.一种利用如权利要求1-3中任意一项所述SPI-RS232接口转换芯片进行通信的方法,其特征在于通过以下步骤实现SPI接口与RS232接口之间的通信:
步骤1:SPI接口向SPI收发控制模块发送命令字,SPI收发控制模块解析命令字,并根据命令字内的信息选定读/写操作对象,其中包括选定RS232通道模块的编号,选定对所选RS232通道模块的操作类型,具体包括对RS232通道模块内的接收FIFO缓存器或状态寄存器进行读操作,或对发送FIFO缓存器或控制寄存器进行写操作;
步骤2:经过步骤1确定所选RS232通道模块编号以及所选操作类型后,进行SPI接口-RS232接口的数据交换,完成通信过程。
5.根据权利要求4所述的SPI-RS232接口转换芯片进行通信的方法,其特征在于步骤2中,当通过SPI接口向RS232接口转发数据时,执行以下操作:SPI接口将待发送通信数据写入发送FIFO缓存器,RS232收发模块在控制寄存器的控制下,将该发送FIFO缓存器内的数据通过RS232接口发送出去。
CN201310389297.0A 2013-09-02 2013-09-02 Spi-rs232接口转换芯片及其通信方法 Expired - Fee Related CN103425616B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310389297.0A CN103425616B (zh) 2013-09-02 2013-09-02 Spi-rs232接口转换芯片及其通信方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310389297.0A CN103425616B (zh) 2013-09-02 2013-09-02 Spi-rs232接口转换芯片及其通信方法

Publications (2)

Publication Number Publication Date
CN103425616A CN103425616A (zh) 2013-12-04
CN103425616B true CN103425616B (zh) 2018-05-25

Family

ID=49650386

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310389297.0A Expired - Fee Related CN103425616B (zh) 2013-09-02 2013-09-02 Spi-rs232接口转换芯片及其通信方法

Country Status (1)

Country Link
CN (1) CN103425616B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103853684A (zh) * 2014-03-18 2014-06-11 苏州大学 一种串行总线通信桥接器
CN105208034B (zh) * 2015-10-09 2019-03-19 中国兵器工业集团第二一四研究所苏州研发中心 一种spi总线与can总线协议转换电路及方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1601504A (zh) * 2004-08-13 2005-03-30 成都国腾微电子有限公司 串口扩展芯片
CN101026528A (zh) * 2007-04-05 2007-08-29 中兴通讯股份有限公司 一种同步串行接口装置
CN201336031Y (zh) * 2008-10-31 2009-10-28 天津理工大学 一种无线spi-rs232转换装置
CN202720637U (zh) * 2012-06-12 2013-02-06 湖北三江航天红峰控制有限公司 一种片上系统的串行通信接口

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1601504A (zh) * 2004-08-13 2005-03-30 成都国腾微电子有限公司 串口扩展芯片
CN101026528A (zh) * 2007-04-05 2007-08-29 中兴通讯股份有限公司 一种同步串行接口装置
CN201336031Y (zh) * 2008-10-31 2009-10-28 天津理工大学 一种无线spi-rs232转换装置
CN202720637U (zh) * 2012-06-12 2013-02-06 湖北三江航天红峰控制有限公司 一种片上系统的串行通信接口

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
汤霞清 等.MEMS传感器ADIS16350接口转换的设计与实现.《现代电子技术》.2010, *

Also Published As

Publication number Publication date
CN103425616A (zh) 2013-12-04

Similar Documents

Publication Publication Date Title
CN107145299B (zh) 基于jesd204b协议的多通道宽带信号高速采集与转发系统
CN105281783B (zh) 基于fpga和dsp平台的信号解码单元及其实现方法
CN201583944U (zh) 一种采用fpga实现基于pci总线的实时采集卡
CN105208034B (zh) 一种spi总线与can总线协议转换电路及方法
CN102202058B (zh) 多路uart总线与can总线之间协议转换控制器
CN106656716B (zh) 具有公共时钟的环形网络拓扑结构
CN102833002A (zh) 支持光纤通道协议的数据传输装置及传输方法
CN205375458U (zh) 一种四通道的多协议通信接口卡
CN107193769A (zh) 一种基于asi接口的数据收发系统
CN109194679A (zh) 一种基于SpaceFibre接口的多协议接口数据采集装置和采集方法
CN103425616B (zh) Spi-rs232接口转换芯片及其通信方法
CN103532875A (zh) 一种用于pcie应用层接口的重排序技术
CN201335959Y (zh) 多通道数字开关信号控制器
CN105786741B (zh) 一种soc高速低功耗总线及转换方法
CN103297163B (zh) 一种通过gpio口模拟pcm通信的方法及装置
CN105718410B (zh) 一种基于fpga的lpc与spi及i2c转换适配器及其实现方法
CN105629828B (zh) 多协议隔离型数字信号激励源
CN107168899A (zh) 一种基于FPGA的NandFlash控制器
WO2014194752A1 (zh) 一种数据映射方法、装置及电子设备
CN111026691B (zh) 基于apb总线的owi通讯设备
CN102123068A (zh) 一种交调仪多总线通信系统
CN105573947A (zh) 一种基于apb总线的sd/mmc卡控制方法
CN208128284U (zh) 一种基于s698pm的以太网转多路同步串口接口通讯设备
CN207882894U (zh) 一种高速CAN与FlexRay总线接口转换器
CN201732367U (zh) 一种基于dsp的数据接收电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
ASS Succession or assignment of patent right

Owner name: WEIHAI BEIYANG PHOTOELECTRIC INFORMATION TECHNOLOG

Free format text: FORMER OWNER: WEIHAI BEIYANG ELECTRIC GROUP CO., LTD.

Effective date: 20140703

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20140703

Address after: 264209 159, Torch Road 6, Weihai hi tech Industrial Development Zone, Shandong

Applicant after: WEIHAI BEIYANG PHOTOELECTRIC INFORMATION TECHNOLOGY Co.,Ltd.

Address before: The road of Weihai City area 264209 Shandong province No. 159 Beiyang Group

Applicant before: WEIHAI BEIYANG ELECTRIC GROUP Co.,Ltd.

C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB03 Change of inventor or designer information

Inventor after: Shi Zhenguo

Inventor after: Kushengliang

Inventor after: Wang Gaoliang

Inventor after: Wang Jianqiang

Inventor after: Sun Zhongzhou

Inventor after: Ji Shenghua

Inventor after: Ren Yongtao

Inventor after: Zhang Yongchen

Inventor after: Zhang Kai

Inventor after: Guo Chenming

Inventor before: Shi Zhenguo

Inventor before: Sun Zhongzhou

Inventor before: Wang Jianqiang

CB03 Change of inventor or designer information
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20180525

Termination date: 20210902