CN103391059B - 具有d类放大器的音频系统及集成电路芯片 - Google Patents

具有d类放大器的音频系统及集成电路芯片 Download PDF

Info

Publication number
CN103391059B
CN103391059B CN201310165991.4A CN201310165991A CN103391059B CN 103391059 B CN103391059 B CN 103391059B CN 201310165991 A CN201310165991 A CN 201310165991A CN 103391059 B CN103391059 B CN 103391059B
Authority
CN
China
Prior art keywords
transistor
signal
resistance
class
output signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310165991.4A
Other languages
English (en)
Other versions
CN103391059A (zh
Inventor
P·J·霍兹曼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Winbond Electronics Corp
Original Assignee
Winbond Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Winbond Electronics Corp filed Critical Winbond Electronics Corp
Publication of CN103391059A publication Critical patent/CN103391059A/zh
Application granted granted Critical
Publication of CN103391059B publication Critical patent/CN103391059B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2173Class D power amplifiers; Switching amplifiers of the bridge type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

一种音频系统,其包含扬声器和D类放大器,D类放大器具有D类脉冲宽度调变器,用以产生第一和第二脉冲宽度调变(PWM)信号,每一信号具有三个差动输出位准。D类放大器也具有差动输出驱动器,其相应第一和第二PWM信号用以驱动第一和第二输出信号至第一和第二输出端,其中第一和第二输出信号中每一者具有三个差动输出位准。D类放大器也具有一反相共模信号产生器,其耦接第一和第二输出信号,并用以提供反相共模信号。音频系统也包含一或多个输出端用以提供反相共模信号,更包含印刷电路板(PCB)上的金属线或走线用以耦接反相共模信号。

Description

具有D类放大器的音频系统及集成电路芯片
技术领域
本发明是关于一种音频系统,且特别是有关于一种降低音频系统内来自电子电路的电磁干扰(EMI)的系统。
背景技术
D类音频功率放大器(以下简称D类放大器)(有时是认知为开关放大器)为一电子放大器,其中所有晶体管均以二元开关的形态进行操作,意即这些晶体管操作的方式为全开或全关。D类放大器使用轨对轨(rail-to-rail)输出开关,理想上D类放大器的输出晶体管几乎是带着零电流或零电压。因此,它们有着最低的功率损耗,并且在大范围的功率位准中提供了高效率。D类放大器具有优势的高效率已经促使它们使用在不同音频应用上,例如:手机、平面荧幕电视和家庭戏院接收器。D类音频功率放大器较AB类音频功率放大器更为有效率,且由于它们具有更佳的效率,D类放大器只需较少的电源供给,并免去了散热片,显著地降低了整个系统的成本、尺寸和重量。
D类放大器将音频信号转换为高频脉冲,此高频脉冲依照音频输入信号切换输出。某些D类放大器使用脉冲宽度调变器(PWM),以产生一连串随音频信号振幅而改变宽度的调节脉冲,这些变动宽度的调节脉冲以一固定频率对功率输出晶体管进行切换。其他D类放大器可能依赖其他类型的脉冲调变器。接下来的讨论将主要针对脉冲宽度调变器,但熟习此技艺者将发现D类放大器也可与其他类型的调变器装配使用。
图1是绘示一般D类放大器100的简化示意图。差动音频输入信号(以下简称输入信号)INP和INM分别输入至比较器101和102,且输入信号INP和INM与自一震荡器103产生的三角参考波VREF做比较,以产生脉冲宽度调变(PWM)信号106和107。PWM信号106和107分别耦接晶体管M1、M2、M3和M4的栅极。D类放大器100的差动音频输出信号(以下简称输出信号)OUTM和OUTP分别于同样标明为OUTM和OUTP的输出端所提供。如图1所示,输出信号OUTM和OUTP连接至扬声器负载110,扬声器负载110以电感L1和电阻R1表示。
传统D类放大器具有输出信号(即OUTP和OUTM),其中每个输出信号彼此互补并且具有从接地电压Vss至电源供应电压Vdd的电压摆幅范围。D类放大器的缺点在于开关时所造成的高频切换杂讯,且此高频切换杂讯常造成电磁干扰(EMI)的结果。
一种用来在D类放大器中减低EMI的方法被叙述在IEEE JOURNAL OF SOLID-STATECIRCUITS,VOL.44,NO.12,DECEMBER2009,pp.3264-3271,标题名为“A20W/Channel Class-DAmplifier With Near-Zero Common-Mode Radiated Emissions”的论文里,作者为P.Siniscalchi以及R.Hester,此篇论文的内容在此作为参考。另一种用来在D类放大器中减低EMI的方法则描述在美国专利公告号U.S.7,3555,473的专利中,作者为Wu,标题名为“Filterless class D power amplifier”,此专利的内容也在此作为参考。
图2是绘示图1所示D类放大器100中信号调变的波形示意图。如图2所示,差动音频输入信号(如:输入信号INM和INP)是通过上述图1中的两比较器101和102与三角参考波VREF作比较。比较器101和102输出的PWM信号106和107为固定频率的脉冲信号,其脉冲宽度与输入信号INM和INP成正比。图2中另绘示了二个输出信号OUTP和OUTM。
无滤波器的D类音频放大器(如图1所示的D类放大器100)是使用通常称为BD调变的调变方式,在此调变方式中输出驱动器以桥接方式联结负载组配,将负载的正极和负极分别转换至:1)Vdd和GND;2)GND和Vdd;3)Vdd和Vdd;4)GND和GND,其中Vdd是电源供应电压,而GND是接地电压。如此一来,横跨负载的差动电压会具有三种位准:1)Vdd;2)-Vdd;3)0。对于零位准的音频输出电压而言,跨越负载的差动电压明显为零,使得无滤波器的操作得以透过一电感性扬声器负载实现。
然而,即使横跨负载的差动电压保持趋近于零,两输出端仍在电源供应电压Vdd与接地电压GND间同时切换,而这会在输出端上造成大的共模输出摆幅,如图2的共模信号VCM所示。当长导线或印刷电路板(PCB)的走线与D类放大器输出端连接时,它们的作用相当于天线,用以传输D类放大器的基频和谐频。如此一来,共模信号VCM可能会导致电磁干扰(EMI),而不符合FCC和欧洲标准所规范的EMI标准。
BD调变的D类放大器有时可指“无滤波器”的D类放大器,理由在于毋需LC滤波器来改善小信号的效率。然而,此种LC滤波器通常需要用来降低EMI的范围,以符合在意外发射体上的FCC规范。在音频应用上,扬声器的导线和PCB上的走线具有易被忽略的天线作用,而使用输出滤波器是控制这些发射现象的一种直观方式,但就实际成本和板材面积而言,也是最贵的方式。
Siniscalchi和Hester的论文(如上所述)中描述了在D类放大器中降低EMI的一种传统方法,其中借着使用与负载平行的两个新开关,使得输出共模是维持在一常数。另外,Wu于U.S.7,3555,473中描述了在D类放大器中降低EMI的另一种传统方法,其中的方式是借着使用双倍参考波形调变方式来降低EMI。两种方法都提供了它们相对的好处,但是也都需增加额外元件,同时增加了复杂度。
综上所述,在D类放大器中降低EMI的改进方法是相当需要的。
发明内容
本发明实施例大体而言是关于一种音频系统,且特别是提供一种降低音频系统内来自电子电路的电磁干扰(EMI)的系统。单透过举例的方式,本发明实施例可应用于无滤波器的D类音频放大器以降低电磁干扰(EMI),但应认知到本发明仍有更广泛的应用。
在本发明的一些实施例中,一种具有D类放大器的集成电路(IC)芯片,用于无滤波器的应用,包含一D类脉冲宽度调变器(PWM),用以产生一第一与一第二脉冲宽度调变信号,所述多个信号中每一者具有三个差动输出位准。前述的集成电路芯片也包含一差动输出驱动器,用以相应第一与第二脉冲宽度调变信号驱动一第一与一第二输出信号至一第一与一第二输出接脚上,其中第一与第二输出信号中每一者具有三个差动输出位准。前述的集成电路芯片更包含一反相输出信号产生器以及一或多个反相输出接脚,其中反相输出信号产生器耦接第一与第二输出信号,用以提供一或多个反相输出信号,前述反相输出接脚耦接所述一或多个反相输出信号。
在本发明的一些实施例中,对于上述的集成电路芯片,前述反相输出信号是相关于第一与第二输出信号总和的反相。在一些实施例中,反相输出信号产生器包含一第一晶体管、一第一电阻、一第二电阻以及一第二晶体管,并且第一晶体管、第一电阻、第二电阻以及第二晶体管串联耦接,第一与第二晶体管耦接第一输出信号。反相输出信号产生器也包含一第三晶体管、一第三电阻、一第四电阻以及一第四晶体管,并且第三晶体管、第三电阻、第四电阻以及第四晶体管串联耦接,第三与第四晶体管耦接第二输出信号。位于第一与第二电阻间的一第一节点是耦接位于第三与第四电阻间的一第二节点,用以提供反相共模信号。在一实施例中,第一与第三晶体管为PMOS晶体管,而第二与第四晶体管为NMOS晶体管。在一些实施例中,第一、第二、第三以及第四电阻是经比例缩放以提供具一电源供应电压、一参考电压以及1/2倍电源供应电压的输出位准,且经比例缩放以降低由于共模放射而产生的电磁干扰。
上述有关集成电路芯片的一些实施例中,第一与第二输出接脚用以耦接一扬声器负载,而毋须一滤波器。在一些实施例中,前述集成电路芯片更包含串联耦接的一PMOS晶体管以及一NMOS晶体管。在一些实施例中,前述反相输出信号中每一者相关于一输出信号的反相。
根据本发明一些实施例,集成电路(IC)芯片包含一或多个输入接脚以及第一信号处理电路,其中所述一或多个输入接脚用以接收一或多个输入信号,第一信号处理电路耦接所述一或多个输入信号,并用以提供一第一以及一第二差动输出信号。集成电路芯片也包含一第一与一第二输出接脚,分别耦接第一与第二差动输出信号,其中一共模信号相关于第一与第二差动输出信号的总和。前述集成电路芯片也包含一第二信号处理电路,耦接第一与第二差动输出信号,用以提供一反相共模信号,反相共模信号相关于第一与第二差动输出信号总和的反相。集成电路芯片更包含一第三输出接脚,用以提供前述的反相共模信号。
上述集成电路芯片的一些实施例中,所述一或多个输入信号包含一第一与一第二差动输入信号。在一实施例中,前述反相共模信号等同于第一与第二差动输出信号总和的一半的反相。在一些实施例中,第一信号处理电路包含一第一与一第二比较器,分别耦接第一与第二差动输入信号以及一三角参考电压信号,用以提供一第一和一第二脉冲宽度调变(PWM)信号。在一些实施例中,第二信号处理电路包含一第一晶体管、一第一电阻、一第二电阻以及一第二晶体管,并且第一晶体管、第一电阻、第二电阻以及第二晶体管串联耦接,第一与第二晶体管耦接第一差动输出信号。反相共模信号产生器也包含一第三晶体管、一第三电阻、一第四电阻以及一第四晶体管,并且第三晶体管、第三电阻、第四电阻以及第四晶体管串联耦接,第三与第四晶体管耦接第二差动输出信号。位于第一与第二电阻间的一第一节点是耦接位于第三与第四电阻间的一第二节点,用以提供前述的反相共模信号。在一些实施例中,第一与第三晶体管为PMOS晶体管,而第二与第四晶体管为NMOS晶体管。
根据另一实施例,一种音频系统包含D类放大器。D类放大器包含一D类脉冲宽度调变器(PWM)、一差动输出驱动器以及一反相共模信号产生器,D类脉冲宽度调变器(PWM)用以产生一第一与一第二脉冲宽度调变信号,所述多个信号中每一者具有三个差动输出位准,差动输出驱动器用以相应第一与第二脉冲宽度调变信号驱动一第一与一第二输出信号至一第一与一第二输出端上,其中第一与第二输出信号中每一者具有三个差动输出位准,反相共模信号产生器耦接第一与第二输出信号,用以提供一或多个反相共模信号。前述音频系统也包含一或多个反相输出端、一扬声器负载以及一导线或一走线,其中反相输出端耦接所述一或多个反相共模信号,扬声器负载具有一第一与一第二输入连接器,分别耦接第一与第二输出端,而导线或走线在一印刷电路板上,耦接一第三输出端。
在前述有关音频系统的一些实施例中,反相共模信号等同于第一与第二差动输出信号总和的一半的反相。在一实施例中,反相共模信号产生器包含一第一晶体管、一第一电阻、一第二电阻以及一第二晶体管,并且第一晶体管、第一电阻、第二电阻以及第二晶体管串联耦接,第一与第二晶体管耦接第一差动输出信号。反相共模信号产生器也包含一第三晶体管、一第三电阻、一第四电阻以及一第四晶体管,并且第三晶体管、第三电阻、第四电阻以及第四晶体管串联耦接,第三与第四晶体管耦接第二差动输出信号。位于第一与第二电阻间的一第一节点是耦接位于第三与第四电阻间的一第二节点,用以提供前述反相共模信号。在一些实施例中,第一与第三晶体管为PMOS晶体管,而第二与第四晶体管为NMOS晶体管。在一些实施例中,差动输出驱动器包含串联耦接的一PMOS晶体管以及一NMOS晶体管。在一些实施例中,前述印刷电路板上的导线或走线的长度是经选择以最小化由共模信号造成的电磁干扰(EMI)。在一些实施例中,D类放大器被包含在一集成电路(IC)芯片中,并且前述输出端的每一者耦接集成电路的一接脚。
本发明实施例提供的一种具有D类放大器的音频系统及集成电路芯片,可降低在D类放大器中的电磁干扰EMI。
参考本说明书及其图示的其他部分,可更加了解本发明的性质与优势。
附图说明
图1是绘示一般D类放大器的简化示意图。
图2是绘示图1所示D类放大器中信号调变的波形示意图。
图3是根据本发明的实施例所绘示的包含D类放大器的音频系统的简化示意图。
图4是根据本发明的其它实施例所绘示的包含D类放大器的音频系统的简化示意图。
图5是根据本发明的一实施例所绘示的图4中D类放大器的信号调变的波形示意图。
图6是根据本发明的另一实施例所绘示的包含D类音频功率放大器的音频系统的简化示意图。
图7是根据本发明的一实施例所绘示的用于图6中音频系统的信号调变的波形示意图。
附图标号:
具体实施方式
关于本文中所使用的“耦接”或“连接”,均可指二或多个元件或信号相互直接作实体或电性接触,或是相互间接作实体或电性接触,亦可指二或多个元件或信号间的相互操作或动作。
图3是根据本发明的实施例所绘示的包含D类放大器330的音频系统300的简化示意图。如图所示,音频系统300包含D类放大器330、扬声器负载360以及天线370。D类放大器330包含一些与图1中D类放大器100相类似的元件,在此以相应的参考数字作标示。例如,输入端321和322提供差动音频输入信号(以下简称输入信号)INP和INM至比较器101和102内,输入信号INP和INM与自震荡器103产生的三角参考波VREF做比较,以产生脉冲宽度调变(PWM)信号106和107。PWM信号106和107分别耦接晶体管M1、M2、M3和M4的栅极。D类放大器的差动音频输出信号(以下简称输出信号OUTM和OUTP)分别于输出端325和326提供。如图3所示,输出信号OUTM和OUTP连接至扬声器负载360,此扬声器负载360以电感L1和电阻R1表示。
如图3所示,D类放大器330也包含了反相共模信号产生器340。反相共模信号产生器340包含了晶体管301、302、303和304以及电阻311、312、313和314。输出信号OUTM耦接晶体管301和302,且晶体管301和302串联连接电阻311和312。输出信号OUTP耦接晶体管303和304,且晶体管303和304串联连接电阻313和314。位于晶体管301和302之间的节点316,与位于晶体管303和304之间的节点317相连接,更具体而言,节点316可位于一与晶体管301串联连接的电阻311以及一与晶体管302串联连接的电阻312之间,此外,节点317可位于一与晶体管303串联连接的电阻313以及一与晶体管304串联连接的电阻314之间。节点316和317两者都与输出端327连接,以提供一反相共模信号-VCM。需注意的是,-VCM=VCMN=-(OUTP+OUTM)/2。
在一些实施例中,D类放大器330可配置于一具有输入接脚INP和INM(在此INP和INM亦泛指输入信号)以及输出接脚OUTM、OUTP和VCMN(在此OUTM和OUTP亦泛指输出信号,VCMN亦泛指反相共模信号)的集成电路芯片中。衔接如上述图1所描述,自输出接脚OUTM和OUTP输出的输出信号包含一共模信号VCM,VCM=(OUTP+OUTM)/2,其会造成电磁干扰(EMI)。如图3所示,印刷电路板(PCB)上的导线或走线是附加于输出接脚VCMN而作为天线370,天线370可发射反相共模信号VCMN,而反相共模信号VCMN=-VCM=-(OUTP+OUTM)/2。在此方式中,反相共模信号VCMN可补偿共模信号VCM,自共模信号VCM中降低或消除电磁干扰(EMI)。在一些实施例中,印刷电路板上导线或走线的长度可经选择以最小化由共模信号VCM造成的电磁干扰(EMI)。
图4是根据本发明的其它实施例所绘示的包含D类放大器430的音频系统400的简化示意图。如图所示,音频系统400具有如图3中音频系统300相似的元件,相应的元件以相同的参考数字标明。然而需注意的是,在音频系统400中,输入处理电路以脉冲宽度调变器(PWM)432所替代。
因此,根据一些实施例,图4所示的音频系统400包含D类放大器430、具有第一和第二输入连接器的扬声器负载360(此第一和第二输入连接器分别耦接D类放大器430的第一和第二输出端325和326)以及耦接D类放大器430的第三输出端327的PCB上的导线或走线。在图4中,PCB上的导线或走线以天线绘示。在一些实施例中,D类放大器430可用集成电路芯片所实现。在其它实施例中,D类放大器430可用具有其他元件(像是数位音频信号处理器)的集成电路芯片所实现。
如图4所示,D类放大器430包含D类脉冲宽度调变器(PWM)432,用以产生第一和第二脉冲宽度调变(PWM)信号434和435,每一者皆有三个差动输出位准。差动输出驱动器436相应第一和第二PWM信号434和435,用以驱动第一和第二输出信号437和438至第一和第二输出端325和326,其中每个第一和第二输出信号437和438具有三个差动输出位准。如图4所示,差动输出驱动器436包含晶体管M1、M2、M3和M4,反相共模信号产生器340耦接第一和第二输出信号437和438,用以产生反相共模信号-VCM(VCMN),而输出端327则用以提供反相共模信号-VCM(VCMN)。
图5是根据本发明的一实施例所绘示的图4中D类放大器430的信号调变的波形示意图。如图5所示,衔接如上述的图4,差动音频输入信号(如:输入信号INM和INP)通过脉冲宽度调变器432与三角参考波VREF作比较。脉冲宽度调变器432输出的PWM信号434和435为一固定频率的脉冲信号,其脉冲宽度与输入信号INM和INP成比例。前述PWM信号是分别以信号434和435绘示于图4中。图5也绘示了图4中的反相共模信号产生器340所产生的反相共模信号-VCM(VCMN),同时绘示了共模信号VCM以供作比较。在本发明的实施例中,反相输出信号可传送至输出端,且与用以发射反相输出信号的PCB上的导线或走线耦接。PCB上的导线或走线可用以减低或消除对应输出信号(如:共模信号)所产生的EMI信号。例如,PCB上的导线或走线的长度和/或形状可经选择(如通过模拟或实验的方式),以减低或消除EMI信号。
图6是根据本发明的另一实施例所绘示的包含D类音频功率放大器630的音频系统600的简化示意图。如图6所示,音频系统600与图4的音频系统400相似,不同的是,D类放大器630可分别于两输出端528和529提供两个反相输出信号VP和VM,而非图4中的反相共模信号-VCM(或是VCMN)。反相输出信号VP和VM与天线570和571耦接,且天线570和571可用PCB上的导线或走线所实现。PCB上的导线或走线可用以减低或消除相应输出信号所产生的EMI信号。
图7是根据本发明的一实施例所绘示的用于图6中音频系统600的信号调变的波形示意图。由图7可知,反相输出信号VM是输出信号OUTM的反相,而反相输出信号VP是输出信号OUTP的反相。
虽然本发明已以实施方式揭露如上,然其并非用以限定本发明,任何本领域具通常知识者,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围当视申请专利范围所界定者为准。

Claims (21)

1.一种具有D类放大器的集成电路芯片,用于无滤波器的应用,其特征是,所述集成电路芯片包含:
一D类脉冲宽度调变器PWM,用以产生一第一与一第二脉冲宽度调变信号,所述第一与所述第二脉冲宽度调变信号中每一者具有三个差动输出位准;
一差动输出驱动器,用以相应所述第一与所述第二脉冲宽度调变信号驱动一第一与一第二输出信号至一第一与一第二输出接脚上,其中所述第一与所述第二输出信号中每一者具有三个差动输出位准;
一反相输出信号产生器,耦接所述第一与所述第二输出信号,用以提供一或多个反相输出信号;以及
一或多个反相输出接脚,耦接所述一或多个反相输出信号。
2.如权利要求1所述的具有D类放大器的集成电路芯片,其特征是,所述反相输出信号等于所述第一与所述第二输出信号总和的反相。
3.如权利要求2所述的具有D类放大器的集成电路芯片,其特征是,所述反相输出信号产生器包含:
一第一晶体管、一第一电阻、一第二电阻以及一第二晶体管,所述第一晶体管、所述第一电阻、所述第二电阻以及所述第二晶体管串联耦接,所述第一与所述第二晶体管耦接所述第一输出信号;以及
一第三晶体管、一第三电阻、一第四电阻以及一第四晶体管,所述第三晶体管、所述第三电阻、所述第四电阻以及所述第四晶体管串联耦接,所述第三与所述第四晶体管耦接所述第二输出信号;
其中位于所述第一与所述第二电阻间的一第一节点是耦接位于所述第三与所述第四电阻间的一第二节点,用以提供一反相共模信号。
4.如权利要求3所述的具有D类放大器的集成电路芯片,其特征是,所述第一与所述第三晶体管为PMOS晶体管,而所述第二与所述第四晶体管为NMOS晶体管。
5.如权利要求3所述的具有D类放大器的集成电路芯片,其特征是,所述第一、所述第二、所述第三以及所述第四电阻是经比例缩放以提供具一电源供应电压、一参考电压以及1/2倍电源供应电压的输出位准,且经比例缩放以降低由于共模放射而产生的电磁干扰。
6.如权利要求1所述的具有D类放大器的集成电路芯片,其特征是,所述第一与所述第二输出接脚用以耦接一扬声器负载,而毋须一滤波器。
7.如权利要求1所述的具有D类放大器的集成电路芯片,其特征是,所述集成电路芯片更包含串联耦接的一PMOS晶体管以及一NMOS晶体管。
8.如权利要求1所述的具有D类放大器的集成电路芯片,其特征是,所述多个反相输出信号中每一者相关于一输出信号的反相。
9.一种集成电路芯片,其特征是,所述集成电路芯片包含:
一或多个输入接脚,用以接收一或多个输入信号;
一第一信号处理电路,耦接所述一或多个输入信号,用以提供一第一差动输出信号以及一第二差动输出信号;
一第一输出接脚与一第二输出接脚,分别耦接所述第一与所述第二差动输出信号,其中一共模信号相关于所述第一与所述第二差动输出信号的总和;
一第二信号处理电路,耦接所述第一与所述第二差动输出信号,用以提供一反相共模信号,所述反相共模信号相关于所述第一与所述第二差动输出信号总和的反相;以及
一第三输出接脚,用以提供所述反相共模信号。
10.如权利要求9所述的集成电路芯片,其特征是,所述一或多个输入信号包含一第一与一第二差动输入信号。
11.如权利要求10所述的集成电路芯片,其特征是,所述反相共模信号等同于所述第一与所述第二差动输出信号总和的一半的反相。
12.如权利要求10所述的集成电路芯片,其特征是,所述第一信号处理电路包含一第一与一第二比较器,分别耦接所述第一与所述第二差动输入信号以及一三角参考电压信号,用以提供一第一和一第二脉冲宽度调变PWM信号。
13.如权利要求10所述的集成电路芯片,其特征是,所述第二信号处理电路包含:
一第一晶体管、一第一电阻、一第二电阻以及一第二晶体管,所述第一晶体管、所述第一电阻、所述第二电阻以及所述第二晶体管串联耦接,所述第一与所述第二晶体管耦接所述第一差动输出信号;以及
一第三晶体管、一第三电阻、一第四电阻以及一第四晶体管,所述第三晶体管、所述第三电阻、所述第四电阻以及所述第四晶体管串联耦接,所述第三与所述第四晶体管耦接所述第二差动输出信号;
其中位于所述第一与所述第二电阻间的一第一节点是耦接位于所述第三与所述第四电阻间的一第二节点,用以提供所述反相共模信号。
14.如权利要求10所述的集成电路芯片,其特征是,所述第一与所述第三晶体管为PMOS晶体管,而所述第二与所述第四晶体管为NMOS晶体管。
15.一种音频系统,其特征是,所述音频系统包含:
一D类放大器,包含:
一D类脉冲宽度调变器PWM,用以产生一第一与一第二脉冲宽度调变信号,所述第一与所述第二脉冲宽度调变信号中每一者具有三个差动输出位准;
一差动输出驱动器,用以相应所述第一与所述第二脉冲宽度调变信号驱动一第一与一第二输出信号至一第一与一第二输出端上,其中所述第一与所述第二输出信号中每一者具有三个差动输出位准;
一反相共模信号产生器,耦接所述第一与所述第二输出信号,用以提供一反相共模信号;以及
一或多个反相输出端,用以提供所述反相共模信号;
一扬声器负载,具有一第一与一第二输入连接器,分别耦接所述第一与所述第二输出端;以及
一导线或一走线,在一印刷电路板上,耦接一第三输出端。
16.如权利要求15所述的音频系统,其特征是,所述反相共模信号等同于所述第一与所述第二差动输出信号总和的一半的反相。
17.如权利要求15所述的音频系统,其特征是,所述反相共模信号产生器包含:
一第一晶体管、一第一电阻、一第二电阻以及一第二晶体管,所述第一晶体管、所述第一电阻、所述第二电阻以及所述第二晶体管串联耦接,所述第一与所述第二晶体管耦接所述第一差动输出信号;以及
一第三晶体管、一第三电阻、一第四电阻以及一第四晶体管,所述第三晶体管、所述第三电阻、所述第四电阻以及所述第四晶体管串联耦接,所述第三晶体管与所述第四晶体管耦接所述第二差动输出信号;
其中位于所述第一与所述第二电阻间的一第一节点是耦接位于所述第三电阻与所述第四电阻间的一第二节点,用以提供所述反相共模信号。
18.如权利要求17所述的音频系统,其特征是,所述第一晶体管与所述第三晶体管为PMOS晶体管,而所述第二晶体管与所述第四晶体管为NMOS晶体管。
19.如权利要求15所述的音频系统,其特征是,所述差动输出驱动器包含串联耦接的一PMOS晶体管以及一NMOS晶体管。
20.如权利要求15所述的音频系统,其特征是,所述印刷电路板上的导线或走线的长度是经选择以最小化由共模信号造成的电磁干扰EMI。
21.如权利要求15所述的音频系统,其特征是,所述D类放大器是包含在一集成电路IC芯片中,并且所述多个输出端的每一者耦接所述集成电路的一接脚。
CN201310165991.4A 2012-05-11 2013-05-08 具有d类放大器的音频系统及集成电路芯片 Active CN103391059B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/470,168 US8710922B2 (en) 2012-05-11 2012-05-11 Method and apparatus for filter-less class D audio amplifier EMI reduction
US13/470,168 2012-05-11

Publications (2)

Publication Number Publication Date
CN103391059A CN103391059A (zh) 2013-11-13
CN103391059B true CN103391059B (zh) 2017-03-01

Family

ID=49535236

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310165991.4A Active CN103391059B (zh) 2012-05-11 2013-05-08 具有d类放大器的音频系统及集成电路芯片

Country Status (4)

Country Link
US (1) US8710922B2 (zh)
KR (1) KR101495027B1 (zh)
CN (1) CN103391059B (zh)
TW (1) TWI523415B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9608681B1 (en) * 2015-09-29 2017-03-28 Silicon Laboratories Inc. Output driver architecture with low spur noise
CN107994873B (zh) * 2016-10-26 2021-03-23 博通集成电路(上海)股份有限公司 在音频运算放大器中用于压制振荡噪音的方法和电路
US10873323B2 (en) 2019-01-31 2020-12-22 Marvell Asia Pte, Ltd. Systems and methods for calibrating impedance of a low power voltage-mode transmitter driver
US10855254B2 (en) * 2019-01-31 2020-12-01 Marvell Asia Pte, Ltd. Systems and methods for calibrating impedance of a low power voltage-mode transmitter driver
WO2021058623A1 (en) * 2019-09-24 2021-04-01 Analog Devices International Unlimited Company Method and apparatus for setting a stable operating point and emi control of a h-bridge output stage
US11349441B2 (en) * 2020-01-17 2022-05-31 Nuvoton Technology Corporation Method and apparatus of adaptive gate bias for switched driver
CN111628728B (zh) * 2020-05-21 2024-02-02 上海艾为集成电路技术有限公司 音频调制电路和电子设备
TWI818579B (zh) * 2021-12-14 2023-10-11 立錡科技股份有限公司 脈衝寬度調變方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003152467A (ja) * 2001-11-19 2003-05-23 Sony Corp パワーアンプ装置
CN101404480A (zh) * 2008-11-19 2009-04-08 北京东微世纪科技有限公司 单片集成的防破音d类音频功率放大器
CN101425784A (zh) * 2008-12-12 2009-05-06 北京航空航天大学 一种基于混沌扩频调制技术的免滤波器d类音频放大器
CN101847968A (zh) * 2009-03-27 2010-09-29 杭州中科微电子有限公司 高阶多路反馈结构的高性能d类音频功率放大器
CN202068381U (zh) * 2011-05-30 2011-12-07 嘉兴禾润电子科技有限公司 用于抑制噪声的d类音频功率放大器

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2675969B1 (fr) * 1991-04-24 1994-02-11 France Telecom Procede et dispositif de codage-decodage d'un signal numerique.
US5949282A (en) 1998-02-25 1999-09-07 National Semiconductor Corporation Class D amplifier no low pass filter feedback with zero phase delay
US7355473B2 (en) 2005-11-03 2008-04-08 Amazion Electronics, Inc. Filterless class D power amplifier
CN101652924B (zh) * 2007-02-01 2013-03-06 Jm电子技术有限公司 采样频率减小的开关放大器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003152467A (ja) * 2001-11-19 2003-05-23 Sony Corp パワーアンプ装置
CN101404480A (zh) * 2008-11-19 2009-04-08 北京东微世纪科技有限公司 单片集成的防破音d类音频功率放大器
CN101425784A (zh) * 2008-12-12 2009-05-06 北京航空航天大学 一种基于混沌扩频调制技术的免滤波器d类音频放大器
CN101847968A (zh) * 2009-03-27 2010-09-29 杭州中科微电子有限公司 高阶多路反馈结构的高性能d类音频功率放大器
CN202068381U (zh) * 2011-05-30 2011-12-07 嘉兴禾润电子科技有限公司 用于抑制噪声的d类音频功率放大器

Also Published As

Publication number Publication date
KR20130126528A (ko) 2013-11-20
CN103391059A (zh) 2013-11-13
KR101495027B1 (ko) 2015-02-24
TWI523415B (zh) 2016-02-21
US20130300500A1 (en) 2013-11-14
US8710922B2 (en) 2014-04-29
TW201347402A (zh) 2013-11-16

Similar Documents

Publication Publication Date Title
CN103391059B (zh) 具有d类放大器的音频系统及集成电路芯片
CN102611964B (zh) 功率放大电路
JP5823990B2 (ja) クラスab増幅器
CN103262419B (zh) 具有分段粗糙控制和精细控制的自适应信号均衡器
CN1835393B (zh) 高效大功率的音频放大器及其控制方法
CN102916656B (zh) 放大器电路与调制信号产生电路
JP5969779B2 (ja) オーディオ出力回路およびそれを用いた電子機器、オーディオ用集積回路
TWI385914B (zh) 轉換放大器電路及其方法
CN104184450A (zh) 信号转换装置及应用该信号转换装置的数字传送装置
CN102783018A (zh) 用于实施差分驱动放大器及线圈布置的设备及方法
CN107623495A (zh) 低噪声电路
CN101160716B (zh) 包括开关放大器和负载的装置
US10090814B2 (en) Removal of switching discontinuity in a hybrid switched mode amplifier
KR20090103935A (ko) 스위칭 증폭기의 샘플링 주파수 감소 시스템 및 방법
US9929664B2 (en) Prevention of switching discontinuity in a hybrid switched mode amplifier
CN102118668B (zh) 扬声器系统和扬声器驱动电路
CN111934669A (zh) 电容耦合的电平移位器及相关的系统
US8917143B2 (en) Method and apparatus for filter-less analog input class D audio amplifier clipping
CN209375612U (zh) 光驱动电路
KR101727626B1 (ko) 클래스-디 증폭기, 이를 포함하는 오디오 처리 장치 및 클래스-디 증폭기의 구동 방법
CN105830342B (zh) 开关模式功率放大器的谐波抑制电路
CN1627628A (zh) 低电压差分信号环形压控振荡器
CN105991100A (zh) 信号放大电路
TW201322620A (zh) 低應力疊接放大器構造
KR102228329B1 (ko) 소스 종단을 갖는 송신 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant