CN103294602A - 逻辑分析仪的数据读取及写入其存储器的方法 - Google Patents

逻辑分析仪的数据读取及写入其存储器的方法 Download PDF

Info

Publication number
CN103294602A
CN103294602A CN2012100472573A CN201210047257A CN103294602A CN 103294602 A CN103294602 A CN 103294602A CN 2012100472573 A CN2012100472573 A CN 2012100472573A CN 201210047257 A CN201210047257 A CN 201210047257A CN 103294602 A CN103294602 A CN 103294602A
Authority
CN
China
Prior art keywords
write
data
storer
write area
area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012100472573A
Other languages
English (en)
Other versions
CN103294602B (zh
Inventor
郑秋豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
YUNLONG SCIENCE AND TECHNOLOGY Co Ltd
Original Assignee
YUNLONG SCIENCE AND TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by YUNLONG SCIENCE AND TECHNOLOGY Co Ltd filed Critical YUNLONG SCIENCE AND TECHNOLOGY Co Ltd
Priority to CN201210047257.3A priority Critical patent/CN103294602B/zh
Publication of CN103294602A publication Critical patent/CN103294602A/zh
Application granted granted Critical
Publication of CN103294602B publication Critical patent/CN103294602B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

本发明公开了一种逻辑分析仪的数据读取及写入其存储器的方法,该方法包含以下步骤:先划分该存储器为至少一第一写入区以及一第二写入区,并建立一第一触发条件以及一第二触发条件,而后,持续读取一数字数据并写入该存储器中,并分析写入该存储器中的数据,并将符合该第一触发条件起一预定长度的数据暂存于该第一写入区,且停止再写入数据至该第一写入区;将符合该第二触发条件起一预定长度的数据暂存于该第二写入区,且停止再写入数据至该第二写入区。

Description

逻辑分析仪的数据读取及写入其存储器的方法
技术领域
本发明与逻辑分析仪有关,尤其是一种逻辑分析仪的数据读取及写入其存储器的方法。
背景技术
随着数字科技的进步,如电子芯片、液晶屏幕(LCD)的图像处理芯片、互补性金属氧化物半导体(Complementary Metal-Oxide Semiconductor,CMOS)、以及电荷耦合元件(Charge Coupled Device,CCD)等使用数字数据传输数据的电子装置日渐普及。
当研发人员在研发具有上述电子装置时,通常会利用逻辑分析仪来提取电子装置所输出的数据中的数字数据,并通过分析上述所提取的数字数据,来判定上述电子装置的设计是否正常。
而市面上出售的逻辑分析仪通常是以放满存储器的方式来提取电子装置输出的数字数据,但实际上,研发人员需要的数据仅为所提取的数字数据中的一小部分而已,而使得上述的提取及储存方法不仅会造成存储器的使用效率低下,亦会降低研发人员分析数字数据的效率。因此,现有逻辑分析仪所使用的数据读取及写入其存储器的方法仍未臻完善,且尚有待改进之处。
发明内容
有鉴于此,本发明的主要目的在于提供一种逻辑分析仪的数据读取及写入其存储器的方法,不仅可以增加存储器的使用效率,且仅针对有需求的数据进行读取及写入并暂存,而可不须浪费时间进行其他不必要数据的分析,进而能提升研发人员分析数字数据的效率。
为了达到上述目的,本发明提供一种逻辑分析仪的数据读取及写入其存储器的方法,该方法包含下列步骤:
A.划分该存储器为至少一第一写入区以及一第二写入区;
B.建立一第一触发条件以及一第二触发条件;
C.持续读取一数字数据并写入该存储器中;
D.分析写入该存储器中的数据,并将符合该第一触发条件起一预定长度的数据暂存于该第一写入区,且停止再写入数据至该第一写入区;将符合该第二触发条件起一预定长度的数据暂存于该第二写入区,且停止再写入数据至该第二写入区。
依据上述构思,步骤A中所划分的该第一写入区具有一第一长度,而该第二写入区具有一第二长度;另外,步骤D中,暂存于该第一写入区的数据的长度不大于该第一长度;而暂存于该第二写入区的数据的长度不大于该第二长度。
依据上述构思,步骤A中,所述的该第一长度等于该第二长度。
依据上述构思,步骤A中,所述的该第一长度不等于该第二长度。
依据上述构思,步骤B中,所述的该第一触发条件等于该第二触发条件。
依据上述构思,步骤B中,所述的该第一触发条件不等于该第二触发条件。
依据上述构思,步骤D中,以一第一采样频率写入并暂存数据至该第一写入区,并以一第二采样频率写入并暂存数据至该第二写入区,且该第一采样频率等于该第二采样频率。
依据上述构思,步骤D中,以一第一采样频率写入并暂存数据至该第一写入区,并以一第二采样频率写入并暂存数据至该第二写入区,且该第一采样频率不等于该第二采样频率。
依据上述构思,步骤D写入并暂存数据至该第一写入区时、以及写入并暂存数据至该第二写入区时,同时暂存提取数据时的时间点。
依据上述构思,步骤D中写入并暂存提取数据时与读取数据起始时、或与前一次写入并暂存数据时之间的时间间隔。
依据上述构思,以一计数器所计算的次数作为储存时间点的依据,且该计数器每间隔一预定时间计数一次。
依据上述构思,以计算各种预定数据的产生次数与产生时间相乘后的总和作为储存时间点的依据。
依据上述构思,步骤C中,该数据持续于该第一写入区写入并覆盖,而当步骤D中分析到该数据中符合第一触发条件时,则将符合该第一触发条件起该预定长度的数据暂存于该第一写入区,且停止再写入数据至该第一写入区。
依据上述构思,步骤C中,所接收的数据于该第二写入区写入并覆盖,而当步骤D中分析到该数据中符合第二触发条件时,则将符合该第二触发条件起该预定长度的数据暂存于该第二写入区,且停止再写入数据至该第二写入区。
依据上述构思,步骤D中,可设定暂存于该第一写入区的数据的长度。
依据上述构思,步骤D中,可设定暂存于该第二写入区的数据的长度。
依据上述构思,步骤C中,先将所读取的数据写入该存储器的该第一写入区中,且当步骤D停止再写入数据至该第一写入区后,再开始将所读取的数据写入该存储器的该第二写入区中。
依据上述构思,步骤C中,将所读取的数据分别同时写入该第一写入区与该第二写入区中。
由此,通过上述数据提取及储存方法的设计,便可通过多段储存的方式来大幅地增加存储器的使用效率,且进而能提升研发人员分析数字数据的效率。
附图说明
图1为本发明较佳实施例的流程图。
图2为本发明步骤A及步骤B的示意图。
图3为本发明步骤C的示意图。
图4为本发明步骤D的示意图。
图5为以不同采样频率采样后得到的波型图。
【主要元件符号说明】
R存储器
S数据
D1第一写入区
D2第二写入区
L1第一长度
L2第二长度
O1第一触发条件
O2第二触发条件
DAT1数据
DAT2数据
CK1第一采样频率
CK2第二采样频率
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明进一步详细说明。
请参阅图1,本发明较佳实施例逻辑分析仪的数据读取及写入其存储器的方法包含以下步骤:
A.请参阅图2,划分该存储器R为至少一第一写入区D1以及一第二写入区D2,且该第一写入区D1具有一第一长度L1,而该第二写入区D2具有一第二长度L2。本实施例中,设定该第一长度L1不等于该第二长度L2,但不以此为限,亦可依提取需求改为设定该第一长度L1等于该第二长度L2。
B.设定一第一触发条件O1以及一第二触发条件O2,另外,本实施例中,该第一触发条件O1对应该第一写入区D1,而该第二触发条件O2对应该第二写入区D2,但不以此为限。再者,本实施例中,设定该第一触发条件O1不等于该第二触发条件O2,以达到多阶触发的设计,但不以此为限,亦可依据提取需求,改为设定该第一触发条件O1等于该第二触发条件O2,而达到单阶触发的目的。
C.如图3所示,持续读取一电子装置所产生的数字数据S,并将其写入该存储器R中;但实际上,可实施的数量并不以一台为限,亦可依研发或侦测需求而接收两台或两台以上电子装置所产生的数字数据。
D.分析写入该存储器R中的数据,并将符合该第一触发条件O1起一预定长度的数据DAT1暂存于该第一写入区D1(如图3所示),且停止再写入数据S至该第一写入区D1;将符合该第二触发条件O2起一预定长度的数据DAT2暂存于该第二写入区D2(如图4所示),且停止再写入数据至该第二写入区。本实施例中,所读取的数据S在未分析是否符合该第一触发条件O1前,该数据S持续于储存在第一写入区D1,并当存储空间已满时将新接收的数据S从头写入并覆盖旧数据,以一类环形方式进行新数据写入将旧数据覆盖的操作,而当将分析符合该第一触发条件O1起一预定长度的数据DAT1暂存于该第一写入区D1,而停止再写入数据S至该第一写入区D1后,再开始将所读取的数据S以类环形的方式写入该存储器R的该第二写入区D2中,从而达到分段使用的目的,但可实施的方法并不以此为限,也可以是将所读取的数据S分别同时写入该第一写入区D1与该第二写入区D2中,从而达到使该第一写入区D1与该第二写入区D2同时独立操作的目的。
值得一提的是,在将数据DAT1(数据DAT2)暂存至该第一写入区D1(该第二写入区D2)时,更可自由调整与设定所暂存的该数据DAT1(数据DAT2)的长度,本实施例中,以设定所提取的数据DAT1(数据DAT2)占该第一写入区D1(该第二写入区D2)多少百分比的方式来设定该数据DAT1(数据DAT2)暂存于该第一写入区D1(该第二写入区D2)中的长度。举例而言,若欲暂存数据的大小设定为百分之六十,则当该数据S分析符合触发条件后,则写入并暂存长度为该第一写入区D1百分之六十储存空间的数据,接着所接收的数据S则持续覆写另一写入区。上述百分比设定方式为本发明一较佳实施例,但不以此为限,也可通过设定长度值、或是其它可行的方式来达到相同的目的。
另外,本实施例中,步骤D中,是以一第一采样频率CK1写入并暂存该数据DAT1至该第一写入区D1,且以一第二采样频率CK2写入并暂存该数据DAT2至该第二写入区D2,且该第一采样频率CK1不等于该第二采样频率CK2,而可使不同写入区可具有不同的分析效果,举例而言,请参阅图5,设定该第一触发条件等于该第二触发条件,并设定第一采样频率CK1大于第二采样频率CK2。此时,因为触发条件相等,数据DAT1与数据DAT2会同时分别暂存于该第一写入区D1以及第二写入区D2,但因写入时的采样频率存在差异,研发人员便可在不同频率下研究及分析该第一写入区D1以及第二写入区D2中信号波型的变化与不同。当然,在实际实施中并不以上述为限,也可依提取需求改为设定该第一采样频率CK1等于该第二采样频率CK2来达到本发明的目的。
另外,由图3及图4可看出,本实施例中所写入并暂存的数据DAT1、DAT2的长度虽皆等同于所对应的各写入区D1、D2的长度,但实际上,每次在写入并暂存数据时,有可能在写入当中再次触发下一次的触发条件,而使得每次所写入并暂存的数据有可能小于对应的写入区的长度。
再者,为能使得研发人员更了解该第一写入区D1以及该第二写入区D2所暂存数据DAT1、DAT2的时间,步骤D数据DAT1写入并暂存至该第一写入区D1时、以及写入并暂存数据DAT2至该第二写入区D2时,都会同时储存写入并暂存数据时的时间点。本实施例中,为储存暂存该数据DAT1时与开始读取数据S时的时间间隔、以及储存暂存该数据DAT2时与暂存该数据DAT1(即前一次提取数据)时之间的时间间隔当作记录时间点的依据,但不以此为限,也可利用记录操作系统的时间来当作记录时间点的依据。而于本实施例中,以计算各种预定数据的产生次数与产生时间相乘后的总和作为储存时间点的依据。举例而言,当暂存该数据DAT2时与暂存该数据DAT1时之间的数据中,区分有第一预定数据以及第二预定数据,而其中的第一预定数据出现过N次,且每次循环时间为T1;而第二预定数据出现过M次,且每次循环时间为T2,便可通过记录N×T1+M×T2的结果作为储存时间间隔的依据。当然,除使用上述计算方式外,也可通过记录以一计数器所计算的次数作为储存时间点的依据,而该计数器每间隔一预定时间计数一次。举例而言,系统的计数器每经过T3时间后计数一次,暂存该数据DAT1时至暂存该数据DAT2之间,计数器总共跳了P次,这样便可储存所记录P×T3的结果作为时间间隔的依据。
由此,综合以上所述可得知,本发明所述的数据提取及储存方法,不仅可以能分段储存,更可自由地设定各写入区的长度、触发条件、以及采样频率,使得存储器在规划及使用上能更加地弹性,而可大幅地增加存储器的使用效率,且上述的方法仅针对有需求的数据进行提取并储存,而可不须浪费时间进行其他不必要数据的分析,进而能有效地提升研发人员分析数据的效率。
必须说明的是,以上所述仅为本发明较佳可行实施例而已,并不以将存储器区分成两段为限,实际上,也可依需求将存储器区分三段、四段、或是四段以上的方式来达到本发明的目的,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (19)

1.一种逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,包含以下步骤:
A.划分该存储器为至少一第一写入区以及一第二写入区;
B.建立一第一触发条件以及一第二触发条件;
C.持续读取一数字数据并写入该存储器中;
D.分析写入该存储器中的数据,并将符合该第一触发条件起一预定长度的数据暂存于该第一写入区,且停止再写入数据至该第一写入区;将符合该第二触发条件起一预定长度的数据暂存于该第二写入区,且停止再写入数据至该第二写入区。
2.如权利要求1所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤A中所划分的该第一写入区具有一第一长度,而该第二写入区具有一第二长度;另外,步骤D中,暂存于该第一写入区的数据的长度不大于该第一长度;而暂存于该第二写入区的数据的长度不大于该第二长度。
3.如权利要求2所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤A中,所述的该第一长度等于该第二长度。
4.如权利要求2所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤A中,所述的该第一长度不等于该第二长度。
5.如权利要求1所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤B中,所述的该第一触发条件等于该第二触发条件。
6.如权利要求1所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤B中,所述的该第一触发条件不等于该第二触发条件。
7.如权利要求1所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤D中,以一第一采样频率写入并暂存数据至该第一写入区,并以一第二采样频率写入并暂存数据至该第二写入区,且该第一采样频率等于该第二采样频率。
8.如权利要求1所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤D中,以一第一采样频率写入并暂存数据至该第一写入区,并以一第二采样频率写入并暂存数据至该第二写入区,且该第一采样频率不等于该第二采样频率。
9.如权利要求1所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,该第一采样频率大于该第二采样频率。
10.如权利要求1所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤D写入并暂存数据至该第一写入区时、以及写入并暂存数据至该第二写入区时,同时暂存提取数据时的时间点。
11.如权利要求10所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤D中写入并暂存提取数据时与读取数据起始时、或与前一次写入并暂存数据时之间的时间间隔。
12.如权利要求10所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,以一计数器所计算的次数作为储存时间点的依据,且该计数器每间隔一预定时间计数一次。
13.如权利要求10所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,以计算各种预定数据的产生次数与产生时间相乘后的总和作为储存时间点的依据。
14.如权利要求1所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤C中,该数据持续于该第一写入区写入并覆盖,而当步骤D中分析到该数据中符合第一触发条件时,则将符合该第一触发条件起该预定长度的数据暂存于该第一写入区,且停止再写入数据至该第一写入区。
15.如权利要求1所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤C中,所接收的数据于该第二写入区写入并覆盖,而当步骤D中分析到该数据中符合满足第二触发条件时,则将符合该第二触发条件起该预定长度的数据暂存于该第二写入区,且停止再写入数据至该第二写入区。
16.如权利要求1所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤D中,设定暂存于该第一写入区的数据的长度。
17.如权利要求1所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤D中,设定暂存于该第二写入区的数据的长度。
18.如权利要求1所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤C中,先将所读取的数据写入该存储器的该第一写入区中,且当步骤D停止再写入数据至该第一写入区后,再开始将所读取的数据写入该存储器的该第二写入区中。
19.如权利要求1所述的逻辑分析仪的数据读取及写入其存储器的方法,其特征在于,其中,步骤C中,将所读取的数据分别同时写入该第一写入区与该第二写入区中。
CN201210047257.3A 2012-02-28 2012-02-28 逻辑分析仪的数据读取及写入其存储器的方法 Expired - Fee Related CN103294602B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210047257.3A CN103294602B (zh) 2012-02-28 2012-02-28 逻辑分析仪的数据读取及写入其存储器的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210047257.3A CN103294602B (zh) 2012-02-28 2012-02-28 逻辑分析仪的数据读取及写入其存储器的方法

Publications (2)

Publication Number Publication Date
CN103294602A true CN103294602A (zh) 2013-09-11
CN103294602B CN103294602B (zh) 2016-04-13

Family

ID=49095520

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210047257.3A Expired - Fee Related CN103294602B (zh) 2012-02-28 2012-02-28 逻辑分析仪的数据读取及写入其存储器的方法

Country Status (1)

Country Link
CN (1) CN103294602B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106055467A (zh) * 2015-04-13 2016-10-26 Arm 有限公司 逻辑分析
CN107132993A (zh) * 2016-02-26 2017-09-05 高德软件有限公司 一种将数据写入内存的方法及装置
CN112541313A (zh) * 2020-12-24 2021-03-23 山东高云半导体科技有限公司 为逻辑分析态配置触发表达式的方法和装置

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4550387A (en) * 1981-12-15 1985-10-29 Sony/Tektronix Corporation Circuit for detecting the occurrence of a plurality of signals in a predetermined sequence
US5144225A (en) * 1989-03-31 1992-09-01 Schlumberger Technologies, Inc. Methods and apparatus for acquiring data from intermittently failing circuits
US5608866A (en) * 1994-04-08 1997-03-04 Nec Corporation System for measuring and analyzing operation of information processor
CN1723442A (zh) * 2002-10-21 2006-01-18 孕龙科技股份有限公司 一种逻辑分析仪及其方法
CN1774700A (zh) * 2003-04-08 2006-05-17 孕龙科技股份有限公司 逻辑分析仪的资料撷取处理方法及其装置
US20070047458A1 (en) * 2005-08-02 2007-03-01 Richard Adkisson Timestamp generator
US20070220352A1 (en) * 2006-02-28 2007-09-20 Hernandez Adrian M Method and apparatus for measuring signals in a semiconductor device
US20080240370A1 (en) * 2007-04-02 2008-10-02 Microsoft Corporation Testing acoustic echo cancellation and interference in VoIP telephones
CN101573210A (zh) * 2006-12-21 2009-11-04 瑞尼斯豪公司 物体检测设备和方法
US20100223502A1 (en) * 2006-02-28 2010-09-02 Gregoire Brunot Memory-based trigger generation scheme in an emulation environment
US20110047427A1 (en) * 2009-08-18 2011-02-24 James Ray Bailey Integrated Circuit Including a Programmable Logic Analyzer with Enhanced Analyzing and Debugging Capabilities and a Method Therefor

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4550387A (en) * 1981-12-15 1985-10-29 Sony/Tektronix Corporation Circuit for detecting the occurrence of a plurality of signals in a predetermined sequence
US5144225A (en) * 1989-03-31 1992-09-01 Schlumberger Technologies, Inc. Methods and apparatus for acquiring data from intermittently failing circuits
US5608866A (en) * 1994-04-08 1997-03-04 Nec Corporation System for measuring and analyzing operation of information processor
CN1723442A (zh) * 2002-10-21 2006-01-18 孕龙科技股份有限公司 一种逻辑分析仪及其方法
CN1774700A (zh) * 2003-04-08 2006-05-17 孕龙科技股份有限公司 逻辑分析仪的资料撷取处理方法及其装置
US20070047458A1 (en) * 2005-08-02 2007-03-01 Richard Adkisson Timestamp generator
US20070220352A1 (en) * 2006-02-28 2007-09-20 Hernandez Adrian M Method and apparatus for measuring signals in a semiconductor device
US20100223502A1 (en) * 2006-02-28 2010-09-02 Gregoire Brunot Memory-based trigger generation scheme in an emulation environment
CN101573210A (zh) * 2006-12-21 2009-11-04 瑞尼斯豪公司 物体检测设备和方法
US20080240370A1 (en) * 2007-04-02 2008-10-02 Microsoft Corporation Testing acoustic echo cancellation and interference in VoIP telephones
US20110047427A1 (en) * 2009-08-18 2011-02-24 James Ray Bailey Integrated Circuit Including a Programmable Logic Analyzer with Enhanced Analyzing and Debugging Capabilities and a Method Therefor

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106055467A (zh) * 2015-04-13 2016-10-26 Arm 有限公司 逻辑分析
CN106055467B (zh) * 2015-04-13 2021-04-30 Arm 有限公司 包括逻辑分析器电路的装置和逻辑分析方法
CN107132993A (zh) * 2016-02-26 2017-09-05 高德软件有限公司 一种将数据写入内存的方法及装置
CN112541313A (zh) * 2020-12-24 2021-03-23 山东高云半导体科技有限公司 为逻辑分析态配置触发表达式的方法和装置
CN112541313B (zh) * 2020-12-24 2022-03-11 山东高云半导体科技有限公司 为逻辑分析态配置触发表达式的方法和装置

Also Published As

Publication number Publication date
CN103294602B (zh) 2016-04-13

Similar Documents

Publication Publication Date Title
CN107133011B (zh) 一种示波记录仪的多通道数据存储方法
CN102521953B (zh) 卫星测控不可见弧段遥测参数记录与下传方法
CN103294602A (zh) 逻辑分析仪的数据读取及写入其存储器的方法
CN101144840A (zh) 一种电网过电压信号变频采样方法
CN104635266A (zh) 一种基于偏移距-方位角域的多维道集显示方法以及系统
CN103869127A (zh) 一种具有轨迹显示功能的数字示波器
TWI500946B (zh) Logic analyzer to read and write its memory method
CN102968513A (zh) 一种基于fpga的高速数字信号采集与分析方法
CN104160385A (zh) 具有门控逻辑的输入捕获周边装置
CN204759416U (zh) 一种气井综合采气曲线及其分析系统
CN103034652A (zh) 一种数据分析处理方法及系统
CN103677566A (zh) 图片编辑方法和装置
TWI553323B (zh) Data Processing and Display Method of Logical Analysis System
CN103336458B (zh) 采集时间控制模式下的多线程数据采集系统同步控制方法
CN108267982A (zh) 一种仿真平台数字量通用采集方法
CN102110247A (zh) 专利申请人区域技术发展趋势分析系统
CN112215256A (zh) 一种低压配电网多源数据处理方法
CN107807731A (zh) 一种用于低功耗蓝牙芯片的数据捕捉和状态分析的方法
CN104730307A (zh) 灰度等级数字示波器及其波形处理模块和方法
CN104317585A (zh) 一种可定制的软件录波设计方法
CN202372572U (zh) 一种可视化多路跳变脉冲测量虚拟逻辑分析器
CN203177872U (zh) 一种测量/测试仪器电参数自动记录模块
CN105702301A (zh) 一种抓取闪存有效信号的方法及系统以及逻辑分析仪
CN102435465A (zh) 基于rfid的记忆式废水留样装置及其应用方法
CN116661861A (zh) 一种多通道高速并行数据任意倍数抽点方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160413

CF01 Termination of patent right due to non-payment of annual fee