CN103166747A - 一种harq合并的方法及装置 - Google Patents
一种harq合并的方法及装置 Download PDFInfo
- Publication number
- CN103166747A CN103166747A CN2011104182166A CN201110418216A CN103166747A CN 103166747 A CN103166747 A CN 103166747A CN 2011104182166 A CN2011104182166 A CN 2011104182166A CN 201110418216 A CN201110418216 A CN 201110418216A CN 103166747 A CN103166747 A CN 103166747A
- Authority
- CN
- China
- Prior art keywords
- harq
- merges
- data
- ddr2
- merging
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0053—Allocation of signaling, i.e. of overhead other than pilot signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1829—Arrangements specially adapted for the receiver end
- H04L1/1835—Buffer management
- H04L1/1845—Combining techniques, e.g. code combining
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1812—Hybrid protocols; Hybrid automatic repeat request [HARQ]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1867—Arrangements specially adapted for the transmitter end
- H04L1/1874—Buffer management
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1867—Arrangements specially adapted for the transmitter end
- H04L1/1896—ARQ related signaling
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
- H04L25/067—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing soft decisions, i.e. decisions together with an estimate of reliability
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0001—Arrangements for dividing the transmission path
- H04L5/0003—Two-dimensional division
- H04L5/0005—Time-frequency
- H04L5/0007—Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L67/00—Network arrangements or protocols for supporting network services or applications
- H04L67/50—Network services
- H04L67/56—Provisioning of proxy services
- H04L67/568—Storing data temporarily at an intermediate stage, e.g. caching
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Power Engineering (AREA)
- Mobile Radio Communication Systems (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
本发明涉及通信领域,提供了一种HARQ合并的方法,包括,接收外界配置的HARQ合并的相关参数,以及计算DDR2切换的标识ddr2switch,获取HARQ合并前后的地址;根据所述相关参数和HARQ合并前后的地址判断是否需要做HARQ合并,若需要则读取DDR2中的数据,将所述数据存入第一数据缓存RAMA中;进行HARQ合并计算,并将计算结果存入第二数据缓存RAMB中。本发明还提供了一种HARQ合并的装置。采用上述技术方案,基于最新的干扰抵消算法,极大提高了译码成功的概率;节省了DDR2的存储空间,提高了读写效率。
Description
技术领域
本发明涉及通信领域,特别地涉及一种HARQ(Hybrid Automatic RepeatRequest,混合自动重传请求)合并的方法及装置。
背景技术
在第三代移动通信系统UMTS(Universal Mobile TelecommunicationsSystem,通用移动通信系统)的HSUPA(high speed uplink packet access,高速上行链路分组接入)业务中,如图1所示,是E-DCH(Enhanced DedicatedChannel,增强型上行链路)信道符号级解码的流程图,具体包括解交织步骤、解速率匹配步骤、HARQ合并步骤、Turbo译码步骤以及CRC校验步骤。其中HARQ合并位于解速率匹配和TURBO译码之间,HARQ合并是一种多等停并行重传操作技术。它结合了FEC(Forward Error Correction,前向纠错)和ARQ(Automatic Repeat Request,自动重传请求)的特点,在HARQ重传机制中,UE发送一个数据包,当NodeB正确接收并且循环冗余校验(CRC)正确后,就会返回一个正确解码指示ACK,否则发回误块指示NACK。UE在收到NACK后,需要将相应的数据包在物理层重传。利用重传前后的两个或多个数据包的信息,将它们一起用于信道译码,从而尽量增大译码成功概率的过程。
HSUPA增强型上行链路E-DCH信道利用增量冗余技术来实现HARQ合并。例如,由于在重传时数据包中增加了为物理层软合并提供信息的增量冗余信息,所以,即使在初次传输的编码率(Coding Rate)很高的情况下,也会降低最终整体传输的编码速率。这样,既可以不为系统带来负荷上的负担,还能够带来足够的重传系增益。即同时为系统带来功率增益和编码增益。
NodeB控制的HARQ使错误的数据可以快速重传,从而降低了由RLC层重传带来的时延,可改善时延QoS特性。而且,链路可以容忍更高的误块率(BLER),即相应终端发射功率降低,从而在相同系统负荷下可以支持更多的用户,系统吞吐量也相应提高。
即使这样,现有技术仍然存在以下技术问题:不支持最新的干扰抵消算法,速率高的用户干扰很大,会影响HARQ合并的性能;基于软件实现,在HARQ合并大数据量DDR2的搬移过程中,数据处理效率不高。
发明内容
本发明解决的技术问题在于提供了一种HARQ合并的方法,以解决现有技术中HARQ合并中存在的问题;同时,还提供了一种HARQ合并的装置。
为解决上述问题,本发明提供了一种HARQ合并的方法,包括,
接收外界配置的HARQ合并的相关参数,以及计算DDR2切换的标识ddr2switch,获取HARQ合并前后的地址;
根据所述相关参数和HARQ合并前后的地址判断是否需要做HARQ合并,若需要则读取DDR2中的数据,将所述数据存入第一数据缓存RAMA中;
进行HARQ合并计算,并将计算结果存入第二数据缓存RAMB中。
进一步地,上述方法中,接收外界配置的HARQ合并的相关参数包括,当前用户是否为新包记为new_ue,当前状态为同一个用户的第几次解e_demodnum,是否做HARQ合并标记harq_en,HARQ重传次数harq_num,HARQ合并的地址harq_addr,HARQ合并的两个增益因子b1,b2。
进一步地,上述方法中,所述计算DDR2切换的标识ddr2switch,获取HARQ合并前后的地址具体为,
根据ddr2swtich和harq_addr获得HARQ合并前后的地址;其中,ddr2swtich参数为DDR2是否乒乓切换的标识,ddr2swtich1为下一次DDR2是否乒乓切换的标识;
若为新包,则ddr2switch赋值为0。
若执行Harq合并且Demodnum==01,则将ddr2switch1的值赋值给ddr2switch,否则ddr2switch保持不变;
若为新包,则ddr2switch1赋值为1;若执行harq合并并且Demodnum=01,则ddr2switch1取反;如果执行harq合并并且Demodnum≠01,则ddr2switch1保持不变。
进一步地,上述方法中,根据所述相关参数和HARQ合并前后的地址判断是否需要做HARQ合并,如果需要则读取DDR2中的数据,将数据存入数据缓存RAMA中具体为,
根据读取的是否做HARQ合并标志记为harq_en,若harq_en为1,则说明需要做HARQ合并,根据计算好的HARQ合并前的地址,读取DDR2中的数据存入RAMA中。
进一步地,上述方法中,所述进行HARQ合并计算,并将计算结果存入数据缓存RAMB中具体为,
根据接收的HARQ合并增益系数,读取RAMA中上一次HARQ合并的数据和相应的增益因子b1相乘,同时解速率匹配输出的结果和相应的增益因子b2相乘,将相乘的结果相加从而获得HARQ合并后的结果为HARQ合并前数据×b1+HARQ合并后数据×b2,并将结果存入RAMB中。
进一步地,所述方法还包括,
根据HARQ合并后的地址,将HARQ合并后RAMB中的数据搬移进HARQ DDR2中,并准备接收下一个用户。
本发明还提供了一种HARQ合并的装置,包括,
参数控制单元,用于接收外界配置的HARQ合并的相关参数,以及计算DDR2切换的标识ddr2switch,获取HARQ合并前后的地址;
数据缓存单元,用于根据所述相关参数和HARQ合并前后的地址判断是否需要做HARQ合并,若需要则读取DDR2中的数据,将所述数据存入第一数据缓存RAMA中;
累加单元,用于进行HARQ合并计算,并将计算结果存入第二数据缓存RAMB中。
进一步地,上述装置中,所述参数控制单元接收的外界配置的HARQ合并的相关参数包括,当前状态为同一个用户的第几次解e_demodnum,是否做HARQ合并标记harq_en,HARQ重传次数harq_num,HARQ合并的地址harq_addr,HARQ合并的两个增益因子b1,b2。
进一步地,上述装置中,所述累加单元,还用于根据HARQ合并后的地址,将HARQ合并后RAMB中的数据搬移进HARQ DDR2中,并准备接收下一个用户。
与现有的技术相比,采用上述技术方案,基于最新的干扰抵消算法,即同一个用户支持多次解,包括一次解,二次解,重解;在译码的过程中将干扰信号减除,极大提高了译码成功的概率;在DDR2搬移过程采用动态切换DDR2的方式,节省了DDR2的存储空间,同时减少DDR2频繁读写的次数,提高读写效率;支持HARQ合并系数灵活可配。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是E-DCH信道符号级解码的流程图;
图2是本发明第二实施例流程图;
图3是简单DDR2搬移的示意图;
图4是优化后DDR2搬移的示意图;
图5是本发明第二实施例结构图。
具体实施方式
为了使本发明所要解决的技术问题、技术方案及有益效果更加清楚、明白,以下结合附图和实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
如图2所示,是本发明第二实施例流程图,提供了一种HARQ的合并方法,具体包括,
步骤S201,接收外界配置的HARQ合并的相关参数;
作为一个示例,外界配置的HARQ合并的参数包括:当前用户是否为新包记为new_ue;当前状态为同一个用户的第几次解,记为e_demodnum,同一个用户在HARQ合并译码失败后,可以重新调度,重发,一个可以发3次,第一次记为第一次解;第二次记为第二次解,第三次记为重解;e_demodnum为1标识同一个用户的一次解,e_demodnum为2标识同一个用户的二次解,e_demodnum为3标识同一个用户的重解;是否做HARQ合并记为harq_en,HARQ重传次数记为harq_num,HARQ合并的地址记为harq_addr,HARQ合并的两个增益因子分别记为b1,b2;
HARQ合并增益因子决定着译码信息的增益、系统的性能的优劣,根据信道质量不同,可能采用不同的HARQ合并增益因子。在该实施例中接收的HARQ合并的增益因子默认为:
在本实施例中也支持配置其它的HARQ合并的系数。
步骤S202,计算DDR2切换的标识ddr2switch,进而获取HARQ合并前后的地址;
作为一个示例,因为支持最新的干扰抵消算法,即支持一次解,二次解,重解,因此需要保存两次最新传输的数据来做HARQ合并。由于HARQ支持8个2ms进程,4个10ms进程,如果用户数很多则需要的空间非常大,如图3所示,是简单DDR2搬移的示意图,合并前开辟两块一样大的空间,HARQ合并后开辟一块大的空间。其中HARQ合并前存储了前一次HARQ合并的数据和更前一次HARQ合并的数据。如果当前传输e_dedmodnum为01,则取前一次的HARQ合并的数据和当前的数据做HARQ合并即可,如果当前传输为第二次解或重解,则取更前一次数据和本次数据做HARQ合并。HARQ合并后的数据存入合并后的DDR2中,同时数据还需要存入一份到HARQ前的DDR2中,这样DDR2空间非常大,且搬移次数过多,带宽占用很大。
如图4所示,是优化后DDR2搬移的示意图,利用两块大小相等的DDR2,地址相差为一个固定引入一个DDR2乒乓切换的顺序标识,记为ddr2swtich,当ddr2swtich为0时,表示读DDR1的数据,HARQ合并后写入DDR2中;当ddr2swtich为1时,表示读取DDR2的数据,HARQ合并后写入DDR2中,从而减少DDR2的存储空间以及DDR2搬移的次数。
ddr2switch计算的方法如下:
ddr2swtich参数记为DDR2是否乒乓切换的标识,ddr2swtich1为下一次DDR2是否乒乓切换的标识。
(1)ddr2switch参数的值
计算过程:
如果new_ue为1,则为新包,则ddr2switch赋值为0。
如果new_ue为0,则进一步判断
如果harq_en=1执行Harq合并且Demodnum==01,则将ddr2switch1的值赋值给ddr2switch,其他情况则保持;
(2)ddr2switch1参数的值
计算过程:
如果new_ue为1,则为新包,则ddr2switch1赋值为1;
如果new_ue为0,则进一步判断
如果harq_en=1执行harq合并并且Demodnum=01,则ddr2switch1取反;
如果harq_en=1执行harq合并并且Demodnum≠01,则ddr2switch1保持不变;
根据ddr2swtich和harq_addr即可以获得HARQ合并前后的地址,记为harq_addr_b和harq_addr_e。
步骤S203,根据相关的参数和地址判断是否需要做HARQ合并,如果需要则读取DDR2中的数据,将数据存入数据缓存RAMA中;如果不需要则直接转入步骤S205;
作为一个示例,根据步骤S201读取的是否做HARQ合并标志记为harq_en,如果harq_en为0,则不进行相关的操作,直接转入步骤S205,如果harq_en为1,则说明需要做HARQ合并,根据步骤S202计算好的地址harq_addr_b,读取DDR2中的数据存入RAMA中。
步骤S204,进行相关的HARQ合并计算,并将计算结果存入数据缓存RAMB中;
作为一个示例,根据接收的HARQ合并增益系数,读取RAMA中上一次HARQ合并的数据和相应的增益因子b1相乘,同时解速率匹配输出的结果相关和相应的增益因子b2相乘,将相乘的结果相加从而获得HARQ合并后的结果,为HARQ前数据×b1+HARQ合并后数据×b2并将结果存入RAMB中。
步骤S205,根据HARQ合并后的地址,将数据搬移进HARQ DDR2中,并准备接收下一个用户。
作为一个示例,根据参数控制单元计算的地址harq_addr_e,将HARQ合并后RAMB中的数据搬入DDR2中,完成本次HARQ合并处理,待下一次新的HARQ合并。
作为上述实施例的具体方案,上述实施例的可以具体实现为:
(1)接收外界配置的HARQ合并的参数e_demodnum,harq_en,harq_num,harq_addr,b1,b2;假设e_demodnum为01,harq_en为1,harq_num为7,harq_addr为51609700;
(2)根据harq_num为7得到b1,b2为0和2。假设前一个ddr2switch1为1则ddr2switch为0,假设harq_addr相乘为51609600,则harq_addr_e为51609700,harq_addr_b为100;
(3)根据harq_en为1,harq_addr_b为100,读取HARQ合并前的数据存入RAMA中;
(4)由于b2为2,HARQ合并前的数据右移2bit和解速率匹配后数据相加存入RAMB中;
(5)根据harq_add_e为51609700,将数据存入地址为51609700的DDR2中。
如图5所示,是本发明第二实施例结构图,提供了一种HARQ的合并装置,包括,
参数控制单元,用于接收外界配置的HARQ合并的相关参数,以及计算DDR2切换的标识ddr2switch,获取HARQ合并前后的地址;
数据缓存单元,用于根据所述相关参数和HARQ合并前后的地址判断是否需要做HARQ合并,若需要则读取DDR2中的数据,将所述数据存入第一数据缓存RAMA中;
累加单元,用于进行HARQ合并计算,并将计算结果存入第二数据缓存RAMB中。
上述装置中,所述参数控制单元接收的外界配置的HARQ合并的相关参数包括,当前状态为同一个用户的第几次解e_demodnum,是否做HARQ合并标记harq_en,HARQ重传次数harq_num,HARQ合并的地址harq_addr,HARQ合并的两个增益因子b1,b2。
上述装置中,所述累加单元,还用于根据HARQ合并后的地址,将HARQ合并后RAMB中的数据搬移进HARQ DDR2中,并准备接收下一个用户。
上述说明示出并描述了本发明的一个优选实施例,但如前所述,应当理解本发明并非局限于本文所披露的形式,不应看作是对其他实施例的排除,而可用于各种其他组合、修改和环境,并能够在本文所述发明构想范围内,通过上述教导或相关领域的技术或知识进行改动。而本领域人员所进行的改动和变化不脱离本发明的精神和范围,则都应在本发明所附权利要求的保护范围内。
Claims (9)
1.一种HARQ合并的方法,其特征在于,包括,
接收外界配置的HARQ合并的相关参数,以及计算DDR2切换的标识ddr2switch,获取HARQ合并前后的地址;
根据所述相关参数和HARQ合并前后的地址判断是否需要做HARQ合并,若需要则读取DDR2中的数据,将所述数据存入第一数据缓存RAMA中;
进行HARQ合并计算,并将计算结果存入第二数据缓存RAMB中。
2.根据权利要求2所述的方法,其特征在于,当前用户是否为新包记为new_ue;接收外界配置的HARQ合并的相关参数包括,当前状态为同一个用户的第几次解e_demodnum,是否做HARQ合并标记harq_en,HARQ重传次数harq_num,HARQ合并的地址harq_addr,HARQ合并的两个增益因子b1,b2。
3.根据权利要求2所述的方法,其特征在于,所述计算DDR2切换的标识ddr2switch,获取HARQ合并前后的地址具体为,
根据ddr2swtich和harq_addr获得HARQ合并前后的地址;其中,ddr2swtich参数为DDR2是否乒乓切换的标识,ddr2swtich1为下一次DDR2是否乒乓切换的标识;
若new_ue为1,所述当前用户为新包,则ddr2switch赋值为0。
若harq_en=1执行Harq合并且Demodnum==01,则将ddr2switch1的值赋值给ddr2switch,否则ddr2switch保持不变;
在new_ue为1时,所述当前用户为新包,则ddr2switch1赋值为1;在new_ue为0时,若harq_en=1执行harq合并并且Demodnum=01,则ddr2switch1取反;如果harq_en=1执行harq合并并且Demodnum≠01,则ddr2switch1保持不变。
4.根据权利要求3所述的方法,其特征在于,根据所述相关参数和HARQ合并前后的地址判断是否需要做HARQ合并,如果需要则读取DDR2中的数据,将数据存入数据缓存RAMA中具体为,
根据读取的是否做HARQ合并标志记为harq_en,若harq_en为1,则说明需要做HARQ合并,根据计算好的HARQ合并前的地址,读取DDR2中的数据存入RAMA中。
5.根据权利要求4所述的方法,其特征在于,所述进行HARQ合并计算,并将计算结果存入数据缓存RAMB中具体为,
根据接收的HARQ合并增益系数,读取RAMA中上一次HARQ合并的数据和相应的增益因子b1相乘,同时解速率匹配输出的结果和相应的增益因子b2相乘,将相乘的结果相加从而获得HARQ合并后的结果为HARQ合并前数据×b1+HARQ合并后数据×b2,并将结果存入RAMB中。
6.根据权利要求1至5任一所述的方法,其特征在于,所述方法还包括,
根据HARQ合并后的地址,将HARQ合并后RAMB中的数据搬移进HARQ DDR2中,并准备接收下一个用户。
7.一种HARQ合并的装置,其特征在于,包括,
参数控制单元,用于接收外界配置的HARQ合并的相关参数,以及计算DDR2切换的标识ddr2switch,获取HARQ合并前后的地址;
数据缓存单元,用于根据所述相关参数和HARQ合并前后的地址判断是否需要做HARQ合并,若需要则读取DDR2中的数据,将所述数据存入第一数据缓存RAMA中;
累加单元,用于进行HARQ合并计算,并将计算结果存入第二数据缓存RAMB中。
8.根据权利要求7所述的装置,其特征在于,所述参数控制单元接收的外界配置的HARQ合并的相关参数包括,当前状态为同一个用户的第几次解e_demodnum,是否做HARQ合并标记harq_en,HARQ重传次数harq_num,HARQ合并的地址harq_addr,HARQ合并的两个增益因子b1,b2。
9.根据权利要求8所述的装置,其特征在于,
所述累加单元,还用于根据HARQ合并后的地址,将HARQ合并后RAMB中的数据搬移进HARQ DDR2中,并准备接收下一个用户。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110418216.6A CN103166747B (zh) | 2011-12-14 | 2011-12-14 | 一种harq合并的方法及装置 |
PCT/CN2012/074291 WO2013086825A1 (zh) | 2011-12-14 | 2012-04-18 | 一种harq合并的方法及装置 |
US14/364,671 US9444601B2 (en) | 2011-12-14 | 2012-04-18 | Method and device to determine when to perform hybrid automatic repeat request (HARQ) combination |
EP12857417.5A EP2782283B1 (en) | 2011-12-14 | 2012-04-18 | Harq combination method and device |
JP2014546283A JP6005756B2 (ja) | 2011-12-14 | 2012-04-18 | Harq組み合わせ方法及び装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110418216.6A CN103166747B (zh) | 2011-12-14 | 2011-12-14 | 一种harq合并的方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103166747A true CN103166747A (zh) | 2013-06-19 |
CN103166747B CN103166747B (zh) | 2017-12-29 |
Family
ID=48589504
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110418216.6A Active CN103166747B (zh) | 2011-12-14 | 2011-12-14 | 一种harq合并的方法及装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US9444601B2 (zh) |
EP (1) | EP2782283B1 (zh) |
JP (1) | JP6005756B2 (zh) |
CN (1) | CN103166747B (zh) |
WO (1) | WO2013086825A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021082429A1 (zh) * | 2019-10-30 | 2021-05-06 | 紫光展锐(重庆)科技有限公司 | 数据存储方法及装置 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104753653B (zh) * | 2013-12-31 | 2019-07-12 | 中兴通讯股份有限公司 | 一种解速率匹配的方法、装置和接收侧设备 |
US9960885B2 (en) * | 2016-02-16 | 2018-05-01 | Samsung Electronics Co., Ltd | Method and apparatus for hybrid automatic repeat requests (HARQ) processing for retransmissions with unknown data length |
KR20180091527A (ko) * | 2017-02-07 | 2018-08-16 | 삼성전자주식회사 | 무선 셀룰라 통신 시스템에서 제어 및 데이터 정보 전송방법 및 장치 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005285037A (ja) * | 2004-03-31 | 2005-10-13 | Nec Corp | データ処理装置およびその処理方法ならびにプログラムおよび携帯電話装置 |
WO2007015455A1 (ja) * | 2005-08-01 | 2007-02-08 | Nec Corporation | Hs-pdschデコーダ及びそれを搭載した移動式無線通信装置 |
CN101034961A (zh) * | 2007-04-11 | 2007-09-12 | 重庆重邮信科(集团)股份有限公司 | 多进程harq技术ir缓存的管理方法及装置 |
WO2008116121A1 (en) * | 2007-03-21 | 2008-09-25 | Qualcomm Incorporated | Detection validation of a h-arq acknowledgment by data combining and re-decoding |
US20080276147A1 (en) * | 2007-05-04 | 2008-11-06 | Gwang-Hyun Gho | System and method for performing a harq operation in an ofdm-based receiver |
WO2009075899A1 (en) * | 2007-12-13 | 2009-06-18 | Qualcomm Incorporated | Coding block based harq combining for ofdma systems |
US7730382B2 (en) * | 2005-12-02 | 2010-06-01 | Beceem Communications Inc. | Method and system for managing memory in a communication system using hybrid automatic repeat request (HARQ) |
CN102208966A (zh) * | 2010-03-30 | 2011-10-05 | 中兴通讯股份有限公司 | 一种harq合并器和harq数据存储方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7117421B1 (en) * | 2002-05-31 | 2006-10-03 | Nvidia Corporation | Transparent error correction code memory system and method |
US7486688B2 (en) * | 2004-03-29 | 2009-02-03 | Conexant Systems, Inc. | Compact packet switching node storage architecture employing Double Data Rate Synchronous Dynamic RAM |
US20060291743A1 (en) * | 2005-06-24 | 2006-12-28 | Suketu Partiwala | Configurable motion compensation unit |
-
2011
- 2011-12-14 CN CN201110418216.6A patent/CN103166747B/zh active Active
-
2012
- 2012-04-18 US US14/364,671 patent/US9444601B2/en active Active
- 2012-04-18 JP JP2014546283A patent/JP6005756B2/ja active Active
- 2012-04-18 WO PCT/CN2012/074291 patent/WO2013086825A1/zh active Application Filing
- 2012-04-18 EP EP12857417.5A patent/EP2782283B1/en active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005285037A (ja) * | 2004-03-31 | 2005-10-13 | Nec Corp | データ処理装置およびその処理方法ならびにプログラムおよび携帯電話装置 |
WO2007015455A1 (ja) * | 2005-08-01 | 2007-02-08 | Nec Corporation | Hs-pdschデコーダ及びそれを搭載した移動式無線通信装置 |
US7730382B2 (en) * | 2005-12-02 | 2010-06-01 | Beceem Communications Inc. | Method and system for managing memory in a communication system using hybrid automatic repeat request (HARQ) |
WO2008116121A1 (en) * | 2007-03-21 | 2008-09-25 | Qualcomm Incorporated | Detection validation of a h-arq acknowledgment by data combining and re-decoding |
CN101034961A (zh) * | 2007-04-11 | 2007-09-12 | 重庆重邮信科(集团)股份有限公司 | 多进程harq技术ir缓存的管理方法及装置 |
US20080276147A1 (en) * | 2007-05-04 | 2008-11-06 | Gwang-Hyun Gho | System and method for performing a harq operation in an ofdm-based receiver |
WO2009075899A1 (en) * | 2007-12-13 | 2009-06-18 | Qualcomm Incorporated | Coding block based harq combining for ofdma systems |
CN102208966A (zh) * | 2010-03-30 | 2011-10-05 | 中兴通讯股份有限公司 | 一种harq合并器和harq数据存储方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021082429A1 (zh) * | 2019-10-30 | 2021-05-06 | 紫光展锐(重庆)科技有限公司 | 数据存储方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
US9444601B2 (en) | 2016-09-13 |
US20140376469A1 (en) | 2014-12-25 |
EP2782283A1 (en) | 2014-09-24 |
WO2013086825A1 (zh) | 2013-06-20 |
CN103166747B (zh) | 2017-12-29 |
EP2782283A4 (en) | 2015-04-29 |
JP6005756B2 (ja) | 2016-10-12 |
EP2782283B1 (en) | 2018-06-06 |
JP2015502119A (ja) | 2015-01-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100417061C (zh) | 重传控制方法和无线通信终端设备 | |
KR100365183B1 (ko) | 비동기 이동 통신 시스템의 물리 계층에서의 적응 코딩을이용한 데이터 전송 방법 및 기지국 장치 | |
RU2387087C2 (ru) | Способ обмена данными, система для обмена данными и станция для передачи данных | |
RU2469482C2 (ru) | Способ и система для передачи данных в сети передачи данных | |
CN102158330B (zh) | Harq合并存储空间的处理方法及装置 | |
JPWO2007052719A1 (ja) | 再送制御方法及び受信側装置 | |
KR100516554B1 (ko) | 고속 순방향 패킷 접속 통신 시스템에서 프로토콜 데이터유닛 처리 방법 | |
US20070277073A1 (en) | Communication device, communication system, method of operating a communication device and ARQ feedback message | |
KR100387543B1 (ko) | 통신 단말 장치 | |
TWI659630B (zh) | 混合自動重送方法及系統 | |
EP1892874B1 (en) | Data retransmission method, communications device, and computer program | |
CN101606344A (zh) | 重发控制方法以及接收侧装置 | |
CN103166747A (zh) | 一种harq合并的方法及装置 | |
CN103414543A (zh) | 一种调整harq缓存量的方法及终端 | |
CN109478958A (zh) | 一种数据传输方法、设备及系统 | |
WO2008032990A1 (en) | Method for preventing consecutive packet errors in selective hybrid arq system | |
US8924806B2 (en) | User terminal and method for performing retransmission control | |
CN1925382B (zh) | 一种混合自动请求重传的方法 | |
KR20080076158A (ko) | 무선통신시스템에서 재전송 장치 및 방법 | |
US9292375B2 (en) | Memory management method and apparatus for receiving multi channel hybrid automatic repeat request (HARQ) packet | |
KR100392641B1 (ko) | 비동기 3세대 이동 통신 시스템의 하이브리드 에이알큐를 위한 적응 코딩 방법 | |
KR101279694B1 (ko) | 통신 시스템에서 하이브리드 자동 재전송 요구 방법 및 그 시스템 | |
JP2010022049A (ja) | データの再送方法および通信装置 | |
JP2008227666A (ja) | 移動無線装置 | |
KR20080067451A (ko) | 패킷 데이터 재전송 방법 및 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |