CN103164308A - 调试系统及方法 - Google Patents

调试系统及方法 Download PDF

Info

Publication number
CN103164308A
CN103164308A CN201110411729.4A CN201110411729A CN103164308A CN 103164308 A CN103164308 A CN 103164308A CN 201110411729 A CN201110411729 A CN 201110411729A CN 103164308 A CN103164308 A CN 103164308A
Authority
CN
China
Prior art keywords
module
write
control module
spi
debugging apparatus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201110411729.4A
Other languages
English (en)
Inventor
王康斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Priority to CN201110411729.4A priority Critical patent/CN103164308A/zh
Priority to TW100146759A priority patent/TW201324174A/zh
Priority to US13/592,487 priority patent/US20130151900A1/en
Publication of CN103164308A publication Critical patent/CN103164308A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/321Display for diagnostics, e.g. diagnostic result display, self-test user interface

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Debugging And Monitoring (AREA)

Abstract

一种调试系统包括一电脑及一调试装置,调试装置包括一SPI读写模块、一第一控制模块、一信号收发模块及一检测模块,电脑包括一第二控制模块及一显示模块,第二控制模块用于通过信号收发模块发送一写命令给第一控制模块,第一控制模块用于根据写命令通过SPI读写模块写入数据于SPI设备中,检测模块用于在数据未写入SPI设备的情况下及数据的写入次数大于一预设次数后,发送一写入失败信息给第一控制模块,第一控制模块还用于发送写入失败信息给第二控制模块,第二控制模块还用于显示写入失败信息于显示模块上。本发明还提供一种调试方法。

Description

调试系统及方法
技术领域
本发明涉及一种调试系统及方法,尤指一种基于SPI(serial peripheral interface,串行外设接口)总线的调试系统及方法。
背景技术
SPI总线系统是一种同步串行外设接口,它可以使MCU(Micro Control Unit,微控制单元)与各种外围设备以串行方式进行通信以交换信息。SPI总线主要用于连接微控制器于周边设备以使测试人员可对各周边设备进行读写处理。传统的调试方法是测试人员通过示波器或逻辑分析仪去分析SPI总线中的数据,示波器或逻辑分析仪分析数据非常繁琐,且不便于输入命令来读取或写入于连接的周边设备。
发明内容
鉴于以上内容,有必要提供一种方便读取或写入数据的调试系统及方法。
一种调试系统,所述调试系统包括一电脑及一调试装置,所述调试装置包括一SPI读写模块、一第一控制模块、一信号收发模块及一检测模块,所述电脑包括一第二控制模块及一显示模块,所述SPI读写模块用于连接一SPI设备,所述第二控制模块用于通过所述信号收发模块发送一输入的写命令给所述第一控制模块,所述第一控制模块用于根据所述写命令通过所述SPI读写模块写入数据于所述SPI设备中,所述检测模块用于在所述数据未写入所述SPI设备的情况下及所述数据的写入次数大于一预设次数后,发送一写入失败信息给所述第一控制模块,所述第一控制模块还用于通过所述信号收发模块发送所述写入失败信息给所述第二控制模块,所述第二控制模块还用于显示所述写入失败信息于所述显示模块上。
一实施例中,所述检测模块还用于在判断所述数据写入所述SPI设备成功后发送一写入完成信息给所述第一控制模块,所述第一控制模块还用于通过所述信号收发模块发送所述写入完成信息给所述第二控制模块,所述第二控制模块还用于显示所述写入完成信息于所述显示模块上。
一实施例中,所述调试装置包括一控制芯片,所述控制芯片包括所述SPI读写模块、所述第一存储模块、所述第一控制模块115及所述信号收发模块。
一实施例中,所述控制芯片为一微控制单元。
一实施例中,所述调试装置还包括一连接所述信号收发模块的第一无线模块,所述电脑还包括一连接所述第二控制模块的第二无线模块,所述对应的数据用于通过所述第一无线模块传送给所述第二无线模块。
一种调试方法,应用于一调试系统中,所述调试系统包括一调试装置及一电脑,所述调试装置连接一SPI设备,所述调试方法包括:
所述电脑发送一输入的写命令给所述调试装置;
所述调试装置根据所述写命令写入对应所述写命令的数据于所述SPI设备中;
所述调试装置判断所述数据未写入所述SPI设备后判断所述数据的写入次数是否大于一预设次数,若是,发送一写入失败信息给所述电脑;
所述电脑显示所述写入失败信息。
一实施例中,所述调试装置在判断所述数据写入所述SPI设备成功后发送一写入完成信息给所述电脑,所述电脑显示所述写入完成信息。
一实施例中,所述调试装置包括一微控制单元,所述微控制单元写入所述数据于所述SPI设备中。
一实施例中,所述调试装置包括一用于指示所述微控制单元的工作状态的LED灯。
与现有技术相比,在上述系统及方法中,电脑将一输入的写命令发给调试装置,调试装置根据所述写命令对所述SPI设备进行写入数据处理,并显示写入结果,简单方便。
附图说明
图1是本发明较佳实施例调试系统的示意图。
图2是本发明较佳实施例写入数据的调试方法的流程图。
主要元件符号说明
调试装置 10
控制芯片 11
SPI读写模块 111
检测模块 112
第一存储模块 113
第一控制模块 115
UART模块 117
SPI设备 119
第一无线模块 13
指示模块 15
电脑 20
命令生成模块 21
设置模块 22
第二控制模块 23
显示模块 25
第二无线模块 27
第二存储模块 29
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参阅图1,本发明较佳实施例调试系统包括一调试装置10及一电脑20。
所述调试装置10包括一控制芯片11、一连接所述控制芯片11的第一无线模块13及一连接所述控制芯片11的指示模块15。在一实施例中,所述控制芯片11为一微控制单元(Micro Control Unit,MCU),所述第一无线模块13为型号PRT2000的IC芯片,所述指示模块15为一LED(light-emitting diode)灯。所述指示模块15用于指示所述控制芯片11的工作状态。
所述控制芯片11包括一SPI读写模块111、一第一存储模块113、一第一控制模块115及一信号收发模块。在一实施例中,所述信号收发模块可以为一UART模块(Universal Asynchronous Receiver/Transmitter,通用异步收发模块)117,所述第一存储模块113为一随机存储器(RAM)。所述SPI读写模块111用于连接一SPI设备119,例如,只读存储器。
所述电脑20包括一命令生成模块21、一设置模块22、一第二控制模块23、一显示模块25、一第二无线模块27及一第二存储模块29。在一实施例中,所述第二控制模块23为一中央处理器,所述显示模块25为一液晶显示器(LCD),所述第二存储模块29为一硬盘。所述第二无线模块27与所述第一无线模块13之间用于传输信号。检修人员通过一写入装置,例如键盘,写入读命令或写命令于所述命令生成模块21中,所述读命令包括一读指令及一SPI设备位址,所述写命令包括一写指令、一SPI设备位址及写入数据。检修人员通过所述设置模块22设置所述UART模块117的数据传输速度。
请参阅图1及图2,本发明的写入数据的调试方法包括如下步骤:
S201,在设置完所述UART模块117的数据传输速度后,所述电脑20将一输入的写命令通过所述第二无线模块27发送给所述调试装置10的第一无线模块13。所述第一无线模块13将所述写命令传送给所述UART模块117,所述UART模块117将所述写命令传送给所述第一控制模块115;
S202,所述调试装置10的第一控制模块115根据所述写命令将所述写命令中的写入数据通过所述SPI读写模块111写入所述SPI设备119中;
S203,所述调试装置10的检测模块112判断所述写入数据是否写入所述SPI设备,若是,转向步骤S204,若否,转向步骤S206;
S204,所述SPI读写模块111发送一写入完成信息给所述第一控制模块115,所述第一控制模块115将所述写入完成信息通过所述UART模块117及所述第一无线模块13发送给所述电脑20的第二无线模块27,所述第二无线模块27将所述写入完成信息发送给所述电脑20的第二控制模块23。
S205,所述电脑的第二控制模块23显示所述写入完成信息于所述显示模块25上。
S206,所述调试装置10的检测模块112判断所述写入数据的写入次数是否大于预设次数,若是,继续步骤S202,若否,转向步骤S207;
S207,所述SPI读写模块111发送一写入失败信息给所述第一控制模块115,所述第一控制模块115将所述写入失败信息通过所述UART模块117及所述第一无线模块13发送给所述电脑20的第二无线模块27,所述第二无线模块27将所述写入失败信息发送给所述电脑20的第二控制模块23。
S208,所述电脑的第二控制模块23显示所述写入失败信息于所述显示模块25上。
对本领域的技术人员来说,可以根据本发明的发明方案和发明构思结合生产的实际需要做出其他相应的改变或调整,而这些改变和调整都应属于本发明权利要求的保护范围。

Claims (9)

1.一种调试系统,所述调试系统包括一电脑及一调试装置,其特征在于:所述调试装置包括一SPI读写模块、一第一控制模块、一信号收发模块及一检测模块,所述电脑包括一第二控制模块及一显示模块,所述SPI读写模块用于连接一SPI设备,所述第二控制模块用于通过所述信号收发模块发送一输入的写命令给所述第一控制模块,所述第一控制模块用于根据所述写命令通过所述SPI读写模块写入数据于所述SPI设备中,所述检测模块用于在所述数据未写入所述SPI设备的情况下及所述数据的写入次数大于一预设次数后,发送一写入失败信息给所述第一控制模块,所述第一控制模块还用于通过所述信号收发模块发送所述写入失败信息给所述第二控制模块,所述第二控制模块还用于显示所述写入失败信息于所述显示模块上。
2.如权利要求1所述的调试系统,其特征在于:所述检测模块还用于在判断所述数据写入所述SPI设备成功后发送一写入完成信息给所述第一控制模块,所述第一控制模块还用于通过所述信号收发模块发送所述写入完成信息给所述第二控制模块,所述第二控制模块还用于显示所述写入完成信息于所述显示模块上。
3.如权利要求1所述的调试系统,其特征在于:所述调试装置包括一控制芯片,所述控制芯片包括所述SPI读写模块、所述第一存储模块、所述第一控制模块及所述信号收发模块。
4.如权利要求1所述的调试系统,其特征在于:所述控制芯片为一微控制单元。
5.如权利要求1所述的调试系统,其特征在于:所述调试装置还包括一连接所述信号收发模块的第一无线模块,所述电脑还包括一连接所述第二控制模块的第二无线模块,所述对应的数据用于通过所述第一无线模块传送给所述第二无线模块。
6.一种调试方法,应用于一调试系统中,所述调试系统包括一调试装置及一电脑,所述调试装置连接一SPI设备,其特征在于:所述调试方法包括:
所述电脑发送一输入的写命令给所述调试装置;
所述调试装置根据所述写命令写入对应所述写命令的数据于所述SPI设备中;
所述调试装置判断所述数据未写入所述SPI设备后判断所述数据的写入次数是否大于一预设次数,若是,发送一写入失败信息给所述电脑;
所述电脑显示所述写入失败信息。
7.如权利要求6所述的调试方法,其特征在于:所述调试装置在判断所述数据写入所述SPI设备成功后发送一写入完成信息给所述电脑,所述电脑显示所述写入完成信息。
8.如权利要求6所述的调试方法,其特征在于:所述调试装置包括一微控制单元,所述微控制单元写入所述数据于所述SPI设备中。
9.如权利要求8所述的调试方法,其特征在于:所述调试装置包括一用于指示所述微控制单元的工作状态的LED灯。
CN201110411729.4A 2011-12-12 2011-12-12 调试系统及方法 Pending CN103164308A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201110411729.4A CN103164308A (zh) 2011-12-12 2011-12-12 调试系统及方法
TW100146759A TW201324174A (zh) 2011-12-12 2011-12-16 調試系統及方法
US13/592,487 US20130151900A1 (en) 2011-12-12 2012-08-23 Debug system and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110411729.4A CN103164308A (zh) 2011-12-12 2011-12-12 调试系统及方法

Publications (1)

Publication Number Publication Date
CN103164308A true CN103164308A (zh) 2013-06-19

Family

ID=48573186

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110411729.4A Pending CN103164308A (zh) 2011-12-12 2011-12-12 调试系统及方法

Country Status (3)

Country Link
US (1) US20130151900A1 (zh)
CN (1) CN103164308A (zh)
TW (1) TW201324174A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103309788A (zh) * 2013-07-03 2013-09-18 曙光信息产业(北京)有限公司 系统监控的实现方法和系统调试的实现装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI567549B (zh) * 2014-09-10 2017-01-21 英業達股份有限公司 伺服器及其檢測方法
US9606884B2 (en) * 2014-10-15 2017-03-28 Dell Products L.P. Method and system for remote diagnostics of a display device
US9672094B1 (en) * 2014-10-24 2017-06-06 Xilinx, Inc. Interconnect circuitry fault detection

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IN155448B (zh) * 1980-03-19 1985-02-02 Int Computers Ltd
US7103789B2 (en) * 2004-01-13 2006-09-05 International Business Machines Corporation Method, system, and product for indicating power status of field replaceable units
US7529976B2 (en) * 2006-05-20 2009-05-05 International Business Machines Corporation Multiple subsystem error reporting
US7631223B1 (en) * 2006-06-06 2009-12-08 Lattice Semiconductor Corporation Programmable logic device methods and system for providing multi-boot configuration data support
US8046638B2 (en) * 2009-06-26 2011-10-25 Sap Ag Testing of distributed systems

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103309788A (zh) * 2013-07-03 2013-09-18 曙光信息产业(北京)有限公司 系统监控的实现方法和系统调试的实现装置

Also Published As

Publication number Publication date
TW201324174A (zh) 2013-06-16
US20130151900A1 (en) 2013-06-13

Similar Documents

Publication Publication Date Title
CN109558282A (zh) 一种pcie链路检测方法、系统及电子设备和存储介质
CN102270167A (zh) 主板多硬盘端口测试系统与方法
CN101599035A (zh) Usb端口测试装置及方法
CN203260029U (zh) 基于fpga的系统芯片原型验证调试装置
CN103164308A (zh) 调试系统及方法
CN101739322B (zh) 嵌入式系统的测试装置及方法
CN109298266A (zh) 测试系统、测试方法、测试装置及存储介质
CN102736014A (zh) Usb接口测试装置
CN102662808B (zh) 一种pcie硬件故障检测的实现方法与装置
CN101923494B (zh) 一种存储器控制器验证系统、方法及记分板
CN101114249A (zh) 主板的i2c总线检测装置及其方法
CN104639345A (zh) 一种ntb性能测试方法及系统
CN102053898A (zh) 针对主机pcie插槽上总线接口的测试方法及其读写测试方法
CN103164313A (zh) 调试系统及方法
CN115454903A (zh) 一种接口拔插自动化操控装置及方法
CN104575615A (zh) 一种用于内建自我测试内存的装置及方法
CN104123204A (zh) Lpc总线检测系统及方法
CN105094886A (zh) 一种从pc机烧录序列号至含rs485总线的下位机的装置和方法
CN203133695U (zh) 一种基于ast2300 控制芯片的bmc卡
CN113204456A (zh) 一种服务器vpp接口的测试方法、治具、装置及设备
CN202257547U (zh) 一种龙芯cpu平台中显卡测试的装置
CN103995765B (zh) 一种led控制卡自动测试系统及方法
CN101174234A (zh) 主板检错方法
US20140258793A1 (en) Detecting system and method for motherboard
CN103366830A (zh) 存储卡的测试装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20130619