CN103036578B - 用于高速数字通信的发射端电路 - Google Patents
用于高速数字通信的发射端电路 Download PDFInfo
- Publication number
- CN103036578B CN103036578B CN201210568741.0A CN201210568741A CN103036578B CN 103036578 B CN103036578 B CN 103036578B CN 201210568741 A CN201210568741 A CN 201210568741A CN 103036578 B CN103036578 B CN 103036578B
- Authority
- CN
- China
- Prior art keywords
- negative feedback
- differential
- terminal
- voltage
- triode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Amplifiers (AREA)
- Dc Digital Transmission (AREA)
Abstract
本发明公开了一种用于高速数字通信的发射端电路,包括:电压缓冲单元,该电压缓冲单元包括一个电压跟随器,并且包括一个输入端子、一个第一输出端子和一个第二输出端子,该输入端子将数据信号输入该电压缓冲单元,该第一输出端子输出作为该数据信号跟随信号的输出信号,并且该第二输出端子输出分量信号;负反馈单元,该负反馈单元用于对该电压缓冲单元进行电压负反馈;以及前馈单元,该前馈单元用于在高频条件下,将该分量信号前馈至该第一输出端子。本发明的用于高速数字通信的发射端电路,可实现高速数据传输,驱动能力强,适合负载较大的发射端,并可驱动集电极开路门或漏极开路门获得大电流输出,并且结构简单,易于制造。
Description
技术领域
本发明涉及数字通信电路,更具体地,是一种用于高速数字通信的发射端电路。
背景技术
随着高速数字通信应用的日益广泛,对相关集成电路提出了更高要求,例如高速、低功耗及低成本方面的考量。作为高速数字通信集成电路的一部分,对发射端电路而言,要在高速和驱动能力之间权衡,在需要大电流输出的应用中,尤其如此。
同时,为易于半导体工艺制造,设计结构简单的高速驱动电路始终是业内的努力方向。
因此,需要设计一种可适合高速数据传输,驱动能力较强,并且结构简单的发射端电路。
发明内容
本发明的目的,在于提供一种适用于高速数据传输并且驱动能力强的用于高速数字通信的发射端电路。
为达到上述目的,本发明提供了一种用于高速数字通信的发射端电路,包括:
电压缓冲单元,该电压缓冲单元包括一个电压跟随器,并且包括一个输入端子、一个第一输出端子和一个第二输出端子,该输入端子将数据信号输入该电压缓冲单元,该第一输出端子输出作为该数据信号跟随信号的输出信号,并且该第二输出端子输出分量信号;
负反馈单元,该负反馈单元用于对该电压缓冲单元进行电压负反馈;以及
前馈单元,该前馈单元用于在高频条件下,将该分量信号前馈至该第一输出端子。
优选地,所述电压缓冲单元包括用于偏置该电压跟随器的偏置单元。
优选地,所述偏置单元为电流源电路。
优选地,所述电压跟随器为射级跟随器。
优选地,所述电压跟随器包括一个跟随三极管,其中,该跟随三级管的基极与该输入端子相连接,该跟随三极管的发射极与该第一输出端子相连接,并且该跟随三极管的集电极和该第二输出端子相连接。
优选地,所述负反馈单元包括一个负反馈三极管,其中,该负反馈三极管的基极与所述跟随三极管的发射极相连接,该负反馈三极管的集电极与所述跟随三极管的基极相连接,并且该负反馈三极管的发射基接地连接。
优选地,所述前馈单元包括第一偏置电阻、第二偏置电阻、反相器以及电容器,其中,
该第一偏置电阻与所述跟随三极管的集电极相连接,用于提供第一偏置电压;
该第二偏置电阻与所述跟随三极管的发射极相连接,用于提供第二偏置电压;
该反相器的输入端与所述跟随三极管的集电极相连接,用于对分量信号进行反相;
该电容器的两端分别与该反相器的输出端和所述第一输出端子相连接,用于将高频信号输送至所述第一输出端子。
优选地,所述电压跟随器为源极跟随器。
优选地,所述第一输出端子进一步连接有一个集电极开路门。
优选地,所述第一输出端子进一步连接有一个漏极开路门。
本发明还提供了上述电路的差动形式的一种用于高速数字通信的发射端电路,包括:
电压缓冲单元,该电压缓冲单元包括组成为差动形式的第一电压跟随器和第二电压跟随器,并且包括一个第一差动输入端子、一个第二差动输入端子、一个第一差动输出端子、一个第二差动输出端子、一个第一差动分量输出端子以及一个第二差动分量输出端子,该第一差动输入端子将第一差动数据信号输入该第一电压跟随器,该第二差动输入端子将第二差动数据信号输入该第二电压跟随器,该第一差动输出端子输出作为该第一差动数据信号跟随信号的第一差动输出信号,该第二差动输出端子输出作为该第二差动数据信号跟随信号的第二差动输出信号,该第一差动分量输出端子输出第一差动分量信号,该第二差动分量输出端子输出第二差动分量信号;
负反馈单元,该负反馈单元包括第一负反馈子单元以及第二负反馈子单元,其中,该第一负反馈子单元用于对该第一电压跟随器进行电压负反馈,该第二负反馈子单元用于对该第二电压跟随器进行电压负反馈;以及
前馈单元,该前馈单元包括第一前馈子单元以及第二前馈子单元,其中,该第一前馈子单元用于将该第一差动分量信号前馈至该第二差动输出端子,该第二前馈子单元用于将该第二差动分量信号前馈至该第一差动输出端子。
优选地,所述电压缓冲单元还包括用于为所述第一电压跟随器和第二电压跟随器提供偏置的电流源电路。
优选地,所述第一电压跟随器和所述第二电压跟随器为射极跟随器。
优选地,所述第一负反馈子单元包括一个第一负反馈三极管,所述第二负反馈子单元包括一个第二负反馈三极管。
优选地,所述第一前馈子单元包括一个第一电容器,所述第二前馈子单元包括一个第二电容器。
优选地,所述第一电压跟随器和所述第二电压跟随器为源极跟随器。
本发明的用于高速数字通信的发射端电路,可实现高速数据传输,驱动能力强,适合负载较大的发射端,并可驱动集电极开路门或漏极开路门获得大电流输出,并且结构简单,易于制造。
附图说明
图1为本发明的用于高速数字通信的发射端电路在一个实施方式中的结构框图;
图2为图1中本发明的用于高速数字通信的发射端电路的一个具体的电路示意图;
图3为图2中改进的电路示意图;
图4为本发明的用于高速数字通信的发射端电路在另一个实施方式中的结构框图;
图5为图4中本发明的用于高速数字通信的发射端电路的一个具体的电路示意图。
具体实施方式
如图1所示,是本发明的用于高速数字通信的发射端电路的一个实施方式的结构框图,如图所示,信号经预增益级电路10放大后,输出数字信号in进入该实施方式中的发射端电路100。发射端电路100最终产生输出信号out。
如图所示,在该实施方式中,发射端电路100包括电压缓冲单元110、负反馈单元120和前馈单元130。具体地,电压缓冲单元110包括一个电压跟随器112,并且包括一个输入端子101、一个第一输出端子102和一个第二输出端子103,输入端子101将数据信号in输入电压缓冲单元110,第一输出端子102输出作为该数据信号in跟随信号的输出信号out,并且第二输出端子103输出分量信号,以下还将具体描述,该分量信号将作为一个补偿信号前馈给输出信号out。负反馈单元120用于对该电压缓冲单元110进行电压负反馈,因此它采用电压负反馈方式与电压缓冲单元110相并联。前馈单元130用于在高频条件下,将该分量信号前馈至该第一输出端子102。
按照负反馈理论,电压负反馈降低系统输出节点阻抗,而电流负反馈增大输出节点阻抗;并联负反馈降低系统输入节点阻抗,而串联负反馈增大系统输入节点阻抗。因此,在该实施方式中,由于加入了电压并联负反馈形式的负反馈单元120,使得负反馈回路两端的阻抗同时降低。这意味着,反馈回路两端节点的极点都被推向高频段,这拓展了带宽,同时降低了系统的低频增益。并且,前馈单元130的引入,可以将由第二输出端子103的分量信号前馈至输出端(第一输出端子102),以使得输出端在高频条件下获得额外信号分量,从而延缓了高频下信号的衰减,进一步拓展了带宽。
另外,如图1所示,电压缓冲单元110还包括一个用于偏置电压跟随器112的偏置单元114。
参见图2,是图1中实施方式的一种具体的电路实现。在该具体的电路中,电压跟随器112为一个由三极管组成的射级跟随器。并且优选地,该偏置单元114为一个常规的电流源电路。对于负反馈单元120的实现而言,在该具体的电路中,负反馈单元120包括一个负反馈三极管。
具体地,继续结合图2,电压跟随器包括一个跟随三极管Q,其中,该跟随三级管Q的基极与输入端子101相连接,跟随三极管Q的发射极与第一输出端子102相连接,跟随三极管Q的集电极和第二输出端子103相连接。跟随三极管Q和电流源CM1共同完成电压缓冲的功能。在该电压缓冲单元中,输出端子102,也即“out”节点为低阻抗。
在如图2所示的电路中,负反馈单元120包括一个负反馈三极管Qfb1,其中,负反馈三极管Qfb1的基极与跟随三极管Q的发射极相连接,负反馈三极管Qfb1的集电极与跟随三极管Q的基极相连接,并且负反馈三极管Qfb1的发射基接地连接。Qfb1完成电压并联负反馈功能,在负反馈回路中,“in”节点为低阻抗。
进一步地,该电路中,前馈单元130包括第一偏置电阻R1、第二偏置电阻R2、反相器T1以及电容器C1。具体地,参照图2,第一偏置电阻R1与跟随三极管Q的集电极相连接,用于提供第一偏置电压;第二偏置电阻R2与跟随三极管Q的发射极相连接,用于提供第二偏置电压;反相器T1的输入端与跟随三极管Q的集电极相连接,用于对分量信号进行反相;电容器C1的两端分别与反相器T1的输出端和第一输出端子102相连接,用于将高频信号输送至第一输出端子102。该电路的前馈单元130中,反相器T1可仅仅为反相功能,也可根据前馈量的需要,具有或高或低的增益,经过反相后,信号与输入信号同相,前馈至输出端,这在一定程度上抵消在数据信号在高频处的信号衰减。电容器C1使得前馈通路仅在高频处起作用,C1的参数可根据通信频率的不同而选取。另外,对于R2而言,在高频条件下,Q1的输出阻抗增加,R2还可起到部分抵消阻抗增加的影响。
在图2所示的电路中,电压跟随器Q1为由三极管组成的射极跟随器。容易理解,电压跟随器也可以为源极跟随器。即电压跟随器可以为MOS管器件,例如NMOS管。同样,此时,电压负反馈单元也相应地由MOS管器件组成。
如图3所示,第一输出端子进一步连接有一个集电极开路门Qout。该电路中,与图2类似,三极管Q1和电流源CM1组成电压缓冲单元,三极管Qfb1形成电压并联负反馈单元,并且R1、R2、T1和C1组成前馈单元。采用集电极开路门,可产生大电流驱动。
同样地,在该实施方式中,当电路采用MOS器件时,集电极开路门可由漏极开路门代替。
由于差分电路具有抗干扰能力强的特点,在实际应用中,多种高速通信物理层协议也多采用差分信号传输。因此,图1-3中的方案,也可采用差分形式构建。
如图4所示,是采用差分形式对图1的方案进行改进的结构框图。在该差分结构中,第一差动数据信号in+和第二差动数据信号in-作为两个输入信号分别输入该差分形式的发射端电路200,发射端电路200输出第一差动输出信号out+和第二差动输出信号out-。具体地,在该实施方式中,发射端电路200包括差分形式的电压缓冲单元、负反馈单元和前馈单元。
具体地,电压缓冲单元210、220包括组成为差动形式的第一电压跟随器212和第二电压跟随器222,并且包括一个第一差动输入端子201、一个第二差动输入端子202、一个第一差动输出端子203、一个第二差动输出端子204、一个第一差动分量输出端子205以及一个第二差动分量输出端子206,第一差动输入端子202将第一差动数据信号in+输入第一电压跟随器212,第二差动输入端子202将第二差动数据信号in-输入第二电压跟随器222,第一差动输出端子203输出作为该第一差动数据信号in+跟随信号的第一差动输出信号out+,第二差动输出端子输204出作为该第二差动数据信号in-跟随信号的第二差动输出信号out-,第一差动分量输出端子205输出第一差动分量信号,第二差动分量输出端子206输出第二差动分量信号。
负反馈单元包括第一负反馈子单元230以及第二负反馈子单元240,其中,第一负反馈子单元230用于对第一电压跟随器212进行电压负反馈,第二负反馈子单元240用于对第二电压跟随器222进行电压负反馈。
前馈单元包括第一前馈子单元250以及第二前馈子单元260,其中,第一前馈子单元250用于将第一差动分量信号前馈至第二差动输出端子204,第二前馈子单元260用于将第二差动分量信号前馈至第一差动输出端子203。
继续结合图4,电压缓冲单元210、220还包括用于为第一电压跟随器212和第二电压跟随器222提供偏置的电流源电路214、224。
如图5所示,是图4中方案的一种具体的电路实施形式。该电路实施形式为图2中电路的差动形式。在该实施方式中,与图2电路相同,第一电压跟随器和第二电压跟随器为射极跟随器。具体地,第一电压跟随器和第二电压跟随器分别包括三极管Q1、Q2。其中,Q1的基极和第一差动输入端子201相连接,Q1的发射极和第一差动输出端子203相连接,Q1的集电极和第一差动分量输出端子205相连接;Q2的基极和第二差动输入端子202相连接,Q2的发射极和第二差动输出端子204相连接,Q2的集电极和第二差动分量输出端子206相连接。
容易理解,在该差动形式的发射端电路中,第一电压跟随器和第二电压跟随器也可以为采用MOS管的源极跟随器。
在图5所示的实施方式中,与图2类似,第一负反馈子单元包括一个第一负反馈三极管Qfb1,第二负反馈子单元包括一个第二负反馈三极管Qfb2。具体地,在该电流中,第一负反馈三极管Qfb1的基极和三极管Q1的发射极相连接,Qfb1的集电极和三极管Q1的基极相连接,并且其发射极接地连接;第二负反馈三极管Qfb2的基极和三极管Q2的发射极相连接,Qfb2的集电极和三极管Q2的基极相连接,并且其发射极接地连接。
在该实施方式中,第一前馈子单元包括一个第一电容器C1,对应地第二前馈子单元包括一个第二电容器C2,C1和C2分别用于将高频信号分量传输给第二差动输出端子204和第一差动输出端子203。另外,在第一前馈子单元中,还包括用于电压偏置的偏置电阻R1、R2,在第二前馈子单元中,包括偏置电阻R3、R4。
本发明的上述各种实施方式的发射端电路,可实现高速数据传输,驱动能力强,适合负载较大的发射端,并可驱动集电极开路门或漏极开路门获得大电流输出,并且结构简单,易于制造。
Claims (14)
1.一种用于高速数字通信的发射端电路,其特征在于,包括:
电压缓冲单元,该电压缓冲单元包括一个电压跟随器,
并且包括一个输入端子、一个第一输出端子和一个第二输出端子,该输入端子将数据信号输入该电压缓冲单元,该第一输出端子输出作为该数据信号跟随信号的输出信号,并且该第二输出端子输出分量信号,所述电压跟随器包括一个跟随三极管,其中,该跟随三级管的基极与该输入端子相连接,该跟随三极管的发射极与该第一输出端子相连接,并且该跟随三极管的集电极和该第二输出端子相连接;
负反馈单元,该负反馈单元用于对该电压缓冲单元进行电压负反馈;以及
前馈单元,该前馈单元用于在高频条件下,将该分量信号前馈至该第一输出端子,所述前馈单元包括第一偏置电阻、第二偏置电阻、反相器以及电容器,其中,
该第一偏置电阻与所述跟随三极管的集电极相连接,用于提供第一偏置电压;
该第二偏置电阻与所述跟随三极管的发射极相连接,用于提供第二偏置电压;
该反相器的输入端与所述跟随三极管的集电极相连接,用于对分量信号进行反相;
该电容器的两端分别与该反相器的输出端和所述第一输出端子相连接,用于将高频信号输送至所述第一输出端子。
2.根据权利要求1所述的用于高速数字通信的发射端电路,其特征在于,所述电压缓冲单元包括用于偏置该电压跟随器的偏置单元。
3.根据权利要求2所述的用于高速数字通信的发射端电路,其特征在于,所述偏置单元为电流源电路。
4.根据权利要求1所述的用于高速数字通信的发射端电路,其特征在于,所述电压跟随器为射级跟随器。
5.根据权利要求1所述的用于高速数字通信的发射端电路,其特征在于,所述负反馈单元包括一个负反馈三极管,其中,该负反馈三极管的基极与所述跟随三极管的发射极相连接,该负反馈三极管的集电极与所述跟随三极管的基极相连接,并且该负反馈三极管的发射基接地连接。
6.根据权利要求1所述的用于高速数字通信的发射端电路,其特征在于,所述电压跟随器为源极跟随器。
7.根据权利要求1所述的用于高速数字通信的发射端电路,其特征在于,所述第一输出端子进一步连接有一个集电极开路门。
8.根据权利要求1所述的用于高速数字通信的发射端电路,其特征在于,所述第一输出端子进一步连接有一个漏极开路门。
9.一种用于高速数字通信的发射端电路,其特征在于,包括:
电压缓冲单元,该电压缓冲单元包括组成为差动形式的第一电压跟随器和第二电压跟随器,并且包括一个第一差动输入端子、一个第二差动输入端子、一个第一差动输出端子、一个第二差动输出端子、一个第一差动分量输出端子以及一个第二差动分量输出端子,该第一差动输入端子将第一差动数据信号输入该第一电压跟随器,该第二差动输入端子将第二差动数据信号输入该第二电压跟随器,该第一差动输出端子输出作为该第一差动数据信号跟随信号的第一差动输出信号,该第二差动输出端子输出作为该第二差动数据信号跟随信号的第二差动输出信号,该第一差动分量输出端子输出第一差动分量信号,该第二差动分量输出端子输出第二差动分量信号;
负反馈单元,该负反馈单元包括第一负反馈子单元以及第二负反馈子单元,其中,该第一负反馈子单元用于对该第一电压跟随器进行电压负反馈,该第二负反馈子单元用于对该第二电压跟随器进行电压负反馈;以及
前馈单元,该前馈单元包括第一前馈子单元以及第二前馈子单元,其中,该第一前馈子单元用于将该第一差动分量信号前馈至该第二差动输出端子,该第二前馈子单元用于将该第二差动分量信号前馈至该第一差动输出端子。
10.根据权利要求9所述的用于高速数字通信的发射端电路,其特征在于,所述电压缓冲单元还包括用于为所述第一电压跟随器和第二电压跟随器提供偏置的电流源电路。
11.根据权利要求9所述的用于高速数字通信的发射端电路,其特征在于,所述第一电压跟随器和所述第二电压跟随器为射极跟随器。
12.根据权利要求11所述的用于高速数字通信的发射端电路,其特征在于,所述第一负反馈子单元包括一个第一负反馈三极管,所述第二负反馈子单元包括一个第二负反馈三极管。
13.根据权利要求12所述的用于高速数字通信的发射端电路,其特征在于,所述第一前馈子单元包括一个第一电容器,所述第二前馈子单元包括一个第二电容器。
14.根据权利要求9所述的用于高速数字通信的发射端电路,其特征在于,所述第一电压跟随器和所述第二电压跟随器为源极跟随器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210568741.0A CN103036578B (zh) | 2012-12-25 | 2012-12-25 | 用于高速数字通信的发射端电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210568741.0A CN103036578B (zh) | 2012-12-25 | 2012-12-25 | 用于高速数字通信的发射端电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103036578A CN103036578A (zh) | 2013-04-10 |
CN103036578B true CN103036578B (zh) | 2014-11-12 |
Family
ID=48023115
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210568741.0A Active CN103036578B (zh) | 2012-12-25 | 2012-12-25 | 用于高速数字通信的发射端电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103036578B (zh) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101262222A (zh) * | 2007-06-20 | 2008-09-10 | 中兴通讯股份有限公司 | Ab类缓冲电路 |
CN101414805A (zh) * | 2007-10-18 | 2009-04-22 | 株式会社瑞萨科技 | 内置可变增益放大器的半导体集成电路 |
CN101651449A (zh) * | 2009-09-03 | 2010-02-17 | 上海博为光电科技有限公司 | 一种用于光通信接收机的光输入前置放大器 |
CN101803182A (zh) * | 2007-05-10 | 2010-08-11 | 松谷投资公司 | 具有极性反馈的线性rf放大器 |
CN201726369U (zh) * | 2010-07-02 | 2011-01-26 | 苏州英诺迅科技有限公司 | 具有可调预失真功能的射频功率放大器电路 |
CN102332879A (zh) * | 2010-06-15 | 2012-01-25 | 英特赛尔美国股份有限公司 | Ab类输出级和包括ab类输出级的放大器 |
CN102412824A (zh) * | 2011-12-02 | 2012-04-11 | 上海贝岭股份有限公司 | 一种差分参考电压缓冲器 |
CN203014787U (zh) * | 2012-12-25 | 2013-06-19 | 上海贝岭股份有限公司 | 用于高速数字通信的发射端电路 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1927188B1 (en) * | 2005-09-23 | 2010-02-24 | GloNav Limited | Filter circuit |
CN101807884A (zh) * | 2010-04-28 | 2010-08-18 | 复旦大学 | 前馈噪声抵消电阻负反馈宽带低噪声放大器 |
-
2012
- 2012-12-25 CN CN201210568741.0A patent/CN103036578B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101803182A (zh) * | 2007-05-10 | 2010-08-11 | 松谷投资公司 | 具有极性反馈的线性rf放大器 |
CN101262222A (zh) * | 2007-06-20 | 2008-09-10 | 中兴通讯股份有限公司 | Ab类缓冲电路 |
CN101414805A (zh) * | 2007-10-18 | 2009-04-22 | 株式会社瑞萨科技 | 内置可变增益放大器的半导体集成电路 |
CN101651449A (zh) * | 2009-09-03 | 2010-02-17 | 上海博为光电科技有限公司 | 一种用于光通信接收机的光输入前置放大器 |
CN102332879A (zh) * | 2010-06-15 | 2012-01-25 | 英特赛尔美国股份有限公司 | Ab类输出级和包括ab类输出级的放大器 |
CN201726369U (zh) * | 2010-07-02 | 2011-01-26 | 苏州英诺迅科技有限公司 | 具有可调预失真功能的射频功率放大器电路 |
CN102412824A (zh) * | 2011-12-02 | 2012-04-11 | 上海贝岭股份有限公司 | 一种差分参考电压缓冲器 |
CN203014787U (zh) * | 2012-12-25 | 2013-06-19 | 上海贝岭股份有限公司 | 用于高速数字通信的发射端电路 |
Non-Patent Citations (2)
Title |
---|
负反馈放大器分析方法探讨;雷雄鸣;《武汉大学学报》;19790815(第3期);第63-73页,表2 * |
雷雄鸣.负反馈放大器分析方法探讨.《武汉大学学报》.1979,(第3期), * |
Also Published As
Publication number | Publication date |
---|---|
CN103036578A (zh) | 2013-04-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101965788B1 (ko) | 단일 종단형 구성가능한 다중 모드 드라이버 | |
CN101826844B (zh) | 一种功率放大器和基于功率放大器的信号放大方法 | |
CN102457455B (zh) | 低压差分信号发送器 | |
CN103379063B (zh) | 线性均衡器 | |
CN104796092A (zh) | 均衡电路 | |
CN107688367B (zh) | 差分参考电压缓冲器 | |
CN101710784B (zh) | 极低压工作的电荷泵电路 | |
CN114337644A (zh) | 缓冲电路和延时电路 | |
WO2016197111A1 (en) | Driver with transformer feedback | |
CN103036578B (zh) | 用于高速数字通信的发射端电路 | |
CN203014787U (zh) | 用于高速数字通信的发射端电路 | |
US20110156673A1 (en) | Internal power generating circuit and semiconductor device including the same | |
CN116961644A (zh) | 驱动器电路和电子设备 | |
CN104170257A (zh) | 基于源极跟随器的电压模式发送器 | |
CN103199799A (zh) | 一种带工艺补偿偏置的功率放大器 | |
CN216056946U (zh) | 一种c波段放大器用驱动增强电路 | |
EP3675358B1 (en) | High-speed decision device | |
CN105978540B (zh) | 一种连续时间信号的去加重处理电路及其方法 | |
CN104111681B (zh) | 低压差分信号驱动器 | |
CN1937401A (zh) | 电流控制cmos宽带可变延迟信元电路 | |
Marar et al. | A 1.8 áV low power 5áGbps PMOS-based LVDS output driver with good return loss performance | |
CN103916107A (zh) | 数据控制电路 | |
CN110838844B (zh) | 差分信号转单端信号电路、锁相环和serdes电路 | |
US11967395B2 (en) | Buffers and multiplexers | |
CN109977063B (zh) | 串行解串系统以及其差动比较器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |