CN102955682B - 一种模(23n-2n)乘法器 - Google Patents
一种模(23n-2n)乘法器 Download PDFInfo
- Publication number
- CN102955682B CN102955682B CN201210454342.1A CN201210454342A CN102955682B CN 102955682 B CN102955682 B CN 102955682B CN 201210454342 A CN201210454342 A CN 201210454342A CN 102955682 B CN102955682 B CN 102955682B
- Authority
- CN
- China
- Prior art keywords
- multiplier
- output
- input
- bit
- csa
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Complex Calculations (AREA)
- Logic Circuits (AREA)
Abstract
本发明公开了一种模(23n-2n)乘法器,包括:3n位二进制乘法器,2n位CSA压缩器阵列,第一2n位二进制加法器,1位反相器,第二2n位二进制加法器。本发明的模(23n-2n)乘法器采用二进制乘法的结果P作为运算数再处理,并且采用了提前加1的方式对模加运算进行纠正,大大提高了其运算速度。该发明相对于现有技术,在资源开销上减少了一个乘法器和一个组合逻辑电路;在关键路径上,减少了一个乘法器。
Description
技术领域
本发明属于计算机和集成电路领域,尤其涉及一种高速乘法器的设计。
背景技术
在介绍乘法器之前,先对余数系统(RNS,Residue Number Systems)做一说明。余数系统RNS是一种通过一组两两互质余数基的余数来描述数字的数值表征系统。由L个余数基{m1,m2,…,mL}组成,整数X,0≤X<M,其中M=m1×m2×…×mL,在RNS系统中X由{x1,x2,…,xL}唯一表示,其中表示X对于模mi的余数。由中国余数定理可知,当余数系统转化为二进制时,X由得到,由此可见,模M的运算对整个余数系统是非常重要的。
{2n,2n-1,2n+1}是最重要也是应用最广泛的运算通道,当考虑area×time2时,它们提供了最有效的电路。当{m1,m2,…,mL}为{2n,2n-1,2n+1}通道时,M=23n-2n,由此可见,在余数系统与二进制运算系统的互转过程中,模M即模(23n-2n)的运算显得尤为重要。现有的方法一般是采用文献A.A.Hiasat,“New Efficient Structure for a Modular Multiplier for RNS”,IEEE Trans.Computers,vol.49,no.2,pp.170-174,Feb.2000.中的设计方法来设计模(23n-2n)乘法器。该方法的缺点是硬件资源开销比较大,需要两个乘法器、两个加法器、一个CSA(Carry Save Adder)压缩器阵列和一个组合逻辑电路;延迟比较大,在关键路径上有两个乘法器、两个加法器和一个CSA(Carry Save Adder)压缩器阵列。
发明内容
本发明的目的是为了解决在余数系统与二进制运算系统的互转过程中,模(23n-2n)乘法器耗费资源,速度较低的问题,提出了一种模(23n-2n)乘法器。
本发明的技术方案是:一种模(23n-2n)乘法器,包括:3n位二进制乘法器,2n位CSA(Carry Save Adder)压缩器阵列,第一2n位二进制加法器,1位反相器,第二2n位二进制加法器。
设A和B为所述模(23n-2n)乘法器的输入,共有3n位,分别为[3n-1:0],Y为所述模(23n-2n)乘法器的输出,共有3n位,为[3n-1:0],其中A[u:v],B[u:v]和Y[u:v]分别表示A、 B和Y的第v位到第u位对应的数,#表示位连接符,具体连接关系如下:
所述3n位二进制乘法器的两个输入端分别用于输入所述模(23n-2n)乘法器的两个输入A和B,所述3n位二进制乘法器的输出为P,其中,P为6n位,为[6n-1:0];
所述2n位CSA压缩器阵列的三个输入端分别用于输入所述3n位二进制乘法器的输出P的对应位数据P[3n-1:n]、P[5n-1:3n]以及P[6n-1:5n];所述2n位CSA压缩器阵列的两个输出端分别为:当前位输出L[3n-1:n],进位输出H[3n-1:n];所述2n位CSA压缩器阵列执行的运算为:
所述第一2n位加法器的两个加数输入端分别用于输入CSA压缩器阵列的当前位输出L[3n-1:n]和CSA压缩器阵列进位输出H[3n-1:n]的对应位组合H[3n-2:n]#H[3n-1],且进位输入端用于输入逻辑1,所述第一2n位加法器的输出为R[3n:n];所述第一2n位加法器执行的运算为:L[3n-1:n]+H[3n-2:n]#H[3n-1]+1=R[3n:n],其中,#为连接符;
所述1位反相器的输入端用于输入所述第一2n位加法器输出的对应位R[3n],所述1位反相器的输出为;
所述第二2n位加法器的两个加数输入端分别用于输入所述第一2n位二进制加法器的输出R[3n-1:n],以及所述1位反相器的输出的2n位组合,所述第二2n位二进制加法器的输出是T[3n-1:n];所述第二2n位加法器执行的运算为:
所述模(23n-2n)乘法器的输出Y[3n-1:0]=T[3n-1:n]#P[n-1:0]。
本发明的有益效果:本发明的模(23n-2n)乘法器采用二进制乘法的结果P作为运算数再处理,并且采用了提前加1的方式对模加运算进行纠正,大大提高了其运算速度。该发明相对于现有技术,在资源开销上减少了一个乘法器和一个组合逻辑电路;在关键路径上,减少了一个乘法器。
附图说明
图1是本发明的模(23n-2n)乘法器结构示意图。
具体实施方式
下面结合附图和具体的实施例对本发明作进一步的阐述。
本发明的模(23n-2n)乘法器结构如图1所示,其中,1为3n位二进制乘法器,2为2n位CSA压缩器阵列,3为第一2n位二进制加法器,4为1位反相器,5为第二2n位二进制 加法器,A[3n-1:0]和B[3n-1:0]为1的输入,P[6n-1:0]为1的输出;P[6n-1:5n],P[5n-1:3n]和P[3n-1:n]为2的输入,L[3n-1:n]和H[3n-1:n]为2的输出;L[3n-1:n]和H[3n-2:n]#H[3n-1]为3的输入,R[3n:n]为3的输出;R[3n]为4的输入,R[3n]为4的输出;R[3n-1:n]和为5的输入,T[3n-1:n]为5的输出。
具体连接关系可参照发明内容部分。需要说明的是:#为连接符号,例如,在H[3n-2:n]#H[3n-1]中,H[3n-1]这一位为最低位,而在P[6n-1:n]中,P[6n-1]这一位为最高位,P[n]这一位为最低位。
这里,模(23n-2n)乘法器采用二进制乘法的结果作为运算数P再处理,从而把传统模乘法器的多次修正改为一次修正。在本发明的实施中,可以采用硬件描述语言(VHDL或Verilog)按照本发明所提出的模(23n-2n)乘法器的结构设计出所需的模(23n-2n)乘法器,并进行仿真和综合。本发明的乘法器可以在一个时钟周期内完成运算,简单高效,计算机综合仿真结果显示该乘法器在面积和速度方面都有明显的提高。
本领域的普通技术人员将会意识到,这里所述的实施例是为了帮助读者理解本发明的原理,应被理解为发明的保护范围并不局限于这样的特别陈述和实施例。凡是根据上述描述做出各种可能的等同替换或改变,均被认为属于本发明的权利要求的保护范围。
Claims (1)
1.一种模(23n-2n)乘法器,包括:3n位二进制乘法器,2n位CSA(Carry Save Adder)压缩器阵列,第一2n位二进制加法器,1位反相器,第二2n位二进制加法器;
设A和B为所述模(23n-2n)乘法器的输入,共有3n位,分别为[3n-1:0],Y为所述模(23n-2n)乘法器的输出,共有3n位,为[3n-1:0],其中A[u:v],B[u:v]和Y[u:v]分别表示A、B和Y的第v位到第u位对应的数,#表示位连接符,具体连接关系如下:
所述3n位二进制乘法器的两个输入端分别用于输入所述模(23n-2n)乘法器的两个输入A和B,所述3n位二进制乘法器的输出为P,其中,P为6n位,为[6n-1:0];
所述2n位CSA压缩器阵列的三个输入端分别用于输入所述3n位二进制乘法器的输出P的对应位数据P[3n-1:n]、P[5n-1:3n]以及P[6n-1:5n];所述2n位CSA压缩器阵列的两个输出端分别为:当前位输出L[3n-1:n],进位输出H[3n-1:n];所述2n位CSA压缩器阵列执行的运算为:
所述第一2n位加法器的两个加数输入端分别用于输入CSA压缩器阵列的当前位输出L[3n-1:n]和CSA压缩器阵列进位输出H[3n-1:n]的对应位组合H[3n-2:n]#H[3n-1],且进位输入端用于输入逻辑1,所述第一2n位加法器的输出为R[3n:n];所述第一2n位加法器执行的运算为:L[3n-1:n]+H[3n-2:n]#H[3n-1]+1=R[3n:n],其中,#为连接符;
所述1位反相器的输入端用于输入所述第一2n位加法器输出的对应位R[3n],所述1位反相器的输出为
所述第二2n位加法器的两个加数输入端分别用于输入所述第一2n位二进制加法器的输出R[3n-1:n],以及所述1位反相器的输出的2n位组合,所述第二2n位二进制加法器的输出是T[3n-1:n];所述第二2n位加法器执行的运算为:
所述模(23n-2n)乘法器的输出Y[3n-1:0]=T[3n-1:n]#P[n-1:0]。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210454342.1A CN102955682B (zh) | 2012-11-14 | 2012-11-14 | 一种模(23n-2n)乘法器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210454342.1A CN102955682B (zh) | 2012-11-14 | 2012-11-14 | 一种模(23n-2n)乘法器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102955682A CN102955682A (zh) | 2013-03-06 |
CN102955682B true CN102955682B (zh) | 2015-06-10 |
Family
ID=47764523
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210454342.1A Expired - Fee Related CN102955682B (zh) | 2012-11-14 | 2012-11-14 | 一种模(23n-2n)乘法器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102955682B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103577638B (zh) * | 2013-10-29 | 2016-03-16 | 电子科技大学 | 一种模乘法器 |
GB2525648C (en) * | 2014-05-01 | 2019-10-09 | Imagination Tech Ltd | Approximating functions |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030056012A (ko) * | 2001-12-27 | 2003-07-04 | 주식회사 하이닉스반도체 | 비동기식 덧셈 곱셈 부동 소수점 연산기 |
WO2003102757A2 (de) * | 2002-05-28 | 2003-12-11 | Technische Universität Braunschweig Carolo-Wilhelmina | Verfahren und integrierte schaltung zur durchführung einer multiplikation modulo m |
CN102253822A (zh) * | 2011-08-17 | 2011-11-23 | 电子科技大学 | 一种模(2n-3)乘法器 |
-
2012
- 2012-11-14 CN CN201210454342.1A patent/CN102955682B/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030056012A (ko) * | 2001-12-27 | 2003-07-04 | 주식회사 하이닉스반도체 | 비동기식 덧셈 곱셈 부동 소수점 연산기 |
WO2003102757A2 (de) * | 2002-05-28 | 2003-12-11 | Technische Universität Braunschweig Carolo-Wilhelmina | Verfahren und integrierte schaltung zur durchführung einer multiplikation modulo m |
CN102253822A (zh) * | 2011-08-17 | 2011-11-23 | 电子科技大学 | 一种模(2n-3)乘法器 |
Non-Patent Citations (3)
Title |
---|
A Generalization of a Fast RNS Conversion for a Fast RNS Conversion for a New 4-Modulus Base;Laurent-Stéphane Didier et al.;《IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS—II: EXPRESS BRIEFS》;20090130;第56卷(第1期);46-50 * |
A new high dynamic range moduli set with efficient reverse converter;Arash Hariri et al.;《Computers and Mathematics with Applications》;20081231;第55卷(第4期);660–668 * |
An improved architecture for designing modulo (2^n-2^p+1) multipliers;Lei Li et al.;《IEICE Electronics Express》;20120717;第9卷(第14期);1141-1146 * |
Also Published As
Publication number | Publication date |
---|---|
CN102955682A (zh) | 2013-03-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102722352B (zh) | 一种Booth乘法器 | |
CN101295237B (zh) | 求商和余数的高速除法器 | |
Chandel et al. | Booth multiplier: Ease of multiplication | |
CN102231101B (zh) | 一种除法器及除法处理方法 | |
CN103236837A (zh) | 一种数字逻辑电路的子电路提取方法 | |
CN101986259B (zh) | 无符号定点除法器 | |
Sutikno | An efficient implementation of the non restoring square root algorithm in gate level | |
CN102253822B (zh) | 一种模(2^n-3)乘法器 | |
CN102184086B (zh) | 一种Booth编码器及乘法器 | |
CN102955682B (zh) | 一种模(23n-2n)乘法器 | |
CN102929575B (zh) | 一种模(2n+3)乘法器 | |
CN102930097B (zh) | 一种rns比较器 | |
Javeed et al. | Design And Implementation Of 64 Bit Multiplier By Using Carry Save Adder | |
CN103577638B (zh) | 一种模乘法器 | |
Beohar et al. | VHDL implementation of self-timed 32-bit floating point multiplier with carry look ahead adder | |
CN103365826A (zh) | 一种小面积的基-3fft蝶形单元 | |
CN103324785B (zh) | 一种模加法器 | |
CN102880445B (zh) | 一种模减法器 | |
Sharma et al. | Design of high speed power efficient wallace tree adders | |
Shirakol et al. | Design and implementation of 16-bit carry skip adder using efficient low power high performance full adders | |
Shende et al. | Quaternary Adder Design Using VHDL | |
Abraham et al. | An ASIC design of an optimized multiplication using twin precision | |
RU2633142C1 (ru) | Устройство для вычисления функции √x2 + y2 | |
Sutikno et al. | Strategies for FPGA implementation of non-restoring square root algorithm | |
Sabbagh et al. | Optimization of serial-serial multiplier and implementation of a 4-bit multiplier |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20150610 Termination date: 20161114 |