CN102915945A - 制造集成电路元件的方法 - Google Patents
制造集成电路元件的方法 Download PDFInfo
- Publication number
- CN102915945A CN102915945A CN201210291013XA CN201210291013A CN102915945A CN 102915945 A CN102915945 A CN 102915945A CN 201210291013X A CN201210291013X A CN 201210291013XA CN 201210291013 A CN201210291013 A CN 201210291013A CN 102915945 A CN102915945 A CN 102915945A
- Authority
- CN
- China
- Prior art keywords
- light shield
- mask
- subset
- circuit element
- integration circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F1/00—Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
- Preparing Plates And Mask In Photomechanical Process (AREA)
Abstract
本发明是有关于一种制造集成电路元件的方法,其包括以下步骤:(1)为第一子集制造多层光罩,此多层光罩具有多个图案,这些图案彼此不同,以分别对应第一子集的层结构。(2)为第二子集制造第一投产光罩,此第一投产光罩具有多个图案,这些图案彼此相同。(3)使用多层光罩和第一投产光罩进行试制。(4)试制后,为第一子集制造第二投产光罩。(5)使用第一投产光罩和第二投产光罩,制造集成电路元件。本发明的量产前的试制能够减少成本与材料,且使得量产速度较先前为快的方式进行,非常适于实用。
Description
本申请是原申请申请号200910166148.1,申请日2009年08月14日,发明名称为“混合式多层光罩组及其制造方法”的发明专利的分案申请。
技术领域
本发明涉及一种半导体制造的方法,特别是涉及一种与光罩相关的半导体制造的方法。
背景技术
制造集成电路元件需要一系列的光罩,其中光罩的图案投影至半导体基材上以形成图案。因为集成电路元件的复杂度增加以及成品电路的几何面积缩小,量产前需要先试制以验证。试制时,要使用能够减少成本与材料,且使得量产速度较先前为快的方式进行。
量产时,在光罩上制造多个相同图案,用于在半导体基材的多个晶粒上,形成多个相同图案。这些晶粒位于半导体基材的同一层。此方法可以使多个晶粒同时曝光。试制时常见的方法是使用多层光罩(Multi-LayerMasks,MLMs),多层光罩包含多个图案,这些图案间彼此不同以分别对应半导体基材的不同层结构,而非形成多个相同图案。
使用多层光罩的一图案,图案化半导体基材的第一层结构后,再将多层光罩相对于半导体基材移动,以图案化半导体基材的第二层结构。举例但并非限制,多层光罩包含四个图案,用在半导体基材上形成四个图案,这些图案分别位于一晶粒的四个不同层,且一次只能图案化一晶粒。使用多层光罩虽然使得产量减少,但因为光罩的制造费用下降,此技术仍具有优势。
多层光罩出现在美国专利先前技术6,710,851及5,995,200,因此将二案合并以作为参考。此二案描述多层光罩的多个不同图案,皆以周边界以及间边界分隔,但此多层光罩无法使用于量产,呈现于先前技术的问题亟待改善。
由此可见,上述现有的制造集成电路元件的方法在方法与使用上,显然仍存在有不便与缺陷,而亟待加以进一步改进。为了解决上述存在的问题,相关厂商莫不费尽心思来谋求解决之道,但长久以来一直未见适用的设计被发展完成,而一般方法又没有适切的方法能够解决上述问题,此显然是相关业者急欲解决的问题。因此如何能创设一种新的制造集成电路元件的方法,实属当前重要研发课题之一,亦成为当前业界极需改进的目标。
有鉴于上述现有的制造集成电路元件的方法存在的缺陷,本发明人基于从事此类产品设计制造多年丰富的实务经验及专业知识,并配合学理的运用,积极加以研究创新,以期创设一种新的制造集成电路元件的方法,能够改进一般现有的制造集成电路元件的方法,使其更具有实用性。经过不断的研究、设计,并经过反复试作样品及改进后,终于创设出确具实用价值的本发明。
发明内容
本发明的目的在于,克服现有的制造集成电路元件的方法存在的缺陷,而提供一种新的制造集成电路元件的方法,所要解决的技术问题是使其量产前的试制能够减少成本与材料,且使得量产速度较先前为快的方式进行,非常适于实用。
本发明的目的及解决其技术问题是采用以下技术方案来实现的。依据本发明提出的一种制造集成电路元件的方法,其中该集成电路元件具有多个层结构,将该些层结构至少区分为一第一子集和一第二子集,该制造集成电路元件的方法包括以下步骤:为该第一子集制造至少一多层光罩,其中该多层光罩具有多个图案,该些图案彼此不同,以分别对应该第一子集中的该些层结构;为该第二子集制造至少一第一投产光罩,其中该第一投产光罩包含多个图案,该些图案彼此相同;使用该多层光罩和该第一投产光罩,进行试制;在试制后,为该第一子集制造至少一第二投产光罩;以及使用该第一投产光罩和该第二投产光罩,制造该集成电路元件。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
前述的制造集成电路元件的方法,其中所述的多层光罩包含至少一间隙,介于该多层光罩的该些图案之间,该第一投产光罩包含至少一切割道,介于该第一投产光罩的该些图案之间,且该间隙的宽度宽于该切割道之宽度。
前述的制造集成电路元件的方法,其中所述的第二子集包含至少一有效区图案。
前述的制造集成电路元件的方法,其中所述的第二子集包含至少一多晶硅层图案。
前述的制造集成电路元件的方法,其中所述的第二子集包含至少一接触层图案。
前述的制造集成电路元件的方法,其中所述的第二子集包含至少一金属层图案。
前述的制造集成电路元件的方法,其中进行该试制的步骤包含:一次将该多层光罩的该些图案其中之一,曝光至一晶圆的一子区域;以及一次将该投产光罩的该些图案,曝光至一晶圆的一区域。
前述的制造集成电路元件的方法,其中进行该试制的步骤包含:使用该多层光罩进行一屏蔽式曝光;以及使用该投产光罩进行一非屏蔽式曝光。
前述的制造集成电路元件的方法,其中所述的多层光罩包含至少一间隙,介于该多层光罩的该些图案之间,且该多层光罩的该些图案均包含一对准标志组,该对准标志组形成于该间隙上。
前述的制造集成电路元件的方法,其中所述的第一投产光罩包含:至少一切割道,介于该第一投产光罩的该些图案之间,以及一对准标志组,形成于该切割道上,且重复形成于每一该些图案的周围,藉此使每一该些图案均具有本身的对准标志组。
本发明与现有技术相比具有明显的优点和有益效果。由以上技术方案可知,本发明的主要技术内容如下:
为达到上述目的,本发明提供了一种制造集成电路元件的方法。此集成电路元件具有多个层结构,这些层结构区分为第一子集和第二子集。制造集成电路元件的方法步骤如下:
1、为第一子集制造多层光罩,此多层光罩具有多个图案,这些图案彼此不同,以分别对应第一子集的层结构。
2、为第二子集制造第一投产光罩,此第一投产光罩具有多个图案,这些图案彼此相同。
3、使用多层光罩和第一投产光罩进行试制。
4、试制后,为第一子集制造第二投产光罩。
5、使用第一投产光罩和第二投产光罩,制造集成电路元件。
另外,为达到上述目的,本发明还提供了一种混合式光罩组,其可图案化半导体基材的层结构,以制造集成电路元件,这些层结构区分为第一子集和第二子集。混合式光罩组包含多层光罩和投产光罩。多层光罩包含多个图案与间隙,多层光罩的图案彼此不同以分别对应第一子集。间隙分隔这些图案。投产光罩也包含多个图案与切割道。投产光罩的图案彼此相同以对应第二子集。切割道分隔这些图案。其中,多层光罩的间隙的宽度宽于投产光罩的切割道的宽度。
再者,为达到上述目的,本发明再提供了一种光罩,其可图案化半导体基材,以制造集成电路元件。此光罩包含基板、光罩区、输出图案以及对准标志组。其中,光罩区定义于基板,且此光罩区包含多个子光罩区与切割道。切割道分隔子光罩区。输出图案重复形成于子光罩区。对准标志组重复形成于子光罩区周围的切割道,藉此使子光罩区具有本身的对准标志组。
借由上述技术方案,本发明制造集成电路元件的方法至少具有下列优点及有益效果:本发明的量产前的试制能够减少成本与材料,且使得量产速度较先前为快的方式进行,非常适于实用。
综上所述,本发明是有关于一种制造集成电路元件的方法,其包括以下步骤:(1)为第一子集制造多层光罩,此多层光罩具有多个图案,这些图案彼此不同,以分别对应第一子集的层结构。(2)为第二子集制造第一投产光罩,此第一投产光罩具有多个图案,这些图案彼此相同。(3)使用多层光罩和第一投产光罩进行试制。(4)试制后,为第一子集制造第二投产光罩。(5)使用第一投产光罩和第二投产光罩,制造集成电路元件。本发明在技术上有显著的进步,具有明显的积极效果,诚为一新颖、进步、实用的新设计。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其他目的、特征和优点能够更明显易懂,以下特举较佳实施例,并配合附图,详细说明如下。
附图说明
图1是本发明另一较佳实施例的一种微影系统的标准实施例图。
图2是图1微影系统中所使用的半导体晶圆其一实施例的俯视图。
图3-6是依照本发明另一较佳实施例的用于图1微影系统的多个光罩的示意图。
图7是使用图1微影系统的方法及依照本发明另一较佳实施例的图3-6的光罩的流程图。
图8是依照本发明另一较佳实施例使用于图1微影系统的一种混合式光罩组的示意图。
100:微影系统
110:发光源
120:照明系统
130:光罩
140:接物镜
145:光孔
150:基板台
160:半导体基材
162:完整区域
164:不完整区域
200:光罩
202:有效区
204:切割道
210:多层光罩
212-218:图案
220:间隙
250:光罩
252:切割道
260:光罩
262:切割道
300-370:步骤
具体实施方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的制造集成电路元件的方法其具体实施方式、方法、步骤、特征及其功效,详细说明如后。
本发明揭露多个不同的实施例,用以施行多种不同的特色。组成元件以及配置的实施例将描述于下,以简化本揭露。以下提及的多个实施例皆为举例,并非用以限定本发明。此外,本发明在实施例中重复使用多个元件符号,仅是为使实施例简明,而非规定在各实施例或结构之间有任何的相关性。下述实施例的第一特色和第二特色的构造或配置,可能包含结合该二特色的实施例,也可能包含再结合另一特色的实施例,使得第一特色和第二特色之间没有直接的关联性,或使此二特色以不同的配置方法结合。
请参照图1所示。实施例中,微影系统100包含发光源110,而发光源110可以是任何适当的光源。例如,发光源110可以是波长436纳米的G线(G-line)或是356纳米的I线(I-line)水银灯、波长248纳米的氟化氪(KrF)准分子激光、波长193纳米的氟化氩(ArF)准分子激光、波长157纳米的氯(F2)准分子激光,或是其它符合要求的波长的光源(波长约小于100纳米)。发光源110含有一从紫外光(UV)、深紫外光(DUV)、极短紫外光(EUV)或X光中,所选取的光源。发光源包含一由电子束、离子束或等离子体中所选取的粒子源。
微影系统100包含照明系统120,如聚光镜。照明系统120包含透镜以及其它透镜组件。例如,照明系统120包含微透镜系统、阴影遮罩或其它设计,用来导正由光源110发出至光罩的光线。
在图案化的过程中,提供微影系统100一光罩130。光罩130包含透明基板以及具有图案的吸收层。透明基板可以使用熔硅石(SiO2),例如硅硼玻璃(borosilicate glass)和钠钙玻璃(soda-lime glass),也可以使用氟化钙(calcium fluoride)或其他适当材料。具有图案的吸收层是经过多次处理,并由多种材料构成,例如由铬(Cr)和氧化铁(iron oxide)所制成的金属膜,或由二硅化钼(MoSi)、硅酸锆(ZrSiO)、氮化硅(SiN)、氮化钛(TiN)所制成的无机薄膜。进入吸收区时,光束会部分地或全部地被阻挡。在吸收层制造孔道,可以使得光束穿越而不会被吸收层所吸收。光罩也可以结合其它解析度增强技术,如相移光罩(Phase Shift Mask,PSM)或光学邻近校正术(Optical Proximity Correction,OPC)。
微影系统100包含接物镜140,其中接物镜140包含透镜元件。透镜元件包含透明基层,或更包含多个涂层。透明基层是传统的接物镜,以熔硅石、氟化钙(CaF2)、氟化锂(LiF)、氟化钡(BaF2)或其它适当材料制成。透镜元件所使用的材料,是以微影过程中的发光源波长作为选择,用来使得吸收和发散值达到最小。照明透镜120及接物透镜140都被称为成像透镜,可能另含有一些元件,如入射光瞳和出射光瞳,用来在半导体基材上形成光罩130所定义的图案。
微影系统110包含光孔145,使发光源110散发的能量可以穿透。光孔145介于发光源110和半导体基材之间的任何位置。
微影系统100可以更包含基板台150,使半导体基材以平移或旋转的方式与光罩130对准。例如,半导体基材160被放置在基板台150上,用来在微影过程中进行曝光。半导体基材160包含基本半导体,如晶硅(crystalsilicon)、多晶硅(polycrysta11ine silicon)、无定型硅(amorphoussilicon)、锗(germanium),以及钻石(diamond);复合半导体,如碳化硅(silicon carbide)和砷化镓(ga11ium arsenic);合金半导体,如釸锗(SiGe)、镓钟鏻(GaAsP)、铝铟钟(Al InAs)、铝镓鉮(AlGaAs)、镓铟鏻(GaInP),或其它合金。微影过程中,光阻涂布层形成于半导体基材160。
微影系统100可以使用多种不同配置。例如,光孔145可以被配置在光罩130和接物镜140之间。微影系统100可以包含不同的元件和机构,以进行浸润式微影法。本发明可以与许多不同种类的微影系统一起运作,包含扫描机、步进机以及扫描步进式系统。
图2说明标准半导体基材160,包含多个被称为「区域」(field)的区块。一区域可能包含多个晶粒。量产时,微影过程一次曝光晶圆的一区域。半导体基材160包含多个含有完整集成电路的完整区域162,以及多个排列在晶圆周围区块的不完整区域164。不完整区域164可能因为受限于晶圆的几何图形,而无法涵盖完整的电路线图。如果没有具功能性的晶粒,则废弃此区域。
请参照图3所示,元件符号200代表标准光罩,可用来作为图1微影系统100的光罩130。光罩200包含四个相同图案202,用以图案化半导体基材的一区域。半导体基材上的电路层可能是有效区、多晶硅层、金属层或是接触层。切割道204分隔此四个相同图案202。图案的数量在此为一例子,而每一图案实际上代表任何可能数量的晶粒。
请参照图4所示,元件符号210代表另一标准光罩,可用来作为图1微影系统100的光罩130。光罩210为多层光罩,包含四个不同图案212、214、216和218,分别对应四个不同层,可以使区域的一子集曝光。例如,一区域包含八个晶粒,而图案212、214、216和218皆各成像于两个晶粒上,以间隙220分隔此四图案。间隙220为标准多层光罩的一部分,用来屏蔽发射。因此,一次只能使得四个不同图案212、214、216或218其中之一进行曝光。图案的数量在此仅为一个例子。在某些实施例中,光罩210包含屏蔽光罩,用来遮蔽光罩的另外三个图案,使得仅有一图案可以图案化半导体基材160。
请参照图5所示,元件符号250也代表标准光罩,可以用来作为图1微影系统100的光罩130。光罩250包含四个相同图案212,如图4光罩220的图案,用以图案化基板的区域。切割道252分隔此四图案212。图案的数量仅为一个例子,且每一图案代表任何可能数量的晶粒。
请参照图6所示,元件符号260也代表标准光罩,可用来作为图1微影系统100的光罩130。光罩260包含四个相同图案214,如图4光罩220的图案,用以图案化基板的区域。切割道262分隔此四图案214。图案的数量仅为一个例子,且每一图案代表任何可能数量的晶粒。
虽然没有明示,另一光罩可以包含四个相同图案216,而另一光罩则可包含四个相同图案218。此二光罩皆包含切割道,以分隔相连的图案。
请参照图7所示,元件符号300指明一标准方法,可使集成电路元件由试制而至量产。试制310是指设计集成电路元件及所使用的相关光罩,进行测试和验证的过程。步骤320中,制造出至少一光罩,如图4的多层光罩210。多层光罩包含多个不同图案以对应至不同层,而有减少费用的
因光罩费用昂贵,故使用多层光罩可使费用大为减少。如图4,多层光罩有宽于切割道的间隙,可用以分隔多个不同图案。
传统多层光罩的试制中,有些光罩会有多个相同图案对应同一层结构,其间隙大小同于图4的多层光罩210,这些光罩包含如有效区、多晶硅、金属层或接触层的图案。步骤325制造如第3图的光罩200的投产光罩,而非制造含有间隙的光罩。此光罩的优点在于试制后,这些光罩可用于量产,而不需要购买及建造新的光罩。
参照步骤330,使用多层光罩以及投产光罩进行试制,称为组合模式或混合式光罩组生产。试制时使用多层光罩,一图案会对准图1的半导体基材160,且图案会曝光于基板的子区域。重复此过程至图案成像于整个晶圆表面,如图2所绘示。使用投产光罩时,光罩将完全曝光于半导体基材160的区域。参照图3,光罩将一次在半导体基材上对准并曝光此四个相同图案202。
参照步骤340,将决定试制的成功与否。若需修正光罩,则返回前面步骤重新制造新光罩,再以新光罩重复执行试制的步骤320或325。若成功通过试制,则进入量产步骤350。步骤360,在先前步骤中位于多层光罩的不同层结构的图案,将制造于不同的投产光罩。试制时使用的投产光罩可于量产时使用。制造出一套完整的投产光罩后,在步骤370则可使用此套投产光罩进行量产。
图8绘示一混合式光罩组380,根据本发明的实施例,可用于图1的微影系统100。此混合式光罩组为投产光罩,如图3的光罩200,根据本发明揭露的实施例,将更详尽地描述于图8。混合式光罩组380包含光罩区384,定义于基板382。光罩区384的图案以微影系统,同时投影于半导体基材。光罩区384包含两个以上的子光罩区,由切割道分隔。此例中,光罩区384包含四个子光罩区386、388、390和382。举例来说,子光罩区386是由虚线386a、386b、386c、386d所标示出的区域。子光罩区由切割道394分隔。如图8绘示,每一子光罩区皆形成图案387。在此用来说明的图案中,包含两个正方形及一个长方形。一对准标志组396,如396a、396b和396c,形成于切割道及第一子光罩区386。重复复制此套对准标志组396于切割道,其中切割道位于光罩区域384的其余子光罩区的周围,切割道也包含区域398,此区域不可形成任何对准标志组。
本发明的实施例,提供一种制造集成电路元件的方法,利用此方法试制时,多层光罩的图案彼此不同,分别对应第一子集,投产光罩的图案彼此相同对应于第二子集,称为第一投产光罩。试制时,使用多层光罩及投产光罩。试制后,制造第一子集的第二投产光罩。集成电路元件使用第一投产光罩和第二投产光罩进行量产。
本发明的另一实施例提供一混合式光罩组,用于半导体基材曝光多层图案,以制造集成电路元件。混合式光罩组包含多层光罩,对应于第一子集,此多层光罩包含许多不同图案,以间隙分隔。混合式光罩组更包含投产光罩,对应于第二子集。每一投产光罩皆包含多个相同图案,以切割道分隔。
本发明的另一实施例提供一混合式光罩组,用于半导体基材上曝光多层图案,以制造集成电路元件。混合式光罩组包含基板;定义于基板的光罩区,而光罩区包含多个以切割道分隔的子光罩区;输出图案,形成于基板且重复于各子光罩区;对准标志组,形成于切割道且重复于各子光罩区。本发明的混合式光罩组在不同例子中,可能包含4或6个子光罩区。
前面已描述多个实施例的特征,使得熟习该技艺者,可以更详细了解接下来的细节描述。熟习该技艺者可以更无困难地,使用本揭露作为其它步骤及结构的设计或修改的基础,用以实现与此介绍,同目的或优点的实施例。熟习该技艺者应了解该同等的构造,并未偏离本揭露的精神及范围,任何熟习该技艺者,在不脱离本发明的精神和范围内,当可作各种之更动与润饰。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。
Claims (10)
1.一种制造集成电路元件的方法,其特征在于,其中该集成电路元件具有多个层结构,将该些层结构至少区分为一第一子集和一第二子集,该制造集成电路元件的方法包括以下步骤:
为该第一子集制造至少一多层光罩,其中该多层光罩具有多个图案,该些图案彼此不同,以分别对应该第一子集中的该些层结构;
为该第二子集制造至少一第一投产光罩,其中该第一投产光罩包含多个图案,该些图案彼此相同;
使用该多层光罩和该第一投产光罩,进行试制;
在试制后,为该第一子集制造至少一第二投产光罩;以及
使用该第一投产光罩和该第二投产光罩,制造该集成电路元件。
2.根据权利要求1所述的制造集成电路元件的方法,其特征在于其中所述的多层光罩包含至少一间隙,介于该多层光罩的该些图案之间,该第一投产光罩包含至少一切割道,介于该第一投产光罩的该些图案之间,且该间隙的宽度宽于该切割道之宽度。
3.根据权利要求1所述的制造集成电路元件的方法,其特征在于其中所述的第二子集包含至少一有效区图案。
4.根据权利要求1所述的制造集成电路元件的方法,其特征在于其中所述的第二子集包含至少一多晶硅层图案。
5.根据权利要求1所述的制造集成电路元件的方法,其特征在于其中所述的第二子集包含至少一接触层图案。
6.根据权利要求1所述的制造集成电路元件的方法,其特征在于其中所述的第二子集包含至少一金属层图案。
7.根据权利要求1所述的制造集成电路元件的方法,其特征在于其中进行该试制的步骤包含:
一次将该多层光罩的该些图案其中之一,曝光至一晶圆的一子区域;以及
一次将该投产光罩的该些图案,曝光至一晶圆的一区域。
8.根据权利要求1所述的制造集成电路元件的方法,其特征在于其中进行该试制的步骤包含:
使用该多层光罩进行一屏蔽式曝光;以及
使用该投产光罩进行一非屏蔽式曝光。
9.根据权利要求1所述的制造集成电路元件的方法,其特征在于其中所述的多层光罩包含至少一间隙,介于该多层光罩的该些图案之间,且该多层光罩的该些图案均包含一对准标志组,该对准标志组形成于该间隙上。
10.根据权利要求1所述的制造集成电路元件的方法,其特征在于其中所述的第一投产光罩包含:
至少一切割道,介于该第一投产光罩的该些图案之间,以及
一对准标志组,形成于该切割道上,且重复形成于每一该些图案的周围,藉此使每一该些图案均具有本身的对准标志组。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US9096208P | 2008-08-22 | 2008-08-22 | |
US61/090,962 | 2008-08-22 | ||
US12/250,338 | 2008-10-13 | ||
US12/250,338 US8003281B2 (en) | 2008-08-22 | 2008-10-13 | Hybrid multi-layer mask |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009101661481A Division CN101656225B (zh) | 2008-08-22 | 2009-08-14 | 混合式多层光罩组 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102915945A true CN102915945A (zh) | 2013-02-06 |
CN102915945B CN102915945B (zh) | 2015-03-18 |
Family
ID=41696689
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210291013.XA Active CN102915945B (zh) | 2008-08-22 | 2009-08-14 | 制造集成电路元件的方法 |
CN2009101661481A Active CN101656225B (zh) | 2008-08-22 | 2009-08-14 | 混合式多层光罩组 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009101661481A Active CN101656225B (zh) | 2008-08-22 | 2009-08-14 | 混合式多层光罩组 |
Country Status (3)
Country | Link |
---|---|
US (2) | US8003281B2 (zh) |
CN (2) | CN102915945B (zh) |
TW (1) | TWI400585B (zh) |
Families Citing this family (62)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102455592B (zh) * | 2010-10-22 | 2013-12-04 | 比亚迪股份有限公司 | 一种菲林的制作方法 |
US9252021B2 (en) | 2012-02-09 | 2016-02-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for patterning a plurality of features for Fin-like field-effect transistor (FinFET) devices |
CN102799081A (zh) * | 2012-09-11 | 2012-11-28 | 上海华力微电子有限公司 | 步进式重复曝光光刻机的掩模板工件台及曝光工艺 |
US9153478B2 (en) | 2013-03-15 | 2015-10-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Spacer etching process for integrated circuit design |
US9929153B2 (en) | 2013-10-18 | 2018-03-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of making a FinFET device |
US9034723B1 (en) | 2013-11-25 | 2015-05-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of making a FinFET device |
US9245763B2 (en) | 2014-03-13 | 2016-01-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Mechanisms for forming patterns using multiple lithography processes |
US9293341B2 (en) | 2014-03-13 | 2016-03-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Mechanisms for forming patterns using multiple lithography processes |
US10163652B2 (en) | 2014-03-13 | 2018-12-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Mechanisms for forming patterns using multiple lithography processes |
US9761436B2 (en) | 2014-06-30 | 2017-09-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Mechanisms for forming patterns using multiple lithography processes |
US9941139B2 (en) | 2014-09-10 | 2018-04-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of semiconductor integrated circuit fabrication |
US10026990B2 (en) | 2014-10-16 | 2018-07-17 | Corning Incorporated | Lithium-ion conductive garnet and method of making membranes thereof |
CN104391425B (zh) * | 2014-10-20 | 2019-01-22 | 中国科学院微电子研究所 | 一种小间隙平面电极的制作方法 |
US9472414B2 (en) | 2015-02-13 | 2016-10-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self-aligned multiple spacer patterning process |
US9449880B1 (en) | 2015-02-26 | 2016-09-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin patterning methods for increased process margin |
US9418868B1 (en) | 2015-03-13 | 2016-08-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of fabricating semiconductor device with reduced trench distortions |
US9703918B2 (en) | 2015-03-16 | 2017-07-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Two-dimensional process window improvement |
US9711369B2 (en) | 2015-03-16 | 2017-07-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for forming patterns with sharp jogs |
US9991132B2 (en) | 2015-04-17 | 2018-06-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Lithographic technique incorporating varied pattern materials |
US9530660B2 (en) | 2015-05-15 | 2016-12-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multiple directed self-assembly patterning process |
US9946827B2 (en) | 2015-07-16 | 2018-04-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method and structure for mandrel and spacer patterning |
US9589890B2 (en) | 2015-07-20 | 2017-03-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for interconnect scheme |
US10008382B2 (en) | 2015-07-30 | 2018-06-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device having a porous low-k structure |
US9627215B1 (en) | 2015-09-25 | 2017-04-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for interconnection |
US9728407B2 (en) | 2015-12-30 | 2017-08-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming features with various dimensions |
US10084040B2 (en) | 2015-12-30 | 2018-09-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Seamless gap fill |
US10157742B2 (en) | 2015-12-31 | 2018-12-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for mandrel and spacer patterning |
US9711604B1 (en) | 2015-12-31 | 2017-07-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Loading effect reduction through multiple coat-etch processes |
US9935199B2 (en) | 2016-01-15 | 2018-04-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET with source/drain structure |
US9570302B1 (en) | 2016-02-10 | 2017-02-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of patterning a material layer |
US9684236B1 (en) | 2016-03-17 | 2017-06-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of patterning a film layer |
US9911611B2 (en) | 2016-03-17 | 2018-03-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming openings in a material layer |
US9799529B2 (en) | 2016-03-17 | 2017-10-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of planarizing a film layer |
US10056265B2 (en) | 2016-03-18 | 2018-08-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Directed self-assembly process with size-restricted guiding patterns |
US9911606B2 (en) | 2016-04-28 | 2018-03-06 | Taiwan Semiconductor Manufacturing Co., Ltd. | Mandrel spacer patterning in multi-pitch integrated circuit manufacturing |
US10147649B2 (en) | 2016-05-27 | 2018-12-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device structure with gate stack and method for forming the same |
US9768061B1 (en) | 2016-05-31 | 2017-09-19 | Taiwan Semiconductor Manufacturing Co., Ltd. | Low-k dielectric interconnect systems |
US10032639B2 (en) | 2016-05-31 | 2018-07-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods for improved critical dimension uniformity in a semiconductor device fabrication process |
US10361286B2 (en) | 2016-06-24 | 2019-07-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method and structure for mandrel and spacer patterning |
US9972526B2 (en) | 2016-07-29 | 2018-05-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming conductive structure in semiconductor structure |
US10282504B2 (en) | 2016-09-30 | 2019-05-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for improving circuit layout for manufacturability |
US10446662B2 (en) | 2016-10-07 | 2019-10-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Reducing metal gate overhang by forming a top-wide bottom-narrow dummy gate electrode |
US10020261B2 (en) | 2016-10-14 | 2018-07-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Split rail structures located in adjacent metal layers |
US10020379B2 (en) | 2016-11-18 | 2018-07-10 | Taiwan Semiconuctor Manufacturing Co., Ltd. | Method for forming semiconductor device structure using double patterning |
US10957529B2 (en) | 2016-11-28 | 2021-03-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for drying wafer with gaseous fluid |
US9881794B1 (en) | 2016-11-29 | 2018-01-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor methods and devices |
US10083270B2 (en) * | 2016-12-14 | 2018-09-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Target optimization method for improving lithography printability |
CN108727025A (zh) | 2017-04-17 | 2018-11-02 | 中国科学院上海硅酸盐研究所 | 锂石榴石复合陶瓷、其制备方法及其用途 |
US11054742B2 (en) | 2018-06-15 | 2021-07-06 | Taiwan Semiconductor Manufacturing Co., Ltd. | EUV metallic resist performance enhancement via additives |
US10796065B2 (en) | 2018-06-21 | 2020-10-06 | Kla-Tencor Corporation | Hybrid design layout to identify optical proximity correction-related systematic defects |
US11069526B2 (en) | 2018-06-27 | 2021-07-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Using a self-assembly layer to facilitate selective formation of an etching stop layer |
US10867805B2 (en) | 2018-06-29 | 2020-12-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Selective removal of an etching stop layer for improving overlay shift tolerance |
US11069793B2 (en) | 2018-09-28 | 2021-07-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Reducing parasitic capacitance for gate-all-around device by forming extra inner spacers |
TWI683346B (zh) * | 2018-10-22 | 2020-01-21 | 台灣積體電路製造股份有限公司 | 積體電路以及形成積體電路的方法 |
US10665455B2 (en) | 2018-10-22 | 2020-05-26 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method (and related apparatus) that reduces cycle time for forming large field integrated circuits |
US11061315B2 (en) | 2018-11-15 | 2021-07-13 | Globalfoundries U.S. Inc. | Hybrid optical and EUV lithography |
CN109240050A (zh) * | 2018-11-19 | 2019-01-18 | 赛莱克斯微系统科技(北京)有限公司 | 一种光刻方法、掩膜及光刻系统 |
US11527444B2 (en) | 2019-09-25 | 2022-12-13 | Taiwan Semiconductor Manufacturing Co., Ltd. | Air spacer formation for semiconductor devices |
CN110808206A (zh) * | 2019-11-11 | 2020-02-18 | 合肥恒烁半导体有限公司 | 一种减少闪存流片中使用的光罩数量的方法及其应用 |
US11502182B2 (en) | 2020-05-11 | 2022-11-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Selective gate air spacer formation |
US20220244632A1 (en) * | 2021-02-02 | 2022-08-04 | Changxin Memory Technologies, Inc. | Formation method of photomask and photomask |
US20230273590A1 (en) * | 2022-02-25 | 2023-08-31 | Nanya Technology Corporation | Method and system of operating overlay measuring |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4849313A (en) * | 1988-04-28 | 1989-07-18 | Vlsi Technology, Inc. | Method for making a reticle mask |
US20040219439A1 (en) * | 2002-12-04 | 2004-11-04 | Masafumi Asano | Reticle set, method for designing a reticle set, exposure monitoring method, inspection method for reticle set and manufacturing method for a semiconductor device |
US20050095509A1 (en) * | 2003-11-05 | 2005-05-05 | Mosel Vitelic, Inc. | Method for providing representative features for use in inspection of photolithography mask and for use in inspection photo-lithographically developed and/or patterned wafer layers, and products of same |
CN1967382A (zh) * | 2005-11-16 | 2007-05-23 | 智原科技股份有限公司 | 一种共用光罩布局方法及使用其的半导体元件制造方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6139021A (ja) * | 1984-07-31 | 1986-02-25 | Canon Inc | 光学装置 |
US6180289B1 (en) * | 1997-07-23 | 2001-01-30 | Nikon Corporation | Projection-microlithography mask with separate mask substrates |
US6040892A (en) * | 1997-08-19 | 2000-03-21 | Micron Technology, Inc. | Multiple image reticle for forming layers |
US6710851B1 (en) * | 2002-01-29 | 2004-03-23 | Lsi Logic Corporation | Multi pattern reticle |
US6737205B2 (en) * | 2002-04-30 | 2004-05-18 | Motorola, Inc. | Arrangement and method for transferring a pattern from a mask to a wafer |
CN101038435A (zh) * | 2006-03-17 | 2007-09-19 | 蔡士成 | 晶圆光刻掩模和其制造方法与其晶圆光刻方法 |
-
2008
- 2008-10-13 US US12/250,338 patent/US8003281B2/en not_active Expired - Fee Related
-
2009
- 2009-06-30 TW TW098122101A patent/TWI400585B/zh not_active IP Right Cessation
- 2009-08-14 CN CN201210291013.XA patent/CN102915945B/zh active Active
- 2009-08-14 CN CN2009101661481A patent/CN101656225B/zh active Active
-
2011
- 2011-07-21 US US13/188,347 patent/US8202681B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4849313A (en) * | 1988-04-28 | 1989-07-18 | Vlsi Technology, Inc. | Method for making a reticle mask |
US20040219439A1 (en) * | 2002-12-04 | 2004-11-04 | Masafumi Asano | Reticle set, method for designing a reticle set, exposure monitoring method, inspection method for reticle set and manufacturing method for a semiconductor device |
US20050095509A1 (en) * | 2003-11-05 | 2005-05-05 | Mosel Vitelic, Inc. | Method for providing representative features for use in inspection of photolithography mask and for use in inspection photo-lithographically developed and/or patterned wafer layers, and products of same |
CN1967382A (zh) * | 2005-11-16 | 2007-05-23 | 智原科技股份有限公司 | 一种共用光罩布局方法及使用其的半导体元件制造方法 |
Also Published As
Publication number | Publication date |
---|---|
CN101656225B (zh) | 2012-09-26 |
US8202681B2 (en) | 2012-06-19 |
US20110281208A1 (en) | 2011-11-17 |
CN101656225A (zh) | 2010-02-24 |
CN102915945B (zh) | 2015-03-18 |
TW201009518A (en) | 2010-03-01 |
US20100047698A1 (en) | 2010-02-25 |
TWI400585B (zh) | 2013-07-01 |
US8003281B2 (en) | 2011-08-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102915945B (zh) | 制造集成电路元件的方法 | |
US11022874B2 (en) | Chromeless phase shift mask structure and process | |
US8563227B2 (en) | Method and system for exposure of a phase shift mask | |
US10274818B2 (en) | Lithography patterning with sub-resolution assistant patterns and off-axis illumination | |
JP3096841B2 (ja) | ホトリソグラフィ方法及びそれに使用するホトリソグラフィシステム | |
CN1260621C (zh) | 去除光罩遮光缺陷的方法及其半导体装置的制造方法 | |
US9280041B2 (en) | Cross quadrupole double lithography method using two complementary apertures | |
JP2007093798A (ja) | フォトマスク及びその製造方法 | |
US6849393B2 (en) | Phase shifting lithographic process | |
JP2923905B2 (ja) | フォトマスク | |
US20110212403A1 (en) | Method and apparatus for enhanced dipole lithography | |
US20020102468A1 (en) | Method of forming an improved attenuated phase-shifting photomask | |
US20070111461A1 (en) | Systems And Methods For Forming Integrated Circuit Components Having Matching Geometries | |
TW202036154A (zh) | 光罩之修正方法、光罩之製造方法、光罩、及顯示裝置之製造方法 | |
JPH10186630A (ja) | 位相シフト露光マスクおよびその製造方法 | |
US20040013948A1 (en) | Chromeless PSM with chrome assistant feature | |
JPH0511433A (ja) | フオトマスクの製造方法及びフオトマスク | |
JPH04268556A (ja) | レジストパターン形成方法 | |
JPH05275303A (ja) | 露光方法およびそれに用いるフォトマスク | |
US8472005B2 (en) | Methodology for implementing enhanced optical lithography for hole patterning in semiconductor fabrication | |
TW563177B (en) | Method for transforming a pattern | |
JP2000214572A (ja) | フォトマスク及びそれを備えた露光装置 | |
JPH0451238A (ja) | 位相シフトマスク及びその製造方法 | |
US20130286371A1 (en) | Methodology For Implementing Enhanced Optical Lithography For Hole Patterning In Semiconductor Fabrication | |
JP2016206234A (ja) | 変形照明用アパーチャおよび露光装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |