CN102890528A - 一种低成本时钟复用方法 - Google Patents
一种低成本时钟复用方法 Download PDFInfo
- Publication number
- CN102890528A CN102890528A CN2012103400863A CN201210340086A CN102890528A CN 102890528 A CN102890528 A CN 102890528A CN 2012103400863 A CN2012103400863 A CN 2012103400863A CN 201210340086 A CN201210340086 A CN 201210340086A CN 102890528 A CN102890528 A CN 102890528A
- Authority
- CN
- China
- Prior art keywords
- clock
- logic gate
- clock signal
- low
- cost
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明提供一种低成本时钟复用方法,所述方法包括以下步骤:时钟源提供时钟信号;所述时钟信号经过逻辑门,通过逻辑门导通为后级集成电路提供时钟信号。时钟源提供时钟信号,时钟信号经过逻辑门,通过逻辑门导通为后级集成电路提供时钟信号,逻辑门的实用,使时钟信号质量得以保证,完全满足系统的要求。
Description
技术领域
本发明属于计算机技术领域,具体涉及一种低成本时钟复用方法。
背景技术
随着应用以及网络技术的发展,越来越多的服务器被部署应用。随着服务器产品功能日益强大,种类越来越多。服务器主板上的芯片数量不断增加,对应的时钟需求也就越来越多。由于很多IC使用的时钟的类型以及频点相同,因此带来了一个问题,如何用低成本的方案可以实现一颗有源晶体为更多的IC提供参考时钟成为业内普遍关心也研究的一个问题。
目前用于应用于实际中方案一为直接公用时钟,即直接将时钟供给多颗IC,在链路上串接匹配电阻。当系统上共用时钟的几颗IC之间的距离比较接近并且时钟线的长度比较短时,时钟信号可以满足系统的要求。如图1,采用直接共用时钟的框图3颗IC共用一个时钟。当IC之间的距离比较远,而时钟信号(时钟1、时钟2和时钟3等)走线内比较长时,时钟信号将发生严重的反射,导致信号质量变差,无法满足IC对时钟的要求。当有两颗IC时,时钟1,时钟2走线内比较长时信号的波形,信号发生严重的反射。如图2所示,采用时钟缓冲器的时钟共用框图,但是由于采用专用的时钟缓冲器,带来的是成本的上的大幅上升。
发明内容
为了克服上述现有技术的不足,本发明提供一种低成本时钟复用方法,时钟源提供时钟信号,时钟信号经过逻辑门,通过逻辑门导通为后级集成电路提供时钟信号,逻辑门的实用,使时钟信号质量得以保证,完全满足系统的要求。
为了实现上述发明目的,本发明采取如下技术方案:
一种低成本时钟复用方法,所述方法包括以下步骤:
步骤1:时钟源提供时钟信号;
步骤2:所述时钟信号经过逻辑门,通过逻辑门导通为后级集成电路提供时钟信号。
所述步骤1中,时钟源包括有源晶振和时钟IC。
所述步骤2中,逻辑门包括与门、或门、非门、异或门、与非门和或非门。
所述逻辑门与时钟源的距离在1/6时钟上升沿时间所能传输的距离以内。
所述逻辑门的导通时间小于1/2个时钟周期。
与现有技术相比,本发明的有益效果在于:
1.本发明提供一种低成本时钟复用方法,时钟源提供时钟信号,时钟信号经过逻辑门,通过逻辑门导通为后级集成电路提供时钟信号,逻辑门的实用,使时钟信号质量得以保证,完全满足系统的要求;
2.提供了逻辑门与有源晶振连接长度限制,保证有源时钟晶振共用的时钟信号质量;
3.方法简单,成本低。
附图说明
图1是现有技术中采用直接共用时钟框图;
图2是现有技术中采用时钟缓冲器的时钟公用框图;
图3是本发明中低成本时钟复用方法实施例框图。
具体实施方式
下面结合附图对本发明作进一步详细说明。
如图3,一种低成本时钟复用方法,所述方法包括以下步骤:
步骤1:时钟源提供时钟信号;
步骤2:所述时钟信号经过N个逻辑门,通过逻辑门导通为后级集成电路提供时钟信号。
所述步骤1中,时钟源包括有源晶振和时钟IC。
所述步骤2中,逻辑门包括与门、或门、非门、异或门、与非门和或非门。
所述逻辑门与时钟源的距离在1/6时钟上升沿时间所能传输的距离以内。
所述逻辑门的导通时间小于1/2个时钟周期。
最后应当说明的是:以上实施例仅用以说明本发明的技术方案而非对其限制,尽管参照上述实施例对本发明进行了详细的说明,所属领域的普通技术人员应当理解:依然可以对本发明的具体实施方式进行修改或者等同替换,而未脱离本发明精神和范围的任何修改或者等同替换,其均应涵盖在本发明的权利要求范围当中。
Claims (5)
1.一种低成本时钟复用方法,其特征在于:所述方法包括以下步骤:
步骤1:时钟源提供时钟信号;
步骤2:所述时钟信号经过逻辑门,通过逻辑门导通为后级集成电路提供时钟信号。
2.根据权利要求1所述的低成本时钟复用方法,其特征在于:所述步骤1中,时钟源包括有源晶振和时钟IC。
3.根据权利要求1所述的低成本时钟复用方法,其特征在于:所述步骤2中,逻辑门包括与门、或门、非门、异或门、与非门和或非门。
4.根据权利要求1所述的低成本时钟复用方法,其特征在于:所述逻辑门与时钟源的距离在1/6时钟上升沿时间所能传输的距离以内。
5.根据权利要求4所述的低成本时钟复用方法,其特征在于:所述逻辑门的导通时间小于1/2个时钟周期。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012103400863A CN102890528A (zh) | 2012-09-13 | 2012-09-13 | 一种低成本时钟复用方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012103400863A CN102890528A (zh) | 2012-09-13 | 2012-09-13 | 一种低成本时钟复用方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102890528A true CN102890528A (zh) | 2013-01-23 |
Family
ID=47534052
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2012103400863A Pending CN102890528A (zh) | 2012-09-13 | 2012-09-13 | 一种低成本时钟复用方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102890528A (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1213225A (zh) * | 1997-06-13 | 1999-04-07 | 日本电气株式会社 | 时钟信号控制方法及其装置 |
CN1494216A (zh) * | 2002-10-31 | 2004-05-05 | 百利通电子(上海)有限公司 | 用一条延时链产生多个频点时钟信号的数字锁相环 |
CN101604968A (zh) * | 2009-05-21 | 2009-12-16 | 北京大学深圳研究生院 | 一种通道可扩展多相位高性能时钟设计方法及系统 |
US20100026345A1 (en) * | 2005-09-02 | 2010-02-04 | Cypress Semiconductor Corp. | Circuit, system, and method for multiplexing signals with reduced jitter |
CN102082570A (zh) * | 2010-12-03 | 2011-06-01 | 华为技术有限公司 | 一种时钟电路和提供时钟信号的方法 |
-
2012
- 2012-09-13 CN CN2012103400863A patent/CN102890528A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1213225A (zh) * | 1997-06-13 | 1999-04-07 | 日本电气株式会社 | 时钟信号控制方法及其装置 |
CN1494216A (zh) * | 2002-10-31 | 2004-05-05 | 百利通电子(上海)有限公司 | 用一条延时链产生多个频点时钟信号的数字锁相环 |
US20100026345A1 (en) * | 2005-09-02 | 2010-02-04 | Cypress Semiconductor Corp. | Circuit, system, and method for multiplexing signals with reduced jitter |
CN101604968A (zh) * | 2009-05-21 | 2009-12-16 | 北京大学深圳研究生院 | 一种通道可扩展多相位高性能时钟设计方法及系统 |
CN102082570A (zh) * | 2010-12-03 | 2011-06-01 | 华为技术有限公司 | 一种时钟电路和提供时钟信号的方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2020109867A3 (zh) | 多模通信装置及其通信方法、多模通信系统 | |
WO2016058344A1 (zh) | 一种确定链路延时的方法、装置、通信设备和存储介质 | |
CN102857353B (zh) | 一种代理侦听组播的实现方法 | |
PH12019502598A1 (en) | Data transmission method, terminal device, and network device | |
CN105955398B (zh) | 一种基于fpga的系统对时装置及对时方法 | |
SK5537Y1 (en) | Method for amplitude modulation for purpose of information transmission in power line 230V a device for thereof | |
CN102890528A (zh) | 一种低成本时钟复用方法 | |
CN104461997A (zh) | 一种pos-phy接口设备及设计方法 | |
CN103825793A (zh) | 一种物联网数据报文分发设备及其方法 | |
CN105608030A (zh) | 一种电子设备及通信系统 | |
CN102394808B (zh) | 以太网串行介质无关接口相位适配和帧对齐的方法及装置 | |
CN104503935A (zh) | 一种可精确控制时序的iic控制装置和控制方法 | |
CN204794927U (zh) | 一种超大延时量单元电路 | |
CN204440388U (zh) | 一种简易的数据传输电路 | |
CN203658915U (zh) | 多路数据采集卡 | |
CN202145308U (zh) | 抗恶劣环境计算机的多主模块管理接口模块 | |
CN103177320A (zh) | 高校成绩单自动录入及同步发布系统 | |
MY152586A (en) | Method and device for transmitting information over a complex network | |
CN105958982B (zh) | 提前时钟有效信号的电路及方法 | |
CN104346258A (zh) | 使用状态显示装置 | |
CN205249211U (zh) | 一种机载电台接口单元 | |
CN201323565Y (zh) | 时钟信号电平转换电路 | |
CN103117928A (zh) | 提高芯片转发性能的方法及装置 | |
CN204669367U (zh) | 一种光网络设备 | |
CN208001340U (zh) | 多机实时同步播放系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20130123 |