CN102714854A - 时延调整方法和数据转换器 - Google Patents

时延调整方法和数据转换器 Download PDF

Info

Publication number
CN102714854A
CN102714854A CN2012800004622A CN201280000462A CN102714854A CN 102714854 A CN102714854 A CN 102714854A CN 2012800004622 A CN2012800004622 A CN 2012800004622A CN 201280000462 A CN201280000462 A CN 201280000462A CN 102714854 A CN102714854 A CN 102714854A
Authority
CN
China
Prior art keywords
clock
unit
data converter
serial
time delay
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012800004622A
Other languages
English (en)
Other versions
CN102714854B (zh
Inventor
邵珠法
石晓明
李刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Publication of CN102714854A publication Critical patent/CN102714854A/zh
Application granted granted Critical
Publication of CN102714854B publication Critical patent/CN102714854B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0617Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
    • H03M1/0624Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by synchronisation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Pulse Circuits (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明提供一种时延调整方法和数据转换器,所述时延调整方法包括:数据转换器的时延调整单元接收固定时钟;所述时延调整单元采用第一调整量对所述固定时钟进行调整,获得采样时钟,以及采用第二调整量对所述固定时钟进行调整,获得用于数字处理的时钟;所述时延调整单元将所述采样时钟发送给所述数据转换器的转换器核,以及将所述用于数字处理的时钟发送给所述数据转换器的数字时钟单元。本发明可以在数据转换器内部实现时延调整功能,进而可以降低时钟设计复杂度和实现成本。

Description

时延调整方法和数据转换器
技术领域
本发明涉及通信技术,尤其涉及一种时延调整方法和数据转换器。
背景技术
在数字预失真(Digital Pre-Distortion;以下简称:DPD)线性化技术中,时延调整是DPD关键技术之一。时延调整的作用是将下行数据和反馈数据对齐,而下行数据和反馈数据对齐是各种DPD运算的重要前提。
由于在功放、射频通道和滤波器部分实现灵活的时延调整比较困难,因此现有的时延调整技术一般通过调整数据转换器,例如:模数转换器(Analog to Digital Converter;以下简称:ADC)或数模转换器(Digital toAnalog Converter;以下简称:DAC),的时延来实现。
具体地,外部时钟单元送给DAC和/或ADC的时钟具备精确的时延调整功能,送给DAC和ADC的时延可以分别表示为Δt1和Δt2。单独调整Δt1或Δt2,或者同时调整Δt1和Δt2的值,都可实现下行和反馈通道之间的时延差的调整。
对于并行接口的数据转换器,输入时钟只需要一路。此时,在外部时钟单元实现时延调整是可行的,但是在外部时钟单元实现时延调整功能,会导致外部时钟单元的设计比较复杂,实现成本偏高。
随着ADC和DAC的采样速率的不断提高,传统的并行数据接口已难以承载越来越大的数据量。串行-解串行(Serialize-Deserialize;以下简称:Serdes)接口的数据转换器解决了大数据量的问题。
但是,对于Serdes接口的数据转换器,在正常工作时Serdes部分的工作时钟不能调整,要保持稳定,否则Serdes接口会发生断链,引起业务中断,例如:掉话。因此,为了达到调整数据转换器时延而不影响Serdes接口正常工作的目的,外部时钟单元需要同时给数据转换器提供可调整和不可调整的两路时钟,这样,在外部时钟单元实现Serdes接口的数据转换器的时延调整功能,会导致外部时钟单元的设计比较复杂,实现成本大幅提高。
综上所述,现有技术在外部时钟单元实现数据转换器的时延调整功能,会导致外部时钟单元的设计比较复杂,实现成本偏高。
发明内容
本发明提供一种时延调整方法和数据转换器,以实现在数据转换器内部实现时延调整功能,降低时钟设计复杂度和实现成本。
本发明一方面提供一种时延调整方法,包括:
数据转换器的时延调整单元接收固定时钟;
所述时延调整单元采用第一调整量对所述固定时钟进行调整,获得采样时钟,以及采用第二调整量对所述固定时钟进行调整,获得用于数字处理的时钟;
所述时延调整单元将所述采样时钟发送给所述数据转换器的转换器核,以及将所述用于数字处理的时钟发送给所述数据转换器的数字时钟单元。
本发明另一方面提供一种数据转换器,包括:时延调整单元、转换器核和数字时钟单元;所述时延调整单元分别与所述转换器核和所述数字时钟单元连接;
所述时延调整单元,用于接收固定时钟,采用第一调整量对所述固定时钟进行调整,获得采样时钟,以及采用第二调整量对所述固定时钟进行调整,获得用于数字处理的时钟;将所述采样时钟发送给所述转换器核,以及将所述用于数字处理的时钟发送给所述数字时钟单元;
所述转换器核,用于接收所述时延调整单元发送的采样时钟;
所述数字时钟单元,用于接收所述时延调整单元发送的用于数字处理的时钟。
本发明再一方面提供一种基站,包括上述数据转换器。
本发明再一方面还提供一种通信系统,包括上述基站。
本发明的技术效果是:数据转换器的时延调整单元接收固定时钟之后,采用第一调整量对该固定时钟进行调整,获得采样时钟,以及采用第二调整量对该固定时钟进行调整,获得用于数字处理的时钟;然后时延调整单元将上述采样时钟发送给数据转换器的转换器核,以及将上述用于数字处理的时钟发送给数据转换器的数字时钟单元;从而可以在数据转换器内部实现时延调整功能,进而可以降低时钟设计复杂度和实现成本。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明一个实施例中时延调整方法的流程图;
图2为本发明一个实施例中数据转换器的结构示意图;
图3为本发明另一个实施例中数据转换器的结构示意图;
图4为本发明一个实施例中并行接口的数据转换器的结构示意图;
图5为本发明一个实施例中Serdes接口的数据转换器的结构示意图;
图6为本发明实施例提供的时钟分频实现时延调整的原理示意图;
图7为本发明一个实施例中时钟分频实现时延调整的示意图;
图8为本发明一个实施例中模拟延迟线实现时延调整的示意图;
图9为本发明一个实施例中PLL或DLL实现时延调整的示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的技术方案,可以应用于各种通信系统,例如:全球移动通信系统(Global System of Mobile communication;以下简称:GSM),码分多址(CodeDivision Multiple Access;以下简称:CDMA)系统,宽带码分多址(WidebandCode Division Multiple Access Wireless;以下简称:WCDMA),通用分组无线业务(General Packet Radio Service;以下简称:GPRS),长期演进(Long TermEvolution;以下简称:LTE)等。
本发明中的基站,可以是GSM或CDMA中的基站(Base TransceiverStation;以下简称:BTS),也可以是WCDMA中的基站(NodeB),还可以是LTE中的演进型基站(evolved NodeB;以下简称:eNB或e-NodeB),本发明并不限定。
图1为本发明一个实施例中时延调整方法的流程图,如图1所示,该时延调整方法可以包括:
步骤101,数据转换器的时延调整单元接收固定时钟。
其中,上述固定时钟可以为数据转换器连接的外部时钟单元在完成上电初始化配置并正常稳定工作后,提供给该数据转换器的相位不变的时钟。
步骤102,时延调整单元采用第一调整量对上述固定时钟进行调整,获得采样时钟(Sample Clock),以及采用第二调整量对上述固定时钟进行调整,获得用于数字处理的时钟。
本实施例中,第一调整量和第二调整量可以相等也可以不等,本发明对第一调整量和第二调整量的大小不作限定;本发明中,第一调整量和第二调整量是可调的。
具体地,本实施例的一种实现方式中,第一调整量和第二调整量相等,时延调整单元接收到固定时钟之后,先采用第一调整量或第二调整量对该固定时钟进行调整,然后将调整后的固定时钟分为两路,分别作为采样时钟和用于数字处理的时钟。
本实施例的另一种实现方式中,时延调整单元接收到固定时钟之后,可以先将该固定时钟分为两路,然后分别采用第一调整量和第二调整量对这两路时钟进行调整,获得采样时钟和用于数字处理的时钟;本实现方式中,第一调整量和第二调整量可以相等也可以不等。
本发明中,上述采样时钟为用于采样的时钟。
步骤103,时延调整单元将上述采样时钟发送给上述数据转换器的转换器核,以及将上述用于数字处理的时钟发送给上述数据转换器的数字时钟单元。
进一步地,将上述数字时钟用于数字处理的时钟发送给上述数据转换器的数字时钟单元数字时钟单元之后,该数据转换器的数字时钟单元数字时钟单元还可以对上述数字时钟用于数字处理的时钟进行处理后发送给上述数据转换器的先入先出(First Input First Output;以下简称:FIFO)单元,以及对上述数字时钟用于数字处理的时钟进行处理后发送给上述数据转换器的数字处理单元(Digital Processing Unit)。需要说明的是,数字时钟单元数字时钟单元发送给FIFO单元和数字处理单元的时钟所经过的处理是不同的,也就是说,数字时钟单元数字时钟单元将上述数字时钟用于数字处理的时钟进行不同处理后分别发送给FIFO单元和数字处理单元。另外,在具体实现时,由于数字处理单元中各模块的频率不一样,因此数字时钟单元数字时钟单元发送给数字处理单元的时钟可能有多个。
本实施例的一种实现方式中,上述数据转换器的串行-解串行时钟单元也可以接收上述固定时钟,对上述固定时钟进行处理后发送给上述数据转换器的串行-解串行单元;然后该串行-解串行单元对串行-解串行时钟单元发送的时钟进行处理后发送给上述数据转换器的FIFO单元。
本实施例中,上述时延调整单元可以通过时钟分频方式、模拟延迟线方式、延迟锁定环(Delay Locked Loop;以下简称:DLL)方式或锁相环(PhaseLocked Loop;以下简称:PLL)方式实现。
上述实施例中,数据转换器的时延调整单元接收固定时钟之后,采用第一调整量对该固定时钟进行调整,获得采样时钟,以及采用第二调整量对该固定时钟进行调整,获得用于数字处理的时钟;然后时延调整单元将上述采样时钟发送给数据转换器的转换器核,以及将上述用于数字处理的时钟发送给数据转换器的数字时钟单元;从而可以在数据转换器内部实现时延调整功能,进而可以降低时钟设计复杂度和实现成本。
本领域普通技术人员可以理解:实现上述各方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成。前述的程序可以存储于一计算机可读取存储介质中。该程序在执行时,执行包括上述各方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
图2为本发明一个实施例中数据转换器的结构示意图,本实施例中的数据转换器可以实现本发明图1所示实施例的流程,如图2所示,该数据转换器20可以包括:时延调整单元21、转换器核22和数字时钟单元23;其中,时延调整单元21分别与转换器核22和数字时钟单元23连接;
本实施例中,时延调整单元21,用于接收固定时钟,采用第一调整量对上述固定时钟进行调整,获得采样时钟,以及采用第二调整量对上述固定时钟进行调整,获得用于数字处理的时钟;然后,将上述采样时钟发送给转换器核22,以及将上述用于数字处理的时钟发送给数字时钟单元23;其中,上述固定时钟可以是数据转换器20连接的外部时钟单元发送给时延调整单元21的;本实施例中,第一调整量和第二调整量可以相等也可以不等,本发明对第一调整量和第二调整量的大小不作限定;本发明中,第一调整量和第二调整量是可调的。
其中,上述固定时钟可以为数据转换器20连接的外部时钟单元在完成上电初始化配置并正常稳定工作后,提供给该数据转换器20的相位不变的时钟。本发明实施例中外部时钟单元是指独立于数据转换器且位于数据转换器外部的时钟单元。
具体地,本实施例的一种实现方式中,第一调整量和第二调整量相等,时延调整单元21接收到固定时钟之后,先采用第一调整量或第二调整量对该固定时钟进行调整,然后将调整后的固定时钟分为两路,分别作为采样时钟和用于数字处理的时钟。
本实施例的另一种实现方式中,时延调整单元21接收到固定时钟之后,可以先将该固定时钟分为两路,然后分别采用第一调整量和第二调整量对这两路时钟进行调整,获得采样时钟和用于数字处理的时钟;本实现方式中,第一调整量和第二调整量可以相等也可以不等。
本发明中,上述采样时钟为用于采样的时钟。
具体地,时延调整单元21可以通过时钟分频方式、模拟延迟线方式、DLL方式或PLL方式实现。
转换器核22,用于接收时延调整单元21发送的采样时钟。
举例来说,转换器核22为数据转换器20的核心器件,转换器核22包括ADC核和DAC核,其中,ADC核可以实现模数转换,DAC核可以实现数模转换。
数字时钟单元23,用于接收时延调整单元21发送的用于数字处理的时钟。
举例来说,数字时钟单元23可以为FIFO单元和数字处理单元提供工作所需要的时钟。
进一步地,上述数据转换器20还可以包括:FIFO单元24和数字处理单元25;FIFO单元24与数字时钟单元23和数字处理单元25连接,数字处理单元25与数字时钟单元23和转换器核22连接;
本实施例中,数字时钟单元23,还用于对上述用于数字处理的时钟进行处理后发送给FIFO单元24,以及对上述用于数字处理的时钟进行处理后发送给数字处理单元25。需要说明的是,数字时钟单元23发送给FIFO单元24和数字处理单元25的时钟所经过的处理可以是不同的,也就是说,数字时钟单元23可以将上述用于数字处理的时钟进行不同处理后分别发送给FIFO单元24和数字处理单元25。另外,在具体实现时,由于数字处理单元25中各模块的频率不一样,因此数字时钟单元23发送给数字处理单元25的时钟可能有多个。
举例来说,FIFO单元24可以为同步FIFO(Synchronous FIFO)或异步FIFO(Asynchronous FIFO),优选地,本实施例中的FIFO单元24可以为异步FIFO,用于实现时钟域隔离和转换功能,比如实现外部时钟域到本地时钟域的转换。
数字处理单元25用于实现数字信号处理功能,对ADC来说,数字处理单元25主要包括数字控制振荡器(Numerically Controlled Oscillator;以下简称:NCO)、滤波、抽取等数字下变频器(Digital Down Converter;以下简称:DDC)数字部件;对DAC来说,数字处理单元25主要包括插值、滤波、NCO等数字上变频器(Digital Up Converter;以下简称:DUC)数字部件。
上述实施例中,数据转换器20的时延调整单元21接收固定时钟之后,采用第一调整量对该固定时钟进行调整,获得采样时钟,以及采用第二调整量对该固定时钟进行调整,获得用于数字处理的时钟;然后时延调整单元21将上述采样时钟发送给数据转换器20的转换器核22,以及将上述用于数字处理的时钟发送给数据转换器20的数字时钟单元23;从而可以在数据转换器20内部实现时延调整功能,进而可以降低时钟设计复杂度和实现成本。
图3为本发明另一个实施例中数据转换器的结构示意图,与图2所示的数据转换器20相比,不同之处在于,本实施例中的数据转换器20还可以包括:Serdes时钟单元26和Serdes单元27;Serdes时钟单元26与Serdes单元27连接,Serdes单元27与FIFO单元24连接;
其中,Serdes时钟单元26,用于接收上述固定时钟,对上述固定时钟进行处理后发送给上述数据转换器20的Serdes单元27;其中,上述固定时钟可以是数据转换器20连接的外部时钟单元发送给Serdes时钟单元26的;
举例来说,Serdes时钟单元26可以为Serdes单元27提供工作所需要的同步和时钟信号。
Serdes单元27,用于接收Serdes时钟单元26发送的时钟。
进一步地,Serdes单元27,还用于对Serdes时钟单元26发送的时钟进行处理后发送给上述数据转换器20的FIFO单元24。
举例来说,Serdes单元27可以实现串行-解串行功能,对于ADC来说,Serdes单元27可以将上述实现模数转换功能的数据转换器20内部的并行数据串行化,发送给现场可编程门阵列(Field Programmable Gate Array;以下简称:FPGA)或专用集成电路(Application Specific Integrated Circuits;以下简称:ASIC)进行处理;对于DAC来说,Serdes单元27可以将来自于FPGA或ASIC的串行数据并行化,送到上述实现数模转换功能的数据转换器20内部进行处理。
本实施例中,固定时钟在时延调整单元21之前一分为二,一路发送给时延调整单元21,一路发送给Serdes时钟单元26。
本实施例提供的数据转换器20中,具体地,对于DAC,Serdes单元27发送给FIFO单元24的固定时钟可以作为FIFO单元24的写时钟,数字时钟单元23发送给FIFO单元24的用于数字处理的时钟可以作为FIFO单元24的读时钟,这时转换器核22为DAC核;对于ADC,Serdes单元27发送给FIFO单元24的固定时钟可以作为FIFO单元24的读时钟,数字时钟单元23发送给FIFO单元24的用于数字处理的时钟可以作为FIFO单元24的写时钟,这时转换器核22为ADC核;从而可以实现将Serdes单元27的时钟与其他时钟从源头分开,通过FIFO单元24隔离,可以实现调整数据转换器20时延不影响Serdes接口的目的。
上述数据转换器20中,只需一路时钟输入即可实现对时延进行调整并且不影响Serdes接口的正常工作,简化了时钟的设计,降低了时钟的实现成本。
本发明图1~图3所示实施例中的数据转换器可以为并行接口的数据转换器,也可以为Serdes接口的数据转换器。
图4为本发明一个实施例中并行接口的数据转换器的结构示意图,如图4所示,该并行接口的数据转换器可以包括:时延调整单元41、ADC或DAC核42、数字时钟单元43、FIFO单元44和数字处理单元45。
本实施例中,时延调整单元41接收固定时钟之后,采用第一调整量对该固定时钟进行调整,获得采样时钟;以及采用第二调整量对该固定时钟进行调整,获得用于数字处理的时钟;然后时延调整单元41将采样时钟发送给ADC或DAC核42,将用于数字处理的时钟发送给数字时钟单元43;本实施例中,第一调整量和第二调整量可以相等也可以不等,本发明对第一调整量和第二调整量的大小不作限定。具体地,本实施例中的时延调整单元41可以实现本发明图2所示实施例中时延调整单元21的功能。
进一步地,数字时钟单元43对上述用于数字处理的时钟进行处理后发送给FIFO单元44,以及对上述用于数字处理的时钟进行处理后发送给数字处理单元45;需要说明的是,数字时钟单元43发送给FIFO单元44和数字处理单元45的时钟所经过的处理是不同的,也就是说,数字时钟单元43将上述用于数字处理的时钟进行不同处理后分别发送给FIFO单元44和数字处理单元45。另外,在具体实现时,由于数字处理单元45中各模块的频率不一样,因此数字时钟单元43发送给数字处理单元45的时钟可能有多个。具体地,本实施例中的数字时钟单元43可以实现本发明图2所示实施例中数字时钟单元23的功能。
具体地,本实施例中的ADC或DAC核42可以实现本发明图2所示实施例中转换器核22的功能;FIFO单元44可以实现本发明图2所示实施例中FIFO单元24的功能,数字处理单元45可以实现本发明图2所示实施例中数字处理单元25的功能。
本实施例中,上述时延调整单元41、ADC或DAC核42、数字时钟单元43、FIFO单元44和数字处理单元45集成在同一个并行接口的数据转换器中,如图4所示,该并行接口的数据转换器对外引出4个引脚,其中,与FIFO单元44连接的为数据输入输出(Input/Output;以下简称:I/O)引脚和数据时钟的输入引脚,与时延调整单元41连接的为用于输入固定时钟的引脚,与ADC或DAC核42连接的为I/O引脚。
上述并行接口的数据转换器中,增加一个可配置的时延调整单元41,替代外部时钟单元的时延调整功能对接收的固定时钟进行调整,从而可以实现简化时钟的设计,以及降低时钟的实现成本。
图5为本发明一个实施例中Serdes接口的数据转换器的结构示意图,如图5所示,该Serdes接口的数据转换器可以包括:时延调整单元51、ADC或DAC核52、数字时钟单元53、FIFO单元54、数字处理单元55、Serdes同步和时钟单元56以及Serdes单元57。
本实施例中,时延调整单元51接收固定时钟之后,采用第一调整量对该固定时钟进行调整,获得采样时钟;以及采用第二调整量对该固定时钟进行调整,获得用于数字处理的时钟;然后时延调整单元51将采样时钟发送给ADC或DAC核52,将用于数字处理的时钟发送给数字时钟单元53;本实施例中,第一调整量和第二调整量可以相等也可以不等,本发明对第一调整量和第二调整量的大小不作限定。具体地,本实施例中的时延调整单元51可以实现本发明图3所示实施例中时延调整单元21的功能。
进一步地,数字时钟单元53对上述用于数字处理的时钟进行处理后发送给FIFO单元54,以及对上述用于数字处理的时钟进行处理后发送给数字处理单元55;需要说明的是,数字时钟单元53发送给FIFO单元54和数字处理单元55的时钟所经过的处理是不同的,也就是说,数字时钟单元53将上述用于数字处理的时钟进行不同处理后分别发送给FIFO单元54和数字处理单元55。另外,在具体实现时,由于数字处理单元55中各模块的频率不一样,因此数字时钟单元53发送给数字处理单元55的时钟可能有多个。具体地,本实施例中的数字时钟单元53可以实现本发明图3所示实施例中数字时钟单元23的功能。
本实施例中,Serdes同步和时钟单元56,用于接收上述固定时钟,对上述固定时钟进行处理后发送给Serdes单元57;其中,上述固定时钟可以是数据转换器连接的外部时钟单元发送给Serdes同步和时钟单元56的;Serdes同步和时钟单元56接收的固定时钟与时延调整单元51接收的固定时钟为同一时钟。本实施例中的Serdes同步和时钟单元56可以实现本发明图3所示实施例中Serdes时钟单元26的功能。
Serdes单元57,用于接收Serdes时钟单元56发送的时钟。进一步地,Serdes单元57,还用于对Serdes时钟单元56发送的时钟进行处理后发送给FIFO单元54。
本实施例中,时钟在时延调整单元51之前一分为二,一路发送给时延调整单元51,一路发送给Serdes同步和时钟单元56。
本实施例提供的Serdes接口的数据转换器中,对于DAC,Serdes单元57发送给FIFO单元54的固定时钟可以作为FIFO单元54的写时钟,数字时钟单元53发送给FIFO单元54的用于数字处理的时钟可以作为FIFO单元54的读时钟,这时转换器核为DAC核;对于ADC,Serdes单元27发送给FIFO单元24的固定时钟可以作为FIFO单元24的读时钟,数字时钟单元23发送给FIFO单元24的用于数字处理的时钟可以作为FIFO单元24的写时钟,这时转换器核为ADC核;从而可以实现将Serdes单元57的时钟与其他时钟从源头分开,通过FIFO单元54隔离,可以实现调整数据转换器时延不影响Serdes接口的目的。
具体地,本实施例中的ADC或DAC核52可以实现本发明图3所示实施例中转换器核22的功能;FIFO单元54可以实现本发明图3所示实施例中FIFO单元24的功能,数字处理单元55可以实现本发明图2所示实施例中数字处理单元25的功能。
本实施例中,上述时延调整单元51、ADC或DAC核52、数字时钟单元53、FIFO单元54、数字处理单元55、Serdes同步和时钟单元56以及Serdes单元57集成在同一个Serdes接口的数据转换器中,如图5所示,该Serdes接口的数据转换器对外引出3个引脚,与Serdes单元57连接的引脚为I/O引脚,与时延调整单元51连接的引脚为用于输入固定时钟的引脚,与ADC或DAC核52连接的引脚为I/O引脚。
上述实施例中,只需一路时钟输入即可实现对数据转换器的时延进行调整并且不影响Serdes接口的正常工作,简化了时钟的设计,降低了时钟的实现成本。
本发明图1~图5所示实施例中,时延调整单元可以通过时钟分频方式、模拟延迟线方式、DLL方式或PLL方式实现。下面分别对时延调整单元的实现方式进行介绍。
本发明的一种实现方式中,数据转换器内置的时延调整单元可以通过时钟分频方式实现,实现原理详述如下:时钟分频后的时钟相位并不确定,取决于分频计数器的初值。图6为本发明实施例提供的时钟分频实现时延调整的原理示意图,如图6所示,以2分频为例,如果采用上升沿和下降沿同时计数,通过设置不同的分频计数器初值,分频后的时钟有4种相位关系。以此类推,4分频可以实现8种相位关系。
图7为本发明一个实施例中时钟分频实现时延调整的示意图,图7以Serdes接口的数据转换器为例进行说明。如图7所示,数据转换器输入的固定时钟频率为数据转换器中采样时钟的N倍,N≥2。上述固定时钟一路直接发送给Serdes同步和时钟单元,由Serdes同步和时钟单元发送给Serdes单元;
另一路通过数据转换器内置的1/N分频器分频后发送给数字时钟单元和转换器核(本实施例中为ADC或DAC核)作为工作时钟。通过设置不同的分频计数器初值,即可实现不同时延的调整。
上述实施例提供的时延调整单元的实现结构简单,实现成本低,受温漂的影响低,引入时钟性能恶化较小。
本发明的另一种实现方式中,数据转换器内置的时延调整单元也可以通过模拟延迟线方式实现,图8为本发明一个实施例中模拟延迟线实现时延调整的示意图,图8以Serdes接口的数据转换器为例进行说明。如图8所示,数据转换器输入时钟一分为二,一路直接发送给Serdes同步和时钟单元,由Serdes同步和时钟单元发送给Serdes单元,另一路通过模拟延迟线发送给数字时钟单元和转换器核(本实施例中为ADC或DAC核)作为工作时钟。通过设置不同的延迟值,即可实现不同时延的调整。
上述实施例提供的时延调整单元的实现方式电路简单,成本低,精度高,但受温漂的影响比较大,引入的时钟性能恶化较大。
本发明的再一种实现方式中,数据转换器内置的时延调整单元还可以通过PLL方式或DLL方式实现,PLL方式和DLL方式常用于现场可编程门阵列(Field Programmable Gate Array;以下简称:FPGA)的时钟管理模块,可以方便地进行时延调整。因此可以采用PLL方式或DLL方式实现数据转换器内置的时延调整单元。图9为本发明一个实施例中PLL或DLL实现时延调整的示意图,如图9所示,数据转换器输入时钟一分为二,一路发送给Serdes同步和时钟单元,由Serdes同步和时钟单元发送给Serdes单元,另一路通过模拟延迟线发送给数字时钟单元和转换器核(本实施例中为ADC或DAC核)作为工作时钟。通过设置不同的延迟值,即可实现不同时延的调整。
上述实施例提供的时延调整单元的实现方式精度高,但引入的时钟性能恶化比较大。
本发明提供的时延调整方法和数据转换器,采用在数据转换器内部调整小数时延的实现方式,仅需在数据转换器内部增加简单的时钟接口电路,即可替代外部时钟单元的时延调整功能,对产品设计有较大的实用价值。
1)本发明中数据转换器内置时延调整功能,外部时钟单元不需要提供时延调整功能,从而可以简化时钟的设计,降低时钟的实现成本。
2)本发明对于Serdes接口的数据转换器,数据转换器输入的固定时钟在时延调整单元之前一分为二,解决了Serdes接口的数据转换器在时延调整时需要两路时钟的问题,可以大大简化时钟设计,降低实现成本。
本发明实施例还提供一种基站,包括上述实施例中所提供的任意一种数据转换器。
本发明实施例还提供一种通信系统,包括上述基站。
本领域技术人员可以理解附图只是一个优选实施例的示意图,附图中的模块或流程并不一定是实施本发明所必须的。
本领域技术人员可以理解实施例中的装置中的模块可以按照实施例描述进行分布于实施例的装置中,也可以进行相应变化位于不同于本实施例的一个或多个装置中。上述实施例的模块可以合并为一个模块,也可以进一步拆分成多个子模块。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (14)

1.一种时延调整方法,其特征在于,包括:
数据转换器的时延调整单元接收固定时钟;
所述时延调整单元采用第一调整量对所述固定时钟进行调整,获得采样时钟,以及采用第二调整量对所述固定时钟进行调整,获得用于数字处理的时钟;
所述时延调整单元将所述采样时钟发送给所述数据转换器的转换器核,以及将所述用于数字处理的时钟发送给所述数据转换器的数字时钟单元。
2.根据权利要求1所述的方法,其特征在于,所述将所述用于数字处理的时钟发送给所述数据转换器的数字时钟单元之后,还包括:
所述数据转换器的数字时钟单元对所述用于数字处理的时钟进行处理后发送给所述数据转换器的先入先出单元,以及对所述用于数字处理的时钟进行处理后发送给所述数据转换器的数字处理单元。
3.根据权利要求1或2所述的方法,其特征在于,还包括:
所述数据转换器的串行-解串行时钟单元接收所述固定时钟,对所述固定时钟进行处理后发送给所述数据转换器的串行-解串行单元。
4.根据权利要求3所述的方法,其特征在于,所述对所述固定时钟进行处理后发送给所述数据转换器的串行-解串行单元之后,还包括:
所述数据转换器的串行-解串行单元对所述串行-解串行时钟单元发送的时钟进行处理后发送给所述数据转换器的先入先出单元。
5.根据权利要求3所述的方法,其特征在于,
所述时延调整单元通过时钟分频方式、模拟延迟线方式、延迟锁定环方式或锁相环方式实现。
6.根据权利要求1至5任意一项所述的方法,其特征在于,所述第一调整量和所述第二调整量为可调的。
7.一种数据转换器,其特征在于,包括:时延调整单元、转换器核和数字时钟单元;所述时延调整单元分别与所述转换器核和所述数字时钟单元连接;
所述时延调整单元,用于接收固定时钟,采用第一调整量对所述固定时钟进行调整,获得采样时钟,以及采用第二调整量对所述固定时钟进行调整,获得用于数字处理的时钟;将所述采样时钟发送给所述转换器核,以及将所述用于数字处理的时钟发送给所述数字时钟单元;
所述转换器核,用于接收所述时延调整单元发送的采样时钟;
所述数字时钟单元,用于接收所述时延调整单元发送的用于数字处理的时钟。
8.根据权利要求7所述的数据转换器,其特征在于,还包括:先入先出单元和数字处理单元;所述先入先出单元与所述数字时钟单元和所述数字处理单元连接,所述数字处理单元与所述数字时钟单元和所述转换器核连接;
所述数字时钟单元,还用于对所述用于数字处理的时钟进行处理后发送给所述先入先出单元,以及对所述用于数字处理的时钟进行处理后发送给所述数字处理单元。
9.根据权利要求7或8所述的数据转换器,其特征在于,还包括:串行-解串行时钟单元和串行-解串行单元;所述串行-解串行时钟单元与所述串行-解串行单元连接,所述串行-解串行单元与所述数据转换器的先入先出单元连接;
所述串行-解串行时钟单元,用于接收所述固定时钟,对所述固定时钟进行处理后发送给所述串行-解串行单元;
所述串行-解串行单元,用于接收所述串行-解串行时钟单元发送的时钟。
10.根据权利要求9所述的数据转换器,其特征在于,
所述串行-解串行单元,还用于对所述串行-解串行时钟单元发送的时钟进行处理后发送给所述先入先出单元。
11.根据权利要求9所述的数据转换器,其特征在于,
所述时延调整单元通过时钟分频方式、模拟延迟线方式、延迟锁定环方式或锁相环方式实现。
12.根据权利要求7至11任意一项所述的数据转换器,其特征在于,所述第一调整量和所述第二调整量为可调的。
13.一种基站,其特征在于,包括根据权利要求7至12任意一项所述的数据转换器。
14.一种通信系统,其特征在于,包括根据权利要求13所述的基站。
CN201280000462.2A 2012-03-26 2012-03-26 时延调整方法和数据转换器 Active CN102714854B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2012/073050 WO2012103837A2 (zh) 2012-03-26 2012-03-26 时延调整方法和数据转换器

Publications (2)

Publication Number Publication Date
CN102714854A true CN102714854A (zh) 2012-10-03
CN102714854B CN102714854B (zh) 2015-06-03

Family

ID=46603137

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201280000462.2A Active CN102714854B (zh) 2012-03-26 2012-03-26 时延调整方法和数据转换器

Country Status (2)

Country Link
CN (1) CN102714854B (zh)
WO (1) WO2012103837A2 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108984446A (zh) * 2018-07-25 2018-12-11 郑州云海信息技术有限公司 基于fpga原语的phy接口及fpga芯片
CN109155798A (zh) * 2016-05-27 2019-01-04 华为技术有限公司 一种异步fifo电路及时延确定方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101267207A (zh) * 1999-03-24 2008-09-17 株式会社爱德万测试 A-d转换装置和校准单元
CN101677237A (zh) * 2008-09-16 2010-03-24 联发科技股份有限公司 时钟时序校准电路、时钟时序校准方法以及模数转换系统
US20110006933A1 (en) * 2009-07-09 2011-01-13 Texas Instruments Incorporated Time-interleaved analog-to-digital converter

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102035553A (zh) * 2010-11-15 2011-04-27 中兴通讯股份有限公司 一种并行模数转化装置及控制模数转换通道偏斜的方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101267207A (zh) * 1999-03-24 2008-09-17 株式会社爱德万测试 A-d转换装置和校准单元
CN101677237A (zh) * 2008-09-16 2010-03-24 联发科技股份有限公司 时钟时序校准电路、时钟时序校准方法以及模数转换系统
US20110006933A1 (en) * 2009-07-09 2011-01-13 Texas Instruments Incorporated Time-interleaved analog-to-digital converter

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109155798A (zh) * 2016-05-27 2019-01-04 华为技术有限公司 一种异步fifo电路及时延确定方法
CN109155798B (zh) * 2016-05-27 2020-08-25 华为技术有限公司 一种异步fifo电路及时延确定方法
CN108984446A (zh) * 2018-07-25 2018-12-11 郑州云海信息技术有限公司 基于fpga原语的phy接口及fpga芯片
CN108984446B (zh) * 2018-07-25 2021-07-16 郑州云海信息技术有限公司 基于fpga原语的phy接口及fpga芯片

Also Published As

Publication number Publication date
CN102714854B (zh) 2015-06-03
WO2012103837A2 (zh) 2012-08-09
WO2012103837A3 (zh) 2013-02-21

Similar Documents

Publication Publication Date Title
US7482883B2 (en) Gain normalization of a digitally controlled oscillator in an all digital phase locked loop based transmitter
US8878613B2 (en) Time-to-digital converter (TDC) with improved resolution
EP2778942B1 (en) Synchronizing data transfer from a core to a physical interface
US10848171B1 (en) Hybrid multiplying capacitive digital-to-analog converter (MC-DAC) based loop regulation
CN111900977A (zh) 一种对锁相环的数字时间转换器进行快速增益校准的电路
US20120139592A1 (en) Method and Apparatus for Frequency Synthesizing
CN101321051A (zh) 射频拉远单元的时钟同步装置及其方法
CN102714854A (zh) 时延调整方法和数据转换器
US20080007348A1 (en) Method for designing phase-lock loop circuits
JP2004537188A (ja) 多相クロックを生成するためのシステム及び方法
US20120306893A1 (en) Pre-emphasis control circuit
KR20210053813A (ko) 이중 전력 i/o 수신기
AU2017224994B2 (en) High speed low power digital to analog upconverter
US9806724B1 (en) Switched-capacitor circuits in a PLL
US9343126B2 (en) Frequency selection granularity for integrated circuits
US8352772B2 (en) Reference clock and command word alignment
US11909408B2 (en) SerDes module clock network architecture
CN110492964B (zh) 一种基于clock buff时钟源同步装置及方法
US10911060B1 (en) Low power device for high-speed time-interleaved sampling
CN104052491B (zh) 数模转换器
US10756748B1 (en) Capacitor-enhanced comparator for switched-capacitor (SC) circuits with reduced kickback
US20070071039A1 (en) Time-division multiplexing/demultiplexing system and method
US10749505B2 (en) High-speed transmitter including a multiplexer using multi-phase clocks
US20030084362A1 (en) Method and apparatus for generating and synchronizing multiple clocks
CN202026299U (zh) 一种频率合成装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant