CN102710233A - 一种连续时间滤波器的自适应调谐系统 - Google Patents
一种连续时间滤波器的自适应调谐系统 Download PDFInfo
- Publication number
- CN102710233A CN102710233A CN2012102132947A CN201210213294A CN102710233A CN 102710233 A CN102710233 A CN 102710233A CN 2012102132947 A CN2012102132947 A CN 2012102132947A CN 201210213294 A CN201210213294 A CN 201210213294A CN 102710233 A CN102710233 A CN 102710233A
- Authority
- CN
- China
- Prior art keywords
- comparator
- nmos
- nmos pipe
- counter
- control switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Networks Using Active Elements (AREA)
Abstract
本发明涉及一种连续时间滤波器的自适应调谐系统,包括一个时钟信号产生电路、分别与时钟信号产生电路连接的一个开关组件和一个计数器、通过一个反向器组与所述计数器连接的比较器组、以及一个输入端与开关组件连接而输出端与比较器组连接的运算放大器;所述运算放大器的反向输入端和输出端并联跨接一积分电路模块;所述计数器通过或门与积分电路模块连接;所述计数器还分别通过与非门和与门与反向器组连接。本发明具有如下优点:电路结构简单,线性度好,对从滤波器的影响较小;通过数字信号控制电容阵列的变化,控制精度高;用两个比较器将积分器输出的信号和已有的基准信号进行比较,有效地加宽了调谐范围。
Description
技术领域
本发明涉及一种自适应调谐系统,尤其是涉及一种连续时间滤波器的自适应调谐系统。
背景技术
电滤波器在现代电子技术中应用非常广泛,例如在现代通信和信号处理方面,电话,电报,电视,无线电,雷达和人造卫星等都离不开滤波器。
滤波器可分为片上和片外两种类。片外滤波器价格高,笨重和占用面积大,尤其是采用片外元件通常会增加系统中芯片的引脚,需要电路和缓冲结构做匹配,这不仅将增大系统功耗,而且会使整个设计过程变得十分繁琐复杂。在现代集成电路小型化、微型化的发展方向前面,片上滤波器赢得了更多的发展和应用机会。片上滤波器根据输入输出信号可分为三种类型,数字,抽样离散时间,和模拟连续时间。其中连续时间模拟滤波器是一种直接信号处理方式,较数字滤波器和离散时间滤波器具有更加突出的优点,如不需要采样保持、防混叠和平滑辅助装置,也没有采样数据滤波器的时钟馈入等问题,近年来,发展十分迅速。对于模拟滤波器如有源RC滤波器、跨导电容(Gm-C)、MOSFET-C滤波器和电流传送器滤波器等来说,其中心频率通常由1/RC或者gm/C所决定,当工艺因素如制造容差、工艺变化、温度漂移等,环境变化如温度、电源电压及器件老化等影响,在芯片中所集成的电阻及电容值将发生变化,极端情况下,其误差值甚至可能达到30%,这将引起滤波器的传输函数发生变化,导致滤波器的Q值和中心频率-3dB频率偏离的原本设计的值,这就需要采用自动调整电路,来实时监测并调整Q值和中心频率-3dB频率。
目前研究比较多的频率自动调整方法主要有四种:(1)使用PLL调整滤波器的频率。优点是不受低环路增益和环路直流失调的影响,缺点是VCO不容易起振。(2)利用相位差调整滤波器,缺点是当主滤波器的Q值不够大时候,主从滤波器的匹配性能会变差,环路的直流失调会带来误差。同时当环路锁定时,二倍频参考信号成分很大,必须通过大时间常数滤掉。(3)利用单积分器自适应,这个方法可以解决以上两个方法的缺点,这个方法的缺点是电路复杂,功耗大,参考信号要求是正弦波。4利用开关电容电路自适应,优点是电路简单,功耗低,通过时钟频率能够精确的调整积分时间;缺点是时钟馈通严重。
发明内容
本发明主要是解决现有技术所存在的技术问题;提供了一种利用间接方式进行自适应,无须将从滤波器从系统中断开调整,能够处理时间连续信号的一种连续时间滤波器的自适应调谐系统。
本发明还有一目的是解决现有技术所存在的技术问题;提供了一种采取积分器自适应,电路结构简单,线性度好,对从滤波器的影响较小的一种连续时间滤波器的自适应调谐系统。
本发明再有一目的是解决现有技术所存在的技术问题;提供了一种保持电阻不变,只调整电容,将电容用开关控制的电容阵列取代,通过数字信号控制电容阵列的变化,控制精度高的一种连续时间滤波器的自适应调谐系统。
本发明最后有一目的是解决现有技术所存在的技术问题;提供了一种用两个比较器将积分器输出的信号和已有的基准信号进行比较,有效地加宽了调谐范围的的一种连续时间滤波器的自适应调谐系统。
本发明的上述技术问题主要是通过下述技术方案得以解决的:
一种连续时间滤波器的自适应调谐系统,其特征在于,包括一个时钟信号产生电路、分别与时钟信号产生电路连接的一个开关组件和一个计数器、通过一个反向器组与所述计数器连接的比较器组、以及一个输入端与开关组件连接而输出端与比较器组连接的运算放大器;所述运算放大器的反向输入端和输出端并联跨接一积分电路模块;所述计数器通过或门与积分电路模块连接;所述计数器还分别通过与非门和与门与反向器组连接。
本发明创造性的利用单积分器自适应的方法,将滤波器中的电容以开关控制的阵列方式实现,通过数控系统控制开关来改变电容的大小,对滤波器进行调谐,其目的在于设计一个高精度宽调谐范围的滤波器片上频率自适应调谐系统,以消除模拟滤波器的中心频率与设计值的偏差,使得PVT变化下频率精度能够控制在5%以内。
本发明解决其技术问题所采用的技术方案是:提供一种高精度宽调谐范围的滤波器片上频率自适应调谐系统,主要通过监测调谐系统中积分器时间常数的变化,来控制滤波器中的RC时间常数的波动,整个调谐系统包括一个积分器、两个比较器及两组数字单元。
其中积分器由运放和电容阵列、积分电阻构成,用以产生积分时间可控的积分信号;此积分器中的电阻和电容阵列的类型都和滤波器中的完全一致,当PVT发生变化的时候,滤波器中的RC常数和调谐系统中的RC时间常数都将偏离设计值,并且这两者的偏差是一样的。
两个比较器将积分器输出的信号和已有的基准信号进行比较,用以产生控制计数器工作的选择信号和使能信号。
数字单元包括时钟产生电路和计数器电路,时钟产生电路主要由分频器构成,用以充电和放电状态切换所需要的开关信号,计数器由加法器和寄存器构成,用以产生5-bit的控制码元,同步控制调谐系统和主滤波器的电容阵列的电容值的大小。
在上述的一种连续时间滤波器的自适应调谐系统,所述开关组件包括四个NMOS管,即NMOS管M1、NMOS管M2、NMOS管M3以及NMOS管M4;所述NMOS管M1栅极、NMOS管M2栅极、NMOS管M3栅极以及NMOS管M4栅极均与时钟信号产生电路连接,NMOS管M1源极与NMOS管M2漏极连接,NMOS管M3漏极与NMOS管M4源极连接;该开关组件还包括一个电容C0和一个电容阵列;所述电容C0一端分别与NMOS管M1源极与NMOS管M2漏极连接,另一端分别与NMOS管M3漏极与NMOS管M4源极连接;所述电容阵列一端分别与NMOS管M1源极与NMOS管M2漏极连接,另一端分别与NMOS管M3漏极与NMOS管M4源极连接,所述NMOS管M4漏极与运算放大器的反向输入端连接。
在上述的一种连续时间滤波器的自适应调谐系统,所述积分电路模块包括一个积分电容C1以及一个控制开关NMOS管M5,所述积分电容C1两端并联跨接到运算放大器的反向输入端和输出端,所述控制开关NMOS管M5的源极和漏极分别与积分电容C1两端连接,控制开关NMOS管M5的栅极通过或门与计数器连接。
在上述的一种连续时间滤波器的自适应调谐系统,所述比较器组包括两个比较器,即第一比较器和第二比较器;所述比较器组包括四个比较器,即第一比较器、第二比较器、第三比较器以及第四比较器;所述第一比较器的反向输入端和第二比较器同相输入端连接后接上述运算放大器输出端;所述第一比较器的输出端通过依次串联的第一比较器、第二比较器后分别与与非门和与门连接;所述第二比较器通过依次串联的第三比较器、第四比较器后分别与与非门连接,该第二比较器还通过第三比较器和与门连接,所述运算放大器输出端还接有一电容C2,所述电容C2一端接运算放大器输出端,另一端接地。
在上述的一种连续时间滤波器的自适应调谐系统,所述电容阵列包括控制开关S0、控制开关S1、控制开关S2…控制开关Sm-1控制开关Sm,以及分别与控制开关S0、控制开关S1、控制开关S2…控制开关Sm串联的电容C、电容2C…电容2m-1C、电容2mC,所述电容2mC的电容值是电容2m-1C的2倍。
因此,本发明具有如下优点:1、利用间接方式进行自适应,无须将从滤波器从系统中断开调整,能够处理时间连续信号;2、采取积分器自适应,电路结构简单,线性度好,对从滤波器的影响较小;3、保持电阻不变,只调整电容,将电容用开关控制的电容阵列取代,通过数字信号控制电容阵列的变化,控制精度高;4、用两个比较器将积分器输出的信号和已有的基准信号进行比较,有效地加宽了调谐范围。
附图说明
图1是滤波器的间接自适应方式。
图2是本发明的结构原理示意图。
图3是图2中开关电容阵列的具体结构示意图。
图4是本发明的时钟产生电路框图。
图5是本发明的时钟信号波形。
图6是本发明的计数器框图。
图7是本发明调谐过程中的电容阵列控制码减法计数。
图8是本发明调谐过程中Vol的波形。
具体实施方式
下面通过实施例,并结合附图,对本发明的技术方案作进一步具体的说明。
实施例:
如图1所示,是滤波器的间接自适应方式框图。通常,滤波器的自适应方式大致可以分为两种:直接方式和间接方式。由于直接方式需要一定规模的存储器,而且每工作一定的时间,需要一定的非工作期间对滤波器进行调整,使得系统无法处理长时间连续的信号。所以,目前间接自适应的方式非常流行,间接自适应的方式需要滤波器中积分器的复制,定义系统中完成系统要求功能的滤波器为从滤波器101,由复制元件构成的滤波器为主滤波器102。通过调整电路103调整从滤波器101的元件参数,当其能够完成特定的功能时候,元件参数同样跟随变化的从滤波器101就能够实现我们所需要的函数功能,这种方式不需要将从滤波器从系统中断开调整,能够处理长时间连续信号。
图2所示为本发明的结构原理示意图,本发明的频率自适应电路的核心模块如下:一个时钟信号产生电路201,一个计数器202,一个运算放大器212、一个电容阵列208和一个积分电阻209,四个NMOS充当可由电压控制的开关:即NMOS管M1203、NMOS管M2204、NMOS管M3205以及NMOS管M4206。各模块之间的连接关系如下:
时钟信号产生电路201由D触发器,与非门和反相器构成。输入clk为基准时钟信号源,Reset(209)为复位信号;输出clk1和clk2是两组互不重叠的时钟信号,分别送到NMOS管M1203和M2204的栅极,输出clk1a和clk2a也是两组互不重叠的时钟信号,分别送到NMOS管M3205和NMOS管M4208的栅极以控制这四个MOS开关的通断;clk3连接到计数器202,为其提供时钟信号。
计数器202由复位信号219、使能信号217和选择信号214共同控制。复位信号219是外界输入的信号,使能信号217和和选择信号214均由第一比较器213和第二214的输出信号经过一系列数字逻辑运算得到,具体逻辑控制过程如下表1所示。
电容C0207、开关电容阵列Carray208、NMOS管M1203和NMOS管M2204输出以及NMOS管M3205和NMOS管M4208的输出连接到运算放大器212的反向输入端、积分电容C1211和控制开关NMOS管M5210的并联跨接到运算放大器212的反向输入端和输出端、电容C2用来保持运放的输出电压,这一组元件构成积分时间可控的积分电路模块。
控制开关NMOS管M5210的栅极连接到或门218的输出端,由复位信号Reset(209)或者计数器出来的使能信号215来控制M5210的导通或者断开,以确定积分模块的工作状态积分或者清零。
积分模块的输出信号227同时连接到第一比较器213和第二比较器214的输入端,与输入的基准信号Vrefn_t 222和Vrefp_t223进行比较,比较器的输出信号均送入两级级联的反相器,进行整形,并生成高或者低的电平控制信号,其中,电平信号224和226连接到与门221的两路输入端,与门221的输出信号220送入计数器201的选择端SEL,以控制计数器的工作方式;电平信号225和226连接到与非门216的两个输入端,与非门216的输出信号217送入到计数器的EN端,以决定计数器是否工作。其具体的控制过程如下文所述。
当复位信号219为高电平1时,计数器所有的输出均清零,只有复位信号219为低电平0时,计数器才开始工作。此时,若使能信号217为高电平1,计数器202保持;若使能信号217为低电平0,计数器202开始计数,当选择信号为高电平1时,计数器加法计数,当选择信号为低电平0时,计数器减法计数。在clk1clk1a为高电平,clk2clk2a为低电平时此时M1203、M3205闭合,M4206、M2204断开,Vref1对C0207和Carray208充电,在clk1clk1a为低电平,clk2clk2a为高电平时此时M1201、M3205断开,M4206M2204闭合,Vrefl对C0207和Carray208上的电荷转移到C1上。当PVT的变化导致滤波器的RC参数变大,频率自适应系统中的电容C0207和电容阵列Carray208将同样偏大。这将引起C0 207和Carray208上存储的电荷量增加,则在放电期间,转移到C1上的电荷也将增加,这就使得V01相对减小,没充电放电一次V01减小一点,直到Vo1<Vrefn_t,此时第一比较器213的输出由0变为1,第二比较器214的输出依然保持为0,使能信号EN217变为0,选择信号SEL220变为1,计数器开始减小5比特控制码的值,从而减小电容阵列的值。反之,当RC参数变小,C0207和Carray208上存储的电荷量减小,则在在放电期间,转移到C1上的电荷也将减小,这就使得V01相对增加,每充电放电一次V01减小一点,直到Vo1>Vrefp_t,此时使能信号EN217变为0,选择信号SEL220也为0,计数器开始增加5比特控制码的值,从而增大电容阵列的值。
运算放大器212的输出电压Vo1 227同时送入第一比较器213和第二比较器214,用以产生计数器202的使能信号EN217和选择信号SEL220。这两个信号和Vo1 227的关系,以及其对计数器的控制功能如下表1所示:
表1计数器的工作方式
由表1可以看出,当Vrefn_t<Vo1<Vrefp_t,EN217为1时,计数器不工作,此时计数器保持控制信号CTL<4:0>不变,主滤波器和从滤波器都处于稳定的工作状态,调谐停止。当RC参数发生较大的偏移时候,Vo1<Vrefn_t或者Vo1>Vrefp_t时候,EN217变为1时,此时,计数器202开始计数,调谐电路开始工作。由SEL220来决定计数器202到底是加计数还是减法计数,若Vo1<Vrefn_t,计数器开始减法计数,减少5bit控制码的值,从而减少电容阵列的值,使得下一个周期的积分电压升高,以接近Vrefn_t。反之,如果Vo1>Vrefp_t,则计数器开始加法计数,增加5bit控制码的值,从而增加电容阵列的值,使得下一个周期的积分电压减小,以接近Vrefp_t。当Vo1被调整回到Vrefn_t和Vrefp_t之间的值时候,使能信号EN217变为1,调谐停止,计数器输出恒定的控制信号CTL<4:0>和清零信号Clear215,使得或门218输出高电平1,M5210导通,放掉积分电容C1上的电荷,以准备下一次充电和比较等一系列过程。
本文中所描述的具体实施例仅仅是对本发明精神作举例说明。本发明所属技术领域的技术人员可以对所描述的具体实施例做各种各样的修改或补充或采用类似的方式替代,但并不会偏离本发明的精神或者超越所附权利要求书所定义的范围。
Claims (5)
1.一种连续时间滤波器的自适应调谐系统,其特征在于,包括一个时钟信号产生电路(201)、分别与时钟信号产生电路(201)连接的一个开关组件和一个计数器(202)、通过一个反向器组与所述计数器(202)连接的比较器组、以及一个输入端与开关组件连接而输出端与比较器组连接的运算放大器(212);所述运算放大器(212)的反向输入端和输出端并联跨接一积分电路模块;所述计数器(202)通过或门(218)与积分电路模块连接;所述计数器(202)还分别通过与非门(216)和与门(221)与反向器组连接。
2.根据权利要求1所述的一种连续时间滤波器的自适应调谐系统,其特征在于,所述开关组件包括四个NMOS管,即NMOS管M1(203)、NMOS管M2(204)、NMOS管M3(205)以及NMOS管M4(206);所述NMOS管M1栅极、NMOS管M2(204)栅极、NMOS管M3(205)栅极以及NMOS管M4(206)栅极均与时钟信号产生电路(201)连接,NMOS管M1(203)源极与NMOS管M2(204)漏极连接,NMOS管M3(205)漏极与NMOS管M4(206)源极连接;该开关组件还包括一个电容C0(207)和一个电容阵列(208);所述电容C0(207)一端分别与NMOS管M1(203)源极与NMOS管M2(204)漏极连接,另一端分别与NMOS管M3(205)漏极与NMOS管M4(206)源极连接;所述电容阵列(208)一端分别与NMOS管M1(203)源极与NMOS管M2(204)漏极连接,另一端分别与NMOS管M3(205)漏极与NMOS管M4(206)源极连接,所述NMOS管M4(206)漏极与运算放大器(212)的反向输入端连接。
3.根据权利要求2所述的一种连续时间滤波器的自适应调谐系统,其特征在于,所述积分电路模块包括一个积分电容C1(211)以及一个控制开关NMOS管M5(210),所述积分电容C1(211)两端并联跨接到运算放大器(212)的反向输入端和输出端,所述控制开关NMOS管M5(210)的源极和漏极分别与积分电容C1(211)两端连接,控制开关NMOS管M5(210)的栅极通过或门(218)与计数器(202)连接。
4.根据权利要求3所述的一种连续时间滤波器的自适应调谐系统,其特征在于,所述比较器组包括两个比较器,即第一比较器(213)和第二比较器(214);所述比较器组包括四个比较器,即第一比较器、第二比较器、第三比较器以及第四比较器;所述第一比较器(213)的反向输入端和第二比较器(214)同相输入端连接后接上述运算放大器(212)输出端;所述第一比较器(213)的输出端通过依次串联的第一比较器、第二比较器后分别与与非门(216)和与门(221)连接;所述第二比较器(214)通过依次串联的第三比较器、第四比较器后分别与与非门(216)连接,该第二比较器(214)还通过第三比较器和与门(221)连接,所述运算放大器(212)输出端还接有一电容C2,所述电容C2一端接运算放大器(212)输出端,另一端接地。
5.根据权利要求2所述的一种连续时间滤波器的自适应调谐系统,其特征在于,所述电容阵列(208)包括控制开关S0、控制开关S1、控制开关S2···控制开关Sm-1控制开关Sm,以及分别与控制开关S0、控制开关S1、控制开关S2···控制开关Sm串联的电容C、电容2C···电容2m-1C、电容2mC,所述电容2mC的电容值是电容2m-1C的2倍。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210213294.7A CN102710233B (zh) | 2012-06-26 | 2012-06-26 | 一种连续时间滤波器的自适应调谐系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210213294.7A CN102710233B (zh) | 2012-06-26 | 2012-06-26 | 一种连续时间滤波器的自适应调谐系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102710233A true CN102710233A (zh) | 2012-10-03 |
CN102710233B CN102710233B (zh) | 2014-12-17 |
Family
ID=46902830
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210213294.7A Active CN102710233B (zh) | 2012-06-26 | 2012-06-26 | 一种连续时间滤波器的自适应调谐系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102710233B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106130504A (zh) * | 2016-08-23 | 2016-11-16 | 湖南工程学院 | 一种差动电压式电流传输器及包含其的双二阶滤波电路 |
CN108111146A (zh) * | 2018-01-30 | 2018-06-01 | 上海航天芯锐电子科技有限公司 | 有源滤波器的时间常数的自动校准电路 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0539684A1 (en) * | 1991-10-28 | 1993-05-05 | Motorola, Inc. | Tuning circuit for continuous-time filters and method therefor |
CN1885714A (zh) * | 2005-06-22 | 2006-12-27 | 因特格瑞特科技有限公司 | 调谐电路 |
CN101854151A (zh) * | 2010-05-31 | 2010-10-06 | 广州市广晟微电子有限公司 | 一种跨导-电容滤波器的频率调谐方法与系统 |
CN102130679A (zh) * | 2011-04-12 | 2011-07-20 | 广州润芯信息技术有限公司 | 一种有源rc滤波器带宽校准方法 |
CN102281056A (zh) * | 2011-04-07 | 2011-12-14 | 清华大学 | 滤波器时间常数的校正装置 |
-
2012
- 2012-06-26 CN CN201210213294.7A patent/CN102710233B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0539684A1 (en) * | 1991-10-28 | 1993-05-05 | Motorola, Inc. | Tuning circuit for continuous-time filters and method therefor |
CN1885714A (zh) * | 2005-06-22 | 2006-12-27 | 因特格瑞特科技有限公司 | 调谐电路 |
CN101854151A (zh) * | 2010-05-31 | 2010-10-06 | 广州市广晟微电子有限公司 | 一种跨导-电容滤波器的频率调谐方法与系统 |
CN102281056A (zh) * | 2011-04-07 | 2011-12-14 | 清华大学 | 滤波器时间常数的校正装置 |
CN102130679A (zh) * | 2011-04-12 | 2011-07-20 | 广州润芯信息技术有限公司 | 一种有源rc滤波器带宽校准方法 |
Non-Patent Citations (1)
Title |
---|
王秉坤: "一种宽带自适应滤波器", 《固体电子学研究与进展》 * |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106130504A (zh) * | 2016-08-23 | 2016-11-16 | 湖南工程学院 | 一种差动电压式电流传输器及包含其的双二阶滤波电路 |
CN108111146A (zh) * | 2018-01-30 | 2018-06-01 | 上海航天芯锐电子科技有限公司 | 有源滤波器的时间常数的自动校准电路 |
CN108111146B (zh) * | 2018-01-30 | 2023-09-08 | 上海航天芯锐电子科技有限公司 | 有源滤波器的时间常数的自动校准电路 |
Also Published As
Publication number | Publication date |
---|---|
CN102710233B (zh) | 2014-12-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105322964B (zh) | 用于噪声整形sar模数转换器的方法和电路 | |
US8362940B2 (en) | Successive approximation register analog-to-digital converter, and operating clock adjustment method therefor | |
CN109861691A (zh) | 基于延迟锁相环的两步式混合结构sar tdc的模数转换器电路 | |
EP2415171A1 (en) | Techniques for non-overlapping clock generation | |
US7239197B2 (en) | Gm-C time constant tuning circuit | |
CN102983836B (zh) | 有源rc滤波器自动频率调谐电路 | |
CN106656185A (zh) | 具有数字双采样功能的单斜式模数转换器、芯片及终端 | |
CN110011646A (zh) | 延迟控制电路 | |
US8222944B2 (en) | DC offset cancellation circuit | |
CN110034762A (zh) | 一种采样频率可调的模数转换器 | |
CN202663367U (zh) | 一种连续时间滤波器的自适应调谐系统 | |
US8963763B2 (en) | Configuring an analog-digital converter | |
CN108258897B (zh) | 电荷泵装置和操作电荷泵装置的方法 | |
CN110190849A (zh) | 一种逐次逼近型模数转换器 | |
CN204376879U (zh) | 具有混合型dac电容阵列结构的sar adc | |
CN102710233B (zh) | 一种连续时间滤波器的自适应调谐系统 | |
CN106289333A (zh) | 电容充放电控制模块以及电流频率转换电路 | |
TWI246249B (en) | Frequency tuning loop for active-Rc filters | |
US8736309B2 (en) | Non-overlapping clock generator circuit and method | |
CN102725962A (zh) | ∑-δ调制器 | |
CN104980158B (zh) | 逐次逼近模数转换器及其校准方法 | |
CN114710155B (zh) | 用于sar型模数转换器的逻辑控制电路、sar型模数转换器 | |
CN115425955A (zh) | 一种时钟切换电路、芯片及终端 | |
CN100433329C (zh) | 电容不匹配自动校正电路 | |
CN113552793A (zh) | 一种自校准的高精度数字时间转换电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |