CN102708916A - 一种地址跳转输出装置和方法 - Google Patents

一种地址跳转输出装置和方法 Download PDF

Info

Publication number
CN102708916A
CN102708916A CN2012101097804A CN201210109780A CN102708916A CN 102708916 A CN102708916 A CN 102708916A CN 2012101097804 A CN2012101097804 A CN 2012101097804A CN 201210109780 A CN201210109780 A CN 201210109780A CN 102708916 A CN102708916 A CN 102708916A
Authority
CN
China
Prior art keywords
module
mux
address
redirect
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2012101097804A
Other languages
English (en)
Inventor
何毅华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dongguan Techtop Microelectronics Co Ltd
Original Assignee
Dongguan Techtop Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dongguan Techtop Microelectronics Co Ltd filed Critical Dongguan Techtop Microelectronics Co Ltd
Priority to CN2012101097804A priority Critical patent/CN102708916A/zh
Publication of CN102708916A publication Critical patent/CN102708916A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

一种地址跳转输出装置,所述装置包含:循环计数器模块,多路选择器模块,控制模块和地址输出模块;所述循环计数器模块将计数值输出到所述多路选择器模块,所述控制模块向多路选择器模块输出控制命令来控制所述计数值的操作,最后将所述多路选择器模块操作结果输出到所述地址输出模块。采用本发明的技术方案后,能有效降低设计时候的开销,减少跳转电路资源消耗和出错概率。

Description

一种地址跳转输出装置和方法
技术领域
本发明涉及一种地址跳转输出装置和方法。
背景技术
目前,在芯片电路设计中,地址跳转是经常遇到的问题。很多时候,在电路的不同部分需要不同的地址跳转方式,比如,第一个部分需要按照0,64,128,192,1,65,129,193…这样跳转地址,而第二部分变为按照0,16,32,48,1,17,33,49….这样跳转。在传统的解决办法中,会将不同部分的电路按照不同的计数方式去做,来达到要求的跳转效果。但是这样每个部分都需要做不同的计数条件判断,非常麻烦,而且容易冲突和出错。如CN102160032A专利提到的地址产生电路,其设置了块大小和跳越大小,本质上还是基于对跳转条件的一个判断,这种做法没有降低多少复杂性。再如CN101027633A专利中提到的“有效地址=(段+位移)+基址+(变化*比例)”,这种方式实现上也相当复杂,而且这种地址的产生只适合于AGU这样的特殊场合。
 
发明内容
本发明的目的是提供一种地址跳转输出装置,针对不同的电路部分设置对应的二进制地址排列组合,达到不同部分不同跳转地址的效果,而降低设计时候的开销,减少跳转电路资源消耗和出错概率。
本发明提供一种地址跳转输出装置,所述装置包含:循环计数器模块,多路选择器模块,控制模块和地址输出模块;所述循环计数器模块将计数值输出到所述多路选择器模块,所述控制模块向多路选择器模块输出控制命令来控制所述计数值的操作,最后将所述多路选择器模块操作结果输出到所述地址输出模块。
更进一步,所述循环计数器模块包含N个寄存器,且N≥1。
 更进一步,所述循环计数器模块不停的进行自增计数操作,每次自增量为1,且所述计数器模块在0≤计数值≤所述寄存器表示上限之间循环计数。
更进一步,所述多路选择器模块包含至少一个多路选择器。
更进一步,所述多路选择器模块根据所述控制模块命令进行所述计数值的重新排列。
本发明还提供一种地址跳转输出控制方法,所述方法包括:步骤一,配置多路选择器组;步骤二,循环计数器开始计数并输出计数结果到多路选择器组;步骤三,多路选择器组根据配置信息对计数结果进行重新排序;步骤四,多路选择器组将结果输出。
采用本发明的技术方案后,能有效降低设计时候的开销,减少跳转电路资源消耗和出错概率。
 
附图说明
图1是本发明实施例的结构示意图;
图2是本发明实施例的步骤流程示意图;
图3是本发明实施例的电路框图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
附图1是本发明实施例的结构示意图。在本实施例中,装置共分为4个部分:
第一个部分,101,是一个循环计数器模块,该计数器模块可以根据需要包含至少一个的寄存器,计数器在系统时钟驱动下会不停的执行“+1”计数操作。其计数值从0一直加到寄存器所能表示的数值上限,然后回到0重新开始累加。
第二个部分,102,是一个多路选择器模块,该模块是一个多路选择器组,该多路选择器组包含了至少一个多路选择器,多路选择器组中的每个选择器会根据控制模块104的控制信息做不同的选择,通过每个多路选择器的选择来完成值的重新排列,然后将结果送给地址输出103。
第三个部分,103,是一个地址输出模块,该模块储存下多路选择器组输出的值并送给需要此地址的电路。
第四个部分,104,是一个控制模块模块,该模块根据需要向多路选择器组送出不同的控制信息来控制多路选择器组中每个多路选择器的选择,最终实现不同的地址跳转功能。
在本实施例中,该装置拥有一个循环计数器,一个多路选择器组以及控制该多路选择器组内多路选择器的控制模块。通过多路选择器组内的不同选择,最终可以使得地址输出模块按照需要地址就行跳转输出。
附图2是本发明实施例的步骤流程示意图。在本实施例中,包含以下步骤:
步骤一,201,工作开始。
步骤二,202,根据需要的地址跳转方案配置多路选择器组,来实现预期的排列组合关系。
步骤三,203,循环计数器开始“加1”计数,输出计数的二进制结果,如“00000000”,“00000001”,“00000010”,“00000011”….。循环计数器拥有一个可设定的计数上限,达到上限后自动从0开始重新计数。
步骤四,204,循环计数器的值以二进制的形式送给多路选择器组。如“00000000”,“00000001”,“00000010”,“00000011”….等。
步骤五,205,多路选择器组中的每个多路选择器会根据配置从计数器输出的二进制值中选择相应的位输出,这些位就组成了最后的地址。
在本实施例中,通过设定多路选择器组的不同配置,使得计数器不停累加的输出计数变成不同的地址跳变,实现所需要的地址跳变结果。
图3是本发明实施例的跳转电路框图,256个地址需要8比特的二进制来表示,Cnt[0]~Cnt[7],8个寄存器分别代表了计数器的8个比特位。MUX0-3是多路选择器,其中,MUX1-3的输入和MUX0是一样的,限于篇幅在图上未连线。Addr[0]~Addr[7]是地址寄存器的8个比特位,MUX0-3的选择结果分别送给地址寄存器的对应位置。
具体工作原理如下:
计数器的8个比特位Cnt[7]~Cnt[0]按照Clk时钟周期不停的加1,也即,{Cnt[7],Cnt[6],Cnt[5],Cnt[4],Cnt[3],Cnt[2],Cnt[1],Cnt[0]}按照{00000000}, {00000001}, {00000010},{00000011}….这样变化。计数器从0一直加到255,然后又重新开始从0一直加到255,重复4次,配合多路选择器完成4个部分的地址跳转。
第一种跳转方式要实现0,64,128,192,1,65,129,193…的地址跳转,只要做如下配置:配置MUX0,选择{Addr[1],Addr[0]}的输入为{Cnt[3], Cnt[2]}。配置MUX1,选择{Addr[3],Addr[2]}的输入为{Cnt[5], Cnt[4]}。配置MUX2,选择{Addr[5],Addr[4]}的输入为{Cnt[7], Cnt[6]}。配置MUX3,选择{Addr[7],Addr[6]}的输入为{Cnt[1], Cnt[0]}。
跳转对应列表如表1所示:
表1:
Figure 157757DEST_PATH_IMAGE002
第二种跳转方式要实现0,16,32,48,1,17,33,49…的地址跳转,只要在计数器第二轮从0加到255的过程中做如下配置:配置MUX0,选择{Addr[1],Addr[0]}的输入为{Cnt[3], Cnt[2]}。配置MUX1,选择{Addr[3],Addr[2]}的输入为{Cnt[5], Cnt[4]}。配置MUX2,选择{Addr[5],Addr[4]}的输入为{Cnt[1], Cnt[0]}。配置MUX3,选择{Addr[7],Addr[6]}的输入为{Cnt[7], Cnt[6]}。
跳转对应列表如表2所示:
表2:
Figure 2012101097804100002DEST_PATH_IMAGE004
第三种跳转方式要实现0,4,8,12,1,5,9,13…的地址跳转,只要在计数器第三轮从0加到255的过程中做如下配置:配置MUX0,选择{Addr[1],Addr[0]}的输入为{Cnt[3], Cnt[2]}。配置MUX1,选择{Addr[3],Addr[2]}的输入为{Cnt[1], Cnt[0]}。配置MUX2,选择{Addr[5],Addr[4]}的输入为{Cnt[5], Cnt[4]}。配置MUX3,选择{Addr[7],Addr[6]}的输入为{Cnt[7], Cnt[6]}。
跳转对应列表如表3所示:
表3:
Figure 2012101097804100002DEST_PATH_IMAGE006
第四种跳转方式要实现0,1,2,3,4,5,6,7…的地址跳转,只要在计数器第四轮从0加到255的过程中做如下配置:配置MUX0,选择{Addr[1],Addr[0]}的输入为{Cnt[1], Cnt[0]}。配置MUX1,选择{Addr[3],Addr[2]}的输入为{Cnt[3], Cnt[2]}。配置MUX2,选择{Addr[5],Addr[4]}的输入为{Cnt[5], Cnt[4]}。配置MUX3,选择{Addr[7],Addr[6]}的输入为{Cnt[7], Cnt[6
跳转对应列表如表2所示:
表4:
Figure 2012101097804100002DEST_PATH_IMAGE008
在本发明实施例中,将地址寄存器做成可选择排列的方式,通过一个计数器来驱动,不同的排列便可以得到不同的地址跳转。其中MUX(多路选择器)可以如本例中所示的8选2,也可以是8选1或者8选4,根据具体的地址跳转要求来设定便可以了。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (6)

1.一种地址跳转输出装置,其特征在于,所述装置包含:循环计数器模块,多路选择器模块,控制模块和地址输出模块;所述循环计数器模块将计数值输出到所述多路选择器模块,所述控制模块向多路选择器模块输出控制命令来控制所述计数值的操作,最后将所述多路选择器模块操作结果输出到所述地址输出模块。
2.根据权利要求1所述的地址跳转输出装置,其特征在于,所述循环计数器模块包含N个寄存器,且N≥1。
3.根据权利要求1和2所述的地址跳转输出装置,其特征在于,所述循环计数器模块不停的进行自增计数操作,每次自增量为1,且所述计数器模块在0≤计数值≤所述寄存器表示上限之间循环计数。
4.根据权利要求1至3所述的地址跳转输出装置,其特征在于,所述多路选择器模块包含至少一个多路选择器。
5.根据权利要求1至3所述的地址跳转输出装置,其特征在于,所述多路选择器模块根据所述控制模块命令进行所述计数值的重新排列。
6.一种地址跳转输出控制方法,其特征在于,所述方法包括:步骤一,配置多路选择器组;步骤二,循环计数器开始计数并输出计数结果到多路选择器组;步骤三,多路选择器组根据配置信息对计数结果进行重新排序;步骤四,多路选择器组将结果输出。
CN2012101097804A 2012-04-16 2012-04-16 一种地址跳转输出装置和方法 Pending CN102708916A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2012101097804A CN102708916A (zh) 2012-04-16 2012-04-16 一种地址跳转输出装置和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2012101097804A CN102708916A (zh) 2012-04-16 2012-04-16 一种地址跳转输出装置和方法

Publications (1)

Publication Number Publication Date
CN102708916A true CN102708916A (zh) 2012-10-03

Family

ID=46901607

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2012101097804A Pending CN102708916A (zh) 2012-04-16 2012-04-16 一种地址跳转输出装置和方法

Country Status (1)

Country Link
CN (1) CN102708916A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104202034A (zh) * 2014-08-13 2014-12-10 深圳市亚泰光电技术有限公司 一种可循环的多通道选择电路系统
CN107870780A (zh) * 2016-09-28 2018-04-03 华为技术有限公司 数据处理装置和方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1181661A (zh) * 1996-10-02 1998-05-13 三星电子株式会社 交错读出地址产生器
CN1282918A (zh) * 1999-07-30 2001-02-07 Lg情报通信株式会社 存储器地址产生装置、移动站和数据读写方法
CN101512499A (zh) * 2006-08-31 2009-08-19 高通股份有限公司 相对地址产生
CN102171936A (zh) * 2008-10-08 2011-08-31 索尼公司 循环移位设备、循环移位方法、ldpc解码设备、电视接收机和接收系统
CN102288819A (zh) * 2011-08-18 2011-12-21 东北大学 一种基于fpga的电力谐波分析仪

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1181661A (zh) * 1996-10-02 1998-05-13 三星电子株式会社 交错读出地址产生器
CN1282918A (zh) * 1999-07-30 2001-02-07 Lg情报通信株式会社 存储器地址产生装置、移动站和数据读写方法
CN101512499A (zh) * 2006-08-31 2009-08-19 高通股份有限公司 相对地址产生
CN102171936A (zh) * 2008-10-08 2011-08-31 索尼公司 循环移位设备、循环移位方法、ldpc解码设备、电视接收机和接收系统
CN102288819A (zh) * 2011-08-18 2011-12-21 东北大学 一种基于fpga的电力谐波分析仪

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104202034A (zh) * 2014-08-13 2014-12-10 深圳市亚泰光电技术有限公司 一种可循环的多通道选择电路系统
CN104202034B (zh) * 2014-08-13 2017-11-03 深圳市亚泰光电技术有限公司 一种可循环的多通道选择电路系统
CN107870780A (zh) * 2016-09-28 2018-04-03 华为技术有限公司 数据处理装置和方法
WO2018059337A1 (zh) * 2016-09-28 2018-04-05 华为技术有限公司 数据处理装置和方法
CN107870780B (zh) * 2016-09-28 2020-04-28 华为技术有限公司 数据处理装置和方法

Similar Documents

Publication Publication Date Title
CN101666838B (zh) 一种芯片系统及其模式控制方法
KR20080069332A (ko) 전원제어 장치 및 전원제어 방법
CN101329589B (zh) 一种低功耗读写寄存器的控制系统及方法
CN103294641A (zh) 用于系统管理的有限状态机
CN104572573A (zh) 数据存储方法、存储模块和可编程逻辑器件
CN107911104A (zh) 时钟门控电路
CN102592665A (zh) 一种相变存储器的高速数据写入结构及写入方法
CN116301294B (zh) 一种系统芯片低功耗实现方法、系统芯片、车机及设备
CN104992666A (zh) 一种led显示屏防故障系统
CN202111685U (zh) 可扩展的开关矩阵板
CN103632726B (zh) 一种基于可编程基本逻辑单元的数据移位寄存电路
CN102708916A (zh) 一种地址跳转输出装置和方法
CN103809769B (zh) 一种block ram级联实现结构
CN103135730A (zh) 电源控制器及电源控制方法
CN206270872U (zh) 一种控制i2c通信的电路及电子设备
CN102156899A (zh) Rfid标签芯片时钟管理单元
CN108628793B (zh) Spi通信电路及方法
US20120319731A1 (en) Integrated circuit device comprising clock gating circuitry, electronic device and method for dynamically configuring clock gating
CN107003835A (zh) 硬件加速的动态电压及频率调节
CN102789190A (zh) 适用于不同类型fpga电路编程的列地址分配器电路
CN101127027A (zh) 一种fpga加载方法及其装置
CN104518785A (zh) 跨域启动方法及电子装置
CN103885362A (zh) 基于cpci-e总线的多dsp并行处理板
CN101295970B (zh) 触发器与移位寄存器
CN103594110A (zh) 替代双端口静态存储器的存储器结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C53 Correction of patent of invention or patent application
CB02 Change of applicant information

Address after: Two road 523808 in Guangdong province Dongguan City Songshan Lake high tech Industrial Development Zone headquarters No. 17 room A410-A411

Applicant after: TECHTOTOP MICROELECTRONICS CO.LTD

Address before: Two road 523808 in Guangdong province Dongguan City Songshan Lake high tech Industrial Development Zone headquarters No. 17 room A410-A411

Applicant before: Dongguan Techtop Microelectronics Co., Ltd.

COR Change of bibliographic data

Free format text: CORRECT: APPLICANT; FROM: DONGGUAN TECHTOP MICROELECTRONICS CO., LTD. TO: TAIDOU MICROELECTRONICS TECHNOLOGY CO., LTD.

C05 Deemed withdrawal (patent law before 1993)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20121003