CN102681955B - 多接口存储卡及操作方法 - Google Patents
多接口存储卡及操作方法 Download PDFInfo
- Publication number
- CN102681955B CN102681955B CN201110436582.4A CN201110436582A CN102681955B CN 102681955 B CN102681955 B CN 102681955B CN 201110436582 A CN201110436582 A CN 201110436582A CN 102681955 B CN102681955 B CN 102681955B
- Authority
- CN
- China
- Prior art keywords
- interface
- voltage level
- reset signal
- usb
- main frame
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000001514 detection method Methods 0.000 claims description 30
- 230000004044 response Effects 0.000 claims description 24
- 230000000875 corresponding Effects 0.000 claims description 13
- 230000005540 biological transmission Effects 0.000 claims description 11
- 230000000052 comparative effect Effects 0.000 claims description 4
- 230000005611 electricity Effects 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 5
- 230000011664 signaling Effects 0.000 description 3
- 235000013399 edible fruits Nutrition 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000007689 inspection Methods 0.000 description 2
- 230000002045 lasting Effects 0.000 description 2
- 230000006399 behavior Effects 0.000 description 1
- 230000001276 controlling effect Effects 0.000 description 1
Abstract
一种多接口存储卡及操作方法,所述多接口存储卡包括支持通用串行总线(USB)数据传输协议的第一接口和支持片间USB(IC‑USB)数据传输协议的第二接口,所述方法包括:通过将从主机接收的上电电压的电平与参考电压电平进行比较来选择第一接口或第二接口,以促进多接口存储卡和主机之间的数据通信,随后确定是否已经从主机接收到复位信号,其中,所述主机经由USB连接与多接口存储卡连接。
Description
本申请要求于2010年12月21日提交的第10-2010-0131904号韩国专利申请的优先权,该申请的主题内容引用于此以资参考。
技术领域
本发明构思的实施例涉及一种多接口存储卡。更具体地,本发明构思涉及一种能够根据主机提供的电压电平和复位信号来确定主机所支持的数据传输协议的多接口存储卡。本发明构思还涉及这样的多接口存储卡的操作方法。
背景技术
集成电路(IC)卡是嵌入了IC的卡。当连接到诸如个人计算机(PC)、数码相机、移动电话、智能电话或便携式多媒体播放器(PMP)的主机时,IC卡能够与主机通信。例如,某些IC卡根据国际标准化组织(ISO)和国际电工委员会(IEC)的联合技术委员会1(JCT1)定义的标准来与连接的主机进行通信。不幸的是,当IC卡适用于单个标准时,该IC卡将不会根据不同的标准操作。因此,已经开发了能够使用多种不同标准中的一个或多个与各种主机通信的多接口IC卡。
发明内容
本发明构思的特定实施例提供一种能够容易地确定应该与连接的主机使用何种类型的数据传输协议的多接口存储卡。根据从主机提供的上电电压的电平以及也是由主机提供的复位信号的存在/不存在来进行上述确定操作。
根据特定实施例,本发明构思提供一种多接口存储卡的操作方法,所述方法包括:确定从主机接收的上电电压的电平并产生相应的电压电平信息,响应于从主机接收的复位信号来分析电压电平信息并提供分析结果,根据分析结果启用多个接口之一来控制多接口存储卡与主机之间的通信。
根据特定实施例,本发明构思提供一种多接口存储卡的操作方法,所述方法包括:检测从主机接收的电压的电平并产生电压电平信息,响应于时钟信号对预定时间段进行计数,确定是否在所述预定时间段中从主机接收到复位信号,当在所述预定时间段中没有接收到复位信号时,停用第一接口和第二接口,当在所述预定时间段中接收到复位信号时,响应于该复位信号分析电压电平信息,并根据分析结果启用第一接口和第二接口中的一个接口。
根据特定实施例,本发明构思提供了一种多接口存储卡,包括:第一接口,被配置用于支持第一数据传输协议;第二接口,被配置用于支持第二数据传输协议;电压电平检测器,被配置用于检测经由通用串行总线(USB)连接从主机接收的上电电压的电平,并产生相应的电压电平信息;复位信号检测器,被配置用于检测经由USB连接从主机接收的复位信号并产生检测信号;中央处理单元(CPU),被配置用于响应于检测信号将电压电平信息与参考电压电平信息进行比较,并根据电压电平信息和参考电压电平信息之间的比较结果启用第一接口和第二接口之一。
根据特定实施例,本发明构思提供一种操作多接口存储卡的方法,所述多接口存储卡包括支持通用串行总线(USB)数据传输协议的第一接口和支持片间USB(IC-USB)数据传输协议的第二接口,所述方法包括:通过将从主机接收的上电电压的电平与参考电压电平进行比较来选择第一接口或第二接口,以促进多接口存储卡和主机之间的数据通信,随后确定是否已经从主机接收到复位信号,其中,所述主机经由USB连接与多接口存储卡连接。
附图说明
当参照附图描述特定示例性实施例时,本发明构思的以上和其它特征和优点将变得更加清楚,其中:
图1是就相关部分示出根据本发明构思的实施例的通信系统的框图;
图2是示出根据通用串行总线(USB)规范版本2.0的涉及连接事件的特定信号之间的关系的信号时序图;
图3是总结图1中示出的USB装置的操作的流程图;
图4是就相关部分示出根据本发明构思的另一实施例的通信系统的框图;
图5是总结图4中示出的USB装置的操作的流程图。
具体实施方式
将参照示出了特定示例性实施例的附图更详细地描述本发明构思。然而,本发明构思可以按照多种不同形式被实施并且不应被理解为仅限制于示出的实施例。相反,提供这些实施例以使得本公开彻底和完整,并将本发明构思的范围完全地转达给本领域的技术人员。贯穿附图,相同的标号和标签用于指示相同或相似的元件和相关的信号。
应理解,当提到元件“连接”或“结合”到另一元件时,该元件可直接连接或结合到所述另一元件或者可存在中间元件。相反,当提到元件“直接连接”或“直接结合”到另一元件时,不存在中间元件。如在此使用的,术语“和/或”包括一个或多个相关联的列出项的任意和所有组合,并且可简写为“/”。
应理解,虽然可在此使用术语第一、第二等来描述各种元件,但是这些元件不应限制于这些术语。这些术语仅用于将元件彼此区分。例如,在不脱离本公开的教导的情况下,第一信号可被称为第二信号,类似地,第二信号可被称为第一信号。
在此使用的术语的目的仅在于描述特定实施例而不意图限制本发明。如在此使用的,单数形式还意图包括复数形式,除非上下文明确指出并非如此。还应理解,当在此说明书中使用术语“包括”和/或“包含”时,说明存在提到的特征、区域、整体、步骤、操作、元件和/或部件,但是不排除存在或增加一个或多个其它特征、区域、整体、步骤、操作、元件、部件和/或它们的组合。
除非另外定义,在此使用的所有术语(包括技术术语和科学术语)具有与本发明所属技术领域的普通技术人员通常理解的含义相同的含义。还应理解,术语(诸如在通用字典中定义的术语)应被解释为具有与它们在相关领域和/或本申请的语境中的含义一致的含义,不应以理想化或过于正式的方式来解释术语,除非这些术语在这里被清楚地以理想化或过于正式的方式定义。
图1是就相关部分示出根据本发明构思的实施例的通信系统10A的框图。参照图1,通信系统10A主要包括通用串行总线(USB)可兼容主机20和连接的USB可兼容装置30A。在此上下文中,术语“USB可兼容”的意思是主机或装置能够以允许根据针对硬件、软件、固件定义的USB标准和/或相关的数据通信协议进行数据通信的方式来进行操作。
USB主机20和USB装置30A经由USB总线或USB线缆连接,从而能够使用协商的协议在USB主机20和USB装置30A之间进行通信。在特定实施例中,USB装置30A可实施为集成电路(IC)卡、智能卡、客户识别模块(SIM)卡或全球客户识别模块(USIM)卡。
在图1示出的示例中,USB装置30A被实施为多接口存储卡,并且包括上电复位(POR)电路31、第一接口32-1、第二接口32-2、电压电平检测器33、上拉/下拉逻辑电路34、USB核35A和中央处理单元(CPU)37。
当通过VBUS端子接收的上电电压的电平高于参考电压电平时,POR电路31产生上电复位信号PORS。响应于上电复位信号PORS,第一接口32-1、第二接口32-2、电压电平检测器33、上拉/下拉逻辑电路34、USB核35A和CPU 37中的至少一个可被初始化。
假设USB主机20支持第一协议(例如,USB协议),即,根据第一协议操作,并且USB装置30A可经由支持第一协议的第一接口32-1与USB主机20通信。另外,还假设USB主机20支持第二协议(例如,片间USB(IC-USB,inter-chip USB)协议),并且USB装置30A可经由支持第二协议的第二接口32-2与USB主机20通信。在前面的上下文中,术语“接口”的意思是启用根据定义的数据传输协议的操作的硬件和/或软件。
除了第一接口32-1和第二接口32-2之外,图1中示出的USB装置(多接口存储卡)30A还可包括各种接口。然而,为了简明地进行示意解释,以下描述的多接口存储卡30A的操作采用的是包括第一接口32-1和第二接口32-2的简单系统。
如上面提到的,USB主机20和多接口存储卡30A经由包括多条信号线(例如,导线)22-1到22-4的USB总线或USB线缆连接,并且USB主机20提供的上电电压经由VBUS端子施加到USB装置30A的POR电路31和电压电平检测器33。例如,当USB主机20支持USB协议时,主机20将经由VBUS端子将具有如USB 1.x和2.0规范定义的第一电平(例如,5.0V)的上电电压提供给POR电路31和电压电平检测器33。然而,当USB主机20支持IC-USB协议时,主机20将经由VBUS端子将具有如USB 2.0规范的附录定义的第二电平(例如,1.0V、1.2V、1.5V、1.8V或3.0V)的上电电压提供给POR电路31和电压电平检测器33。
电压电平检测器33检测经由VBUS端子接收的上电电压的电平,通过将接收的上电电压与参考电压进行比较来产生上电电压检测结果,并随后存储检测结果。例如,电压电平检测器33可包括用于存储上电电压检测结果的锁存器或存储器(未示出)。响应于上电复位信号PORS,电压电平检测器33提供的功能可被初始化。在特定实施例中,电压电平检测器33可包括用于根据期望的格式或信息定义来产生检测结果的模拟到数字转换器(ADC)。
在CPU 37的控制下,上拉/下拉逻辑电路34将多个连接端子中的一个连接端子(例如,D+端子)上拉至第一电压电平(例如,电源电压电平),并将另一连接端子(例如,D-端子)下拉至第二电压电平(例如,接地电压),从而执行USB联接序列(USB attachmentsequence)或IC-USB联接序列。
通过图1的示例显示的USB核35A包括复位信号检测器35-1、存储器控制器35-2和存储器35-3。然而,在其它的实施例中,可在USB核35A外设置复位信号检测器35-1。
复位信号检测器35-1检测经由D+端子从USB主机20接收的复位信号,并产生检测信号DET。可参考USB规范版本2.0和图2以更好地理解复位信令。在特定实施例中,复位信号检测器35-1直接从第一连接端子(例如,D+端子)接收复位信号。或者,复位信号检测器35-1可经由多个接口(例如,第一接口32-1或第二接口32-2)中被选择(或启用)的一个接口来接收复位信号。
存储器控制器35-2可用于:根据经由第一接口32-1和第二接口32-2中被启用的接口接收的命令(例如,从USB主机20输出的命令),控制存储器35-3的操作(例如,编程或写、读和/或擦除操作)。例如,存储器控制器35-2可控制USB主机20和存储器35-3之间的数据通信。
在本发明构思的特定实施例中,存储器35-3可以是非易失性存储器,诸如电可擦除可编程只读存储器(EEPROM)、闪存或电阻式存储器。
CPU 37控制USB装置30A的总体操作。CPU 37可响应于复位信号检测器35-1提供的检测信号DET,读取由电压电平检测器33产生的上电电压检测结果,分析检测结果信息,并根据检测结果的分析选择(或启用)第一接口32-1和第二接口32-2中的一个。例如,CPU 37可产生选择性地启用第一接口32-1或第二接口32-2的控制信号。
图2是示出根据USB规范版本2.0的涉及上电和连接事件时序的特定信号的信号图。该USB标准文档容易获得并且被认为是便于理解。然而,应注意,本发明构思的特定实施例所使用的复位信号在持续Δt5的时间段被USB主机20保持在低逻辑电平(以下称为“低”)。例如,USB主机20可在持续Δt5的时间段将低信号提供给第一连接端子(D+端子),以将USB装置30A复位。然后,USB装置30A保持默认状态。
图3是总结图1中示出的USB装置30A的操作的流程图。当USB装置30A经由USB总线或USB线缆连接到(例如,被插入)USB主机20时,USB主机20经由VBUS端子将上电电压提供给USB装置30A(S10)。因此,上电电压在USB装置30A被连接时启用USB装置30A。相应地,USB装置30A执行USB联接序列或IC-USB联接序列(S20)。(例如,见图2以及USB规范版本2.0)。
电压电平检测器33检测经由VBUS端子接收的施加的上电电压的电平,并产生与检测结果一致的“电压电平信息”(S30)。复位信号检测器35-1随后检测经由第一连接端子(D+端子)接收的复位信号(S40),并将相应的检测信号DET输出到CPU 37。CPU 37随后响应于检测信号DET读取和分析由电压电平检测器33产生的电压电平信息(S50)。
例如,当USB主机20支持USB协议时,USB主机20将提供具有如USB 1.x和2.0规范定义的第一电平(例如,5.0V)的上电电压。相应地,电压电平检测器33产生与5.0V相应的电压电平信息。CPU 37随后分析电压电平信息,并确定经由VBUS端子接收的电压的电平是否是A类(即,通过与参考电平的比较所指示的5.0V)(S60)。
当确定经由VBUS端子接收的上电电压的电平是A类时,CPU 37识别出USB主机20支持USB数据传输协议,并根据识别结果产生启用第一接口32-1并停用第二接口32-2的控制信号。
换句话说,CPU 37选择USB模式序列(例如,用于根据USB协议进行数据通信的操作模式)(S70),从而USB主机20可通过已被启用的第一接口32-1访问USB核35A。其结果是,USB主机20可通过第一接口32-1和存储器控制器35-2将数据发送到存储器35-3并从存储器35-3接收数据。此时,可经由第一连接端子和第二连接端子(例如,D+端子和D-端子)使用通常理解的数据包和差分信令(differential signaling)来实现数据的传输。
或者,当USB主机20支持IC-USB数据传输协议时,USB主机20经由VBUS端子将具有如USB 2.0规范的附录定义的第二电平(例如,1.0V、1.2V、1.5V、1.8V或3.0V)的上电电压提供给电压电平检测器。相应地,电压电平检测器33产生相应的电压电平信息。
CPU 37分析电压电平信息,并确定通过VBUS端子接收的电压的电平是否是A类(即,5.0V)(S60)。例如,CPU 37将电压电平信息与参考电压电平信息(例如,与5V相应的信息)进行比较,并根据比较结果输出控制信号。
当确定经由VBUS端子接收的上电电压的电平不是A类时,CPU 37识别出USB主机20支持IC-USB数据传输协议,并根据识别结果产生停用第一接口32-1并启用第二接口32-2的控制信号。换句话说,CPU 37选择IC-USB模式序列(例如,根据IC-USB数据传输协议发送数据的操作模式)(S80),从而USB主机20可经由已被启用的第二接口32-2访问USB核35A。其结果是,USB主机20可通过第二接口32-2和存储器控制器35-2将数据发送到存储器35-2并从存储器35-2接收数据。
根据本发明构思的上述实施例,USB装置30A根据是否已经通过第一连接端子(D+端子)接收到复位信号并根据经由VBUS端子接收的上电电压的电平来启用第一接口32-1或第二接口32-2。其结果是,类似于图1的USB装置30A的USB装置可容易地识别将与USB主机20使用的数据传输协议,并从多个可用接口中选择适合该数据传输协议的接口。
图4是示出根据本发明构思的另一实施例的通信系统10B的框图。参照图4,通信系统10B主要包括USB主机20和USB装置30B。
可被实施为多接口存储卡的USB装置30B包括POR电路31、支持USB数据传输协议的第一接口32-1、支持IC-USB数据传输协议的第二接口32-2、支持第三数据传输协议的第三接口32-3、电压电平检测器33、上拉/下拉逻辑电路34、USB核35B、计时器36和CPU 37。在特定实施例中,第三数据传输协议可以是国际标准化组织(ISO)7816或单线连接协议(SWP)。
除了USB核35B和计时器36之外,图4中示出的USB装置30B的结构与图1的USB装置30A的结构基本相似。计时器36可用于响应于从POR电路31输出的上电复位信号PORS进行初始化的目的。例如,第一接口32-1、第二接口32-2、第三接口32-3、电压电平检测器33、上拉/下拉逻辑电路34、USB核35B、计时器36和CPU 37中的至少一个可响应于上电复位信号PORS被初始化。
计时器36用于提供用于检测复位信号的参考时钟信号。例如,计时器36可产生控制信号TCNT,该控制信号TCNT用于在参考时间周期期间启用复位信号检测器35-4并在参考时间周期以外停用复位信号检测器35-4。
同先前所述,与计时器36的操作相关,复位信号检测器35-4可根据是否检测到复位信号来产生具有不同电平的检测信号DET。根据检测信号DET的电平,CPU 37确定与USB装置30B连接的USB主机20支持USB数据传输协议、IC-USB数据传输协议还是第三数据传输协议。
计时器36控制的参考时间周期的开始点可根据设计和应用而改变。例如,可与图2的时序信号图中显示的时间段Δt3、时间段Δt4或时间段Δt5相关地设置开始点。计时器36可响应于施加的时钟信号CLK对在所述开始点开始的预定时间段进行计数,从而根据相应的计数结果产生控制复位信号检测器35-4的操作的控制信号TCNT。复位信号检测器35-4可随后确定是否在由控制信号TCNT建立的预定时间段期间接收到复位信号,并根据确定的结果输出具有不同电平的检测信号DET。
以下,为了说明书的简明,假设开始点被设置为时间段Δt5。
图5是总结图4的USB装置30B的操作的流程图。由于除了第一接口32-1和第二接口32-2之外,USB装置或多接口存储卡30B还包括第三接口32-3,因此即使当与USB装置30B连接的USB主机20支持第三数据传输协议时,也会启用第一接口32-1和第二接口32-2。其结果是,第一接口32-1和第二接口32-2消耗电能。
当USB主机20支持第三数据传输协议时,多接口存储卡30B需要停用第一接口32-1和第二接口32-2。
参照图2、图4和图5,当USB装置30B连接到(例如,被插入)USB主机20时,USB主机20经由VBUS端子将上电电压提供给USB装置30B(S110)。换句话说,电能被施加到USB装置30B。当POR电路31产生了上电复位信号PORS(S115)时,USB装置30B执行USB联接序列或IC-USB联接序列(S120)(参见图2以及USB规范版本2.0中的图7-29)。此时,计时器36响应于时钟信号CLK开始进行计数。
电压电平检测器33检测经由VBUS端子接收的上电电压的电平,并根据检测结果产生电压电平信息(S125)。在计时器36操作的预定时间段期间,复位信号检测器35-4根据控制信号TCNT的指示,检测是否经由第一连接端子(D+端子)接收到复位信号(S130)。
当USB主机20使用第三数据传输协议时,在预定时间段期间经由连接端子(D+端子)接收的信号没有转换到低而是保持逻辑“高”。换而言之,在所述预定时间段期间没有接收到复位信号,因此,复位信号检测器35-4将第一电平(例如,高或低中的一个)的检测信号输出到CPU 37。
CPU 37响应于第一电平的检测信号DET产生用于停用第一接口32-1和第二接口32-2的控制信号。其结果是,第一接口32-1和第二接口32-2被停用,USB联接序列(或USB模式序列)和IC-USB联接序列(或IC-USB联接序列)被终止(S135)。因此,第一接口32-1和第二接口32-2不消耗电能。
如图2所示,当USB主机20使用USB数据传输协议时,在预定时间段期间经由第一连接端子(D+端子)接收的信号转换为低。换而言之,在预定时间段期间经由连接端子(D+端子)接收到复位信号,因此,复位信号检测器35-4将第二电平(高或低中的另一个)的检测信号DET输出到CPU 37。
CPU 37响应于第二电平的检测信号DET读取和分析由电压电平检测器33产生的电压电平信息(S140)。CPU 37根据与5.0V相应的电压电平信息产生用于启用第一接口32-1和停用第二接口32-2的控制信号(S150)。
其结果是,CPU 37选择USB模式序列(S160),从而USB主机20可通过启用的第一接口32-1访问USB核35B。因此,USB主机20可通过第一接口32-1和存储器控制器35-2将数据发送到存储器35-3或从存储器35-3接收数据。
当USB主机20使用IC-USB数据传输协议时,在预定时间段期间经由第一连接端子(D+端子)接收的信号转换为低。换而言之,在所述预定时间段期间接收到复位信号,因此,复位信号检测器35-4将第二电平的检测信号DET输出到CPU 37。
CPU 37响应于第二电平的检测信号DET读取和分析由电压电平检测器33产生的电压电平信息(S140)。CPU 37根据与1.0V、1.2V、1.5V、1.8V或3.0V相应的电压电平信息产生用于停用第一接口32-1和启用第二接口32-2的控制信号(S150)。
其结果是,CPU 37在操作S170选择IC-USB模式序列,从而USB主机20可通过启用的第二接口32-2访问USB核35B。因此,USB主机20可通过第二接口32-2和存储器控制器35-2将数据发送到存储器35-3或从存储器35-3接收数据。
如上所述,USB装置30B根据是否在预定时间段期间经由连接端子(D+端子)接收到复位信号来停用第一接口32-1和第二接口32-2。另外,USB装置30B根据是否在预定时间段期间经由连接端子(D+端子)接收到复位信号以及通过VBUS端子接收的电压的电平来启用第一接口32-1和第二接口32-2中的一个。
因此,USB装置30B可容易地识别USB主机20所使用的数据传输协议,并根据识别结果从多个可用接口中选择适合USB主机20所使用的数据传输协议的接口。
根据本发明构思的特定实施例,多接口存储卡可根据主机提供的上电电压的电平以及从主机输出的复位信号的存在/不存在来容易地识别主机支持的数据传输协议,并根据识别结果从多个可用接口中选择接口。
虽然已经参照本发明构思的示例性实施例具体地示出和描述了本发明构思,但是本领域的普通技术人员应理解,在不脱离权利要求的范围的情况下,可对形式和细节进行各种改变。
Claims (20)
1.一种多接口存储卡的操作方法,所述方法包括:
使用电压电平检测器检测从主机接收的上电电压的电平并产生相应的电压电平信息;
使用复位信号检测器检测从主机接收的复位信号、产生检测信号并将检测信号输出到中央处理单元CPU;
利用CPU响应于由复位信号检测器提供的检测信号读取由电压电平检测器产生的相应的电压电平信息;
使用CPU分析读取的电压电平信息;
使用CPU根据分析结果启用第一接口和第二接口之一以控制多接口存储卡和主机之间的通信。
2.如权利要求1所述的方法,其中,经由USB连接在多接口存储卡的VBUS端子接收所述上电电压;
分析电压电平信息的步骤包括:响应于经由主机的连接端子接收的复位信号,将电压电平信息与参考电压电平信息进行比较。
3.如权利要求2所述的方法,其中,连接端子是D+端子。
4.如权利要求1所述的方法,其中,所述第一接口和第二接口分别为支持USB数据传输协议的第一接口和支持IC-USB数据传输协议的第二接口。
5.如权利要求1所述的方法,其中,多接口存储卡是具有信用卡形状的主体的IC卡。
6.如权利要求1所述的方法,其中,多接口存储卡是SIM卡和USIM卡之一。
7.如权利要求1所述的方法,其中,多接口存储卡包括非易失性存储器,并且所述方法还包括:
通过第一接口和第二接口中被启用的一个接口在主机和多接口存储卡之间进行数据通信。
8.如权利要求4所述的方法,还包括:
响应于施加的时钟信号对预定时间段进行计数;
确定是否在所述预定时间段期间从主机接收到复位信号;
当在所述预定时间段中没有接收到复位信号时,停用第一接口和第二接口;
当在所述预定时间段中接收到复位信号时,响应于该复位信号分析电压电平信息并根据分析结果启用第一接口和第二接口中的一个接口。
9.如权利要求8所述的方法,其中,产生相应的电压电平信息的步骤包括:检测经由VBUS端子接收的上电电压的电平并根据检测结果产生所述电压电平信息;
启用一个接口的步骤包括:响应于经由D+端子接收的复位信号将所述电压电平信息与参考电压电平信息进行比较,并根据比较结果启用第一接口和第二接口中的所述一个接口。
10.如权利要求8所述的方法,其中,对所述预定时间段进行计数的步骤包括:使用响应于所述施加的时钟信号进行操作的计时器来对所述预定时间段进行计数。
11.一种多接口存储卡,包括:
第一接口,被配置用于支持第一数据传输协议;
第二接口,被配置用于支持第二数据传输协议;
电压电平检测器,被配置用于检测经由USB连接从主机接收的上电电压的电平,并产生相应的电压电平信息;
复位信号检测器,被配置用于检测经由USB连接从主机接收的复位信号,产生检测信号并将检测信号输出到CPU;
所述CPU,被配置用于响应于由复位信号检测器提供的检测信号读取由电压电平检测器产生的相应的电压电平信息,将电压电平信息与参考电压电平信息进行比较,并根据电压电平信息和参考电压电平信息之间的比较结果来启用第一接口和第二接口之一。
12.如权利要求11所述的多接口存储卡,其中,经由USB连接从主机的VBUS端子接收上电电压,复位信号检测器经由主机的D+端子接收复位信号。
13.如权利要求11所述的多接口存储卡,其中,第一接口支持USB数据传输协议,第二接口支持IC-USB数据传输协议。
14.如权利要求11所述的多接口存储卡,其中,多接口存储卡是SIM卡和USIM卡之一。
15.如权利要求11所述的多接口存储卡,还包括:
计数器,被配置用于响应于施加的时钟信号对预定时间段进行计数,其中,复位信号检测器确定是否在所述预定时间段期间接收到复位信号,并产生检测信号,
其中,响应于指示在所述预定时间段期间没有接收到复位信号的检测信号,CPU停用第一接口和第二接口。
16.如权利要求15所述的多接口存储卡,还包括:
上电复位电路,被配置用于将上电电压的电平与参考电压电平进行比较,并产生上电复位信号,其中,CPU和计数器响应于上电复位信号被初始化。
17.一种操作多接口存储卡的方法,所述多接口存储卡包括支持USB数据传输协议的第一接口和支持IC-USB数据传输协议的第二接口,所述方法包括:
使用电压电平检测器检测从主机接收的上电电压的电平并产生相应的电压电平信息;
使用复位信号检测器确定是否已经从主机接收到复位信号、产生检测信号并将检测信号输出到中央处理单元CPU;
利用CPU响应于由复位信号检测器提供的检测信号读取由电压电平检测器产生的相应的电压电平信息;
通过将读取的电压电平信息与参考电压电平进行比较来选择第一接口或第二接口,以促进多接口存储卡和主机之间的数据通信,
其中,所述主机经由USB连接与多接口存储卡连接。
18.如权利要求17所述的方法,其中,在预定时间段期间执行确定是否已经接收到复位信号的步骤。
19.如权利要求17所述的方法,还包括:经由USB连接在多接口存储卡和主机之间进行数据通信。
20.如权利要求17所述的方法,其中,经由USB连接在多接口存储卡的VBUS端子接收上电电压。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2010-0131904 | 2010-12-21 | ||
KR1020100131904A KR101822977B1 (ko) | 2010-12-21 | 2010-12-21 | 멀티-인터페이스 메모리 카드와 이의 동작 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102681955A CN102681955A (zh) | 2012-09-19 |
CN102681955B true CN102681955B (zh) | 2016-12-14 |
Family
ID=
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1444150A (zh) * | 2002-03-07 | 2003-09-24 | 富士施乐株式会社 | 通用串行总线设备 |
CN101034431A (zh) * | 2006-03-10 | 2007-09-12 | Lg电子株式会社 | Icc上的协议选择的方法和设备 |
CN101082892A (zh) * | 2006-05-30 | 2007-12-05 | 三星电子株式会社 | 具有通用串行总线接口的电子设备及其操作方法 |
CN101089837A (zh) * | 2006-06-02 | 2007-12-19 | 三星电子株式会社 | 用于辨别主机接口的装置和方法 |
CN101127098A (zh) * | 2006-07-21 | 2008-02-20 | 三星电子株式会社 | 识别主机协议的设备和包括该设备的智能卡 |
CN101276319A (zh) * | 2008-02-05 | 2008-10-01 | 北京飞天诚信科技有限公司 | 一种将usb接口分时应用为标准i/o接口的设备及方法 |
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1444150A (zh) * | 2002-03-07 | 2003-09-24 | 富士施乐株式会社 | 通用串行总线设备 |
CN101034431A (zh) * | 2006-03-10 | 2007-09-12 | Lg电子株式会社 | Icc上的协议选择的方法和设备 |
CN101082892A (zh) * | 2006-05-30 | 2007-12-05 | 三星电子株式会社 | 具有通用串行总线接口的电子设备及其操作方法 |
CN101089837A (zh) * | 2006-06-02 | 2007-12-19 | 三星电子株式会社 | 用于辨别主机接口的装置和方法 |
CN101127098A (zh) * | 2006-07-21 | 2008-02-20 | 三星电子株式会社 | 识别主机协议的设备和包括该设备的智能卡 |
CN101276319A (zh) * | 2008-02-05 | 2008-10-01 | 北京飞天诚信科技有限公司 | 一种将usb接口分时应用为标准i/o接口的设备及方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101822977B1 (ko) | 멀티-인터페이스 메모리 카드와 이의 동작 방법 | |
EP1457922B1 (en) | Smart card that can be configured for debugging and software development using secondary communication port | |
US9411990B2 (en) | Working method of a multi-slot card reader based on the standard CCID protocol | |
KR101223986B1 (ko) | 복수 개의 인터페이스를 지원하는 스마트 카드 및 이를포함하는 스마트 카드 시스템 | |
JP3776401B2 (ja) | マルチモード・スマートカード・システム及びこれに関連する方法 | |
US7922091B2 (en) | Method and apparatus for protocol selection on ICC | |
CN101957807B (zh) | USB设备识别主机Windows操作系统版本类型的方法 | |
JP2006079613A (ja) | 取り外し可能な電子デバイスとそれの方法 | |
CN104272216A (zh) | 电子设备及其控制方法 | |
CN101281609A (zh) | Ic卡 | |
US20140006678A1 (en) | Portable electronic device and accessory device thereof, and operating method for the portable electronic device | |
WO2016009692A1 (en) | Host apparatus and expansion device | |
JP2018032221A (ja) | 電子機器およびその制御方法 | |
US20090177819A1 (en) | Integrated circuit cards including multiple communication interfaces and related methods of operation | |
US7987380B2 (en) | Methods and apparatus to detect voltage class of a circuit | |
US20090083486A1 (en) | Testing device of card reading interface and testing method thereof | |
JP4981271B2 (ja) | モード検出を含むマルチモード集積回路装置及びそれの動作方法 | |
CN102681955B (zh) | 多接口存储卡及操作方法 | |
CN101364198A (zh) | 读卡接口的测试治具及其测试方法 | |
CN103345610B (zh) | 快速验证智能卡数据完整性的设备及方法 | |
CN207601785U (zh) | 外接电连接接口 | |
CN201066375Y (zh) | 读卡接口的测试治具 | |
CN101676871B (zh) | 嵌入式电子装置及其开机方法 | |
CN103825631A (zh) | 一种外接设备供电动态电源适配方法 | |
KR20100007614A (ko) | 스마트 카드 연동 시스템 및 그 방법, 그리고 이에적용되는 스마트 카드 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant |