CN102662887B - 一种多端口随机存储器 - Google Patents
一种多端口随机存储器 Download PDFInfo
- Publication number
- CN102662887B CN102662887B CN201210133960.6A CN201210133960A CN102662887B CN 102662887 B CN102662887 B CN 102662887B CN 201210133960 A CN201210133960 A CN 201210133960A CN 102662887 B CN102662887 B CN 102662887B
- Authority
- CN
- China
- Prior art keywords
- storer
- port
- random access
- peripheral hardware
- access memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Abstract
本发明公开一种多端口随机存储器,其特征在于该存储器为具有三个端口的门阵列FPGA存储器,包括编码、外设串并转换、解码、双口RAM、并串转换和串并转换;编码直接与双口RAM连接构成第一个端口,用于与CPU连接;外设串并转换经解码与双口RAM连接构成第二个端口,用于与外设连接;并串转换和串并转换分别与双口RAM连接构成第三个端口,用于与另一个具有三个端口的门阵列FPGA存储器连接;所述的编码、外设串并转换、解码、双口RAM、并串转换和串并转换全部通过门阵列软件编程实现。
Description
技术领域
本发明涉及存储器技术,具体为一种多端口随机存储器。该电路主要用于数据存储与交换领域,尤其是高速存储器设备数据共享系统中。
背景技术
在测控、仪器仪表、语音信号处理和图像通信领域中往往需要多处理器分工与外部系统的通信、控制、数据采集和完成人机接口等功能。为了使CPU不致因为等待存储器读写操作的完成而无事可做,可以采取一些加速CPU和存储器之间有效传输的特殊措施。
在多机系统中,CPU之间的通信常采用以下几种方式:(1)串行通信。这种方式相对简单,因为受到波特率的限制,传输速度不快,业务量大的场合得不到很好的通信效果。(2)并行通信。利用CPU的I/O功能在CPU之间增加缓冲器或锁存器来实现双机通信,通信性能较串行通信虽有所提高,但仍然达不到理想的效果。(3)利用共享式存储器。共享存储器中的一种是DMA方式, 其CPU和DMA控制器交替访问存储器。DMA方式传输前,CPU要把总线控制权交给DMA控制器,由DMA控制器直接存取存储器数据,在DMA控制器结束访问存储器后,DMA控制器把总线控制权再交回给CPU,这种传输模式,CPU需要等待总线控制权。另外需要考虑的是,有些CPU不支持DMA功能。共享存储器中的另一种是利用双口SRAM,双端口存储器是同一个存储器具有两组相互独立的读写控制线路,大大提高了通信效率,而且对CPU没有过多的要求,特别适合异种CPU之间异步高速通信。但是对于多处理器分工协作的工作方式,要求存储器具有多个端口,而双口RAM只有两个端口,不能满足工作要求。多处理器分工协作时需要存储器数据共享,每个处理器都能读写存储器,因此要求存储器为每个CPU都提供可读写的访问端口。
中国专利“多端口RAM存储装置”(申请号00817280.3)公开了一种多端口随机存储器技术方案。该方案主要讲述了随机存储器多个串行输入,一个串行输出的用法。每个串行输入经过串并转换,编码存储到随机存储器,输出需要经过解码,并串转换,然后由同一端口串行输出。该发明分别经过了串并转换和并串转换,虽然高效利用了端口资源,但是大大降低了存储器存储速度,与实际应用要求尚存差距。
发明内容
针对现有技术的不足,本发明拟解决的技术问题是,提供一种多端口随机存储器。该存储器可解决多处理器协同工作时,如何有效共享随机存储器的问题,具有结构简单,存储速度快,资源配制性好,便于实际应用等优点。
本发明解决所述技术问题的技术解决方案是:设计一种多端口随机存储器, 其特征在于该存储器为具有三个端口的门阵列FPGA存储器,包括编码、外设串并转换、解码、双口RAM、并串转换和串并转换;编码直接与双口RAM连接构成第一个端口,用于与CPU连接;外设串并转换经解码与双口RAM连接构成第二个端口,用于与外设连接;并串转换和串并转换分别与双口RAM连接构成第三个端口,用于与另一个具有三个端口的门阵列FPGA存储器连接;所述的编码、外设串并转换、解码、双口RAM、并串转换和串并转换全部通过门阵列软件编程实现。
与现有技术相比,本发明多端口随机存储器利用现场可编程逻辑门阵列FPGA设计,充分利用了FPGA内部丰富的硬件资源和VHDL语言的灵活性。设计的存储器具有结构简单,存储速度快,系统分工明确,便于实际应用等特点。
附图说明
图1是本发明多端口随机存储器及该存储器单系统的一种实施例的组成结构和工作原理框图。
图2是本发明多端口随机存储器多系统的一种实施例的组成结构框图。
具体实施方式
下面结合实施例及其附图对本发明进一步详细说明。
本发明设计的多端口随机存储器(简称存储器,参见图1),其特征在于该存储器为具有三个端口的门阵列FPGA存储器,包括编码2、外设串并转换4、解码5、双口RAM6、并串转换7和串并转换8;编码2直接与双口RAM6连接构成第一个端口,用于与CPU1连接;外设串并转换4经解码5与双口RAM6连接构成第二个端口,用于与外设3连接;并串转换7和串并转换8分别与双口RAM6连接构成第三个端口,用于与另一个具有三个端口的门阵列FPGA存储器连接。
本发明所述的编码2、外设串并转换4、并串转换7和串并转换8相互之间没有连接关系,但其各自分别与双口RAM6直接连接。在门阵列FPGA存储器外部连接关系上,CPU1和外设3之间没有连接关系,CPU1和外设3分别与所述门阵列FPGA存储器的相应端口相连接。本发明存储器所述的编码2、外设串并转换4、解码5、双口RAM6、并串转换7和串并转换8全部通过门阵列软件编程实现。
所述的CPU1、外设3及所述的门阵列FPGA存储器构成本发明存储器的一个单系统。CPU1是并行数据,外设3是串行数据,双口RAM6是并行数据,单系统之间通信是串行数据。CPU1、外设3与双口RAM6三者端口不统一,CPU1操作双口RAM6,需要经过编码2进行端口匹配。外设3操作双口RAM6,需要经过外设串并转换4、解码5进行端口匹配。双口RAM6所处的单系统与双口RAM6’所处的单系统之间写数据需要经过并串转换7或串并转换8完成端口匹配。
本发明存储器单系统之间能串行连接,并通过串行端口相互写数据。本发明存储器的一个单系统由CPU1、外设3和一个具有三个端口的门阵列FPGA存储器(即一个本发明所述的存储器,包括编码2、串并转换4、解码5、双口RAM6、并串转换7和串并转换8)构成,CPU1经第一个端口与存储器连接,外设3经第二个端口与存储器连接,而第三个端口用于存储器单系统之间的连接。另一个存储器单系统由CPU1’、外设3’和一个具有三个端口的门阵列FPGA存储器(即另一个本发明所述的存储器,包括、编码2’、 外设3’、串并转换4’、解码5’、双口RAM6’、并串转换7’和串并转换8’)构成,同样,CPU1’经第一个端口与该存储器连接,外设3’经第二个端口与该存储器连接,而第三个端口用于该存储器单系统之间的连接。换言之,所述的两个存储器单系统完全相同,两者通过所述第三个端口串行连接,可以相互串行写数据。本发明虽然仅给出了两个存储器单系统连接的实施例,但容易理解,本发明存储器单系统完全适用于两个以上存储器单系统的串行连接。
本发明CPU1所指的是与存储器相连接的外部处理器,用来对所设计的存储器进行读写操作。
本发明存储器所述的编码2用于数据匹配。实施例的编码2过程是门阵列FPGA处理CPU1数据的过程。CPU1的读写方式、数据结构与双口RAM6的读写方式、数据结构不一致,需要将CPU1的数据编码成双口RAM6的数据,然后存储到存储器中共享,例如,CPU1是8位数据宽度的单片机,双口RAM6 设计成16位数据宽度存储器,因此需要将8位的单片机数据编码成16位的数据,再存储到双口RAM6中。
本发明存储器所述的外设3所指的是与存储器相接的其他外部设备,用来对所设计的存储器进行读写操作。外设3包括的种类很多,可以通过门阵列连接到一些特殊功能的芯片,如串口通信功能的芯片,1553B通信功能的芯片以及其他功能的芯片等。
本发明存储器所述的串并转换4用于端口匹配。外设3是串行数据,双口RAM6是并行的数据,外设3访问双口RAM6必须经过端口数据匹配,因此需要经过外设串并转换4。外设串并转换4的作用是门阵列FPGA串行接收外设3的串行数据,然后转换成并行数据的过程。
本发明存储器所述的解码5用于数据匹配。解码5的作用是将外设3进行串并转换后的并行数据解码成存储到双口RAM6中的数据。
本发明存储器所述的双口RAM6用于数据存储及数据交互。双口RAM6作为数据存储介质用于被CPU1、外设3和本发明另一个存储器单系统三者的读写操作,是CPU1、外设3和本发明另一个存储器单系统三者的数据交互与共享的平台。
本发明存储器所述的并串转换7用于数据匹配。双口RAM6是并行的数据,双口RAM6向本发明另一个存储器单系统写数据需要经过并串转换7。实施例的并串转换7作用是将双口RAM6的并行数据转换成本发明另一个存储器单系统串行接收的数据。
本发明存储器所述的串并转换8用于数据匹配。该双口RAM6是并行的数据,本发明另一个存储器单系统向双口RAM6写数据需要经过串并转换8。串并转换8就是将本发明另一个存储器单系统的串行数据转换成双口RAM6并行数据的过程。
为提高单系统之间数据传输速度,本发明存储器采用了串行差分传输技术。串行差分传输就是存储器单系统之间数据传输采用了LVDS信号传输技术的传输方式。本发明存储器单系统与单系统之间数据传输的端口设计成两线差分形式,采用LVDS的低压、差分信号传输方案,与常规的串行接口传输方案相比,具有串行传输速度快,低压差,低功耗等特点。
本发明多端口随机存储器多系统是由本发明两个以上存储器单系统通过所述第三个端口串行连接组网构成的。CPU1、外设3及本发明存储器构成一个存储器单系统,多个这样的单系统采用串行差分传输接口串行连接构成存储器多系统。例如,存储器单系统9,存储器单系统10和存储器单系统11分别都是本发明存储器单系统。存储器单系统9,存储器单系统10和存储器单系统11分别都连接在串行差分传输接口上。没有写操作时,任何一个存储器单系统都不占用串行差分传输接口,而当任何一个存储器单系统被执行写操作时,仅该存储器单系统占用串行差分接口进行写操作,并通过串行差分接口向其他存储器写出数据。例如,当存储器单系统9中的存储器被与它直连的CPU或外设写入数据时,存储器单系统9就会占用串行差分接口,并向存储器单系统10和存储器单系统11发出写操作,写操作完毕后,就立即释放串行差分接口。
本发明存储器可实现多端口存储器读数据互不干扰,写数据各地址数据更新保持一致。其工作原理和过程是:利用可编程逻辑门阵列FPGA设计带有串行差分接口的双口RAM,双口RAM中的数据可以通过串行差分接口传送,多个本发明的存储器通过串行差分接口串行更新数据。本发明是将双口RAM设计成三个端口,第一个端口设计成与CPU相连的并行接口,即图1中CPU1与编码2之间的接口,第二个端口设计成和外设相连的串行端口,即外设3与串并转换4之间的接口,第三个端口设计成可以被写入、写出的串行差分接口,即图1中并串转换7,串并转换8与另外一个本发明存储器单系统之间的接口。读操作时,处理器或外设发出读指令,读取与该处理器直接相连的双口RAM中对应地址的数据。写操作时,处理器或外设向与其直连的双口RAM中写数据,该被写双口RAM占用串行差分接口,该双口RAM通过串行差分端口向串行连线上的其他存储器的同一地址串行写入数据,写操作完毕立即释放串行差分接口。这样就保证了多个处理器协同工作时,读写存储器互不干扰,数据更新保持一致的效果,最终达到资源共享,充分发挥多CPU协同工作的优势。
本发明存储器由可编程器件FPGA实现,能方便灵活的控制双口RAM容量的大小,数据位宽,增强了设计的灵活性和资源的可配置性。所述可编程器件FPGA的软件依据本发明所述,本领域技术人员不难具体给出。存储器间相互通信设计成串行差分接口,有效提高抗EMI能力,高速传输数据品质得到保证。
以上实施例仅是对本发明高速多端口随机存储器具体应用例子,并不限制本申请权利要求。凡是在本申请权利要求技术方案上进行的修改和非本质改进的,均在本申请权利要求保护范围之内。
本发明未述及之处适用于现有技术。
Claims (6)
1.一种多端口随机存储器,其特征在于该存储器为具有三个端口的门阵列FPGA存储器,包括编码器、外设串并转换器、解码器、双口RAM、并串转换器和串并转换器;编码器直接与双口RAM连接构成第一个端口,用于与CPU连接;外设串并转换器经解码器与双口RAM连接构成第二个端口,用于与外设连接;并串转换器和串并转换器分别与双口RAM连接构成第三个端口,用于与另一个具有三个端口的门阵列FPGA存储器连接;所述的编码器、外设串并转换器、解码器、双口RAM、并串转换器和串并转换器全部通过门阵列软件编程实现。
2.根据权利要求1所述的多端口随机存储器,其特征在于由CPU、外设和所述具有三个端口的门阵列FPGA存储器构成存储器单系统,CPU经第一个端口与存储器连接,外设经第二个端口与存储器连接,而第三个端口用于存储器单系统之间的连接。
3.根据权利要求2所述的多端口随机存储器,其特征在于两个存储器单系统之间通过所述第三个端口串行连接,并通过串行端口相互写数据。
4.根据权利要求2所述的多端口随机存储器,其特征在于所述存储器单系统之数据传输的端口设计成两线差分形式,采用LVDS的低压、差分信号传输方案。
5.根据权利要求2所述的多端口随机存储器,其特征在于两个以上所述存储器单系统通过所述第三个端口串行连接组网构成多端口随机存储器多系统。
6.根据权利要求5所述的多端口随机存储器,其特征在于所述的串行连接采用串行差分传输接口。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210133960.6A CN102662887B (zh) | 2012-05-03 | 2012-05-03 | 一种多端口随机存储器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210133960.6A CN102662887B (zh) | 2012-05-03 | 2012-05-03 | 一种多端口随机存储器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102662887A CN102662887A (zh) | 2012-09-12 |
CN102662887B true CN102662887B (zh) | 2015-05-20 |
Family
ID=46772383
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210133960.6A Expired - Fee Related CN102662887B (zh) | 2012-05-03 | 2012-05-03 | 一种多端口随机存储器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102662887B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104050115B (zh) * | 2014-06-30 | 2017-02-08 | 曙光信息产业(北京)有限公司 | 一种存储控制器及其使用方法 |
US10365833B2 (en) | 2016-01-22 | 2019-07-30 | Micron Technology, Inc. | Apparatuses and methods for encoding and decoding of signal lines for multi-level communication architectures |
CN108074604B (zh) * | 2016-11-10 | 2019-11-29 | 上海磁宇信息科技有限公司 | 一种准双口mram芯片及其读写方法 |
CN107977327A (zh) * | 2017-11-24 | 2018-05-01 | 中国航空工业集团公司西安航空计算技术研究所 | 一种fpga中使用双端口ram实现多端口存储单元的电路 |
CN109066218B (zh) * | 2018-08-15 | 2019-12-10 | 成都掩码科技有限公司 | 一种高稳定有源传输接头 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101452439A (zh) * | 2008-12-29 | 2009-06-10 | 中国科学院长春光学精密机械与物理研究所 | CompactPCI通讯板卡 |
CN101526808A (zh) * | 2009-01-09 | 2009-09-09 | 成都广泰实业有限公司 | 机床数控软硬件多轴插补方法 |
CN201583945U (zh) * | 2009-12-02 | 2010-09-15 | 天津光电通信技术有限公司 | 基于fpga的单片机多机串行通信系统 |
CN101908031A (zh) * | 2010-07-23 | 2010-12-08 | 四川九洲电器集团有限责任公司 | 一种基于fpga搭建的增强型串口 |
-
2012
- 2012-05-03 CN CN201210133960.6A patent/CN102662887B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101452439A (zh) * | 2008-12-29 | 2009-06-10 | 中国科学院长春光学精密机械与物理研究所 | CompactPCI通讯板卡 |
CN101526808A (zh) * | 2009-01-09 | 2009-09-09 | 成都广泰实业有限公司 | 机床数控软硬件多轴插补方法 |
CN201583945U (zh) * | 2009-12-02 | 2010-09-15 | 天津光电通信技术有限公司 | 基于fpga的单片机多机串行通信系统 |
CN101908031A (zh) * | 2010-07-23 | 2010-12-08 | 四川九洲电器集团有限责任公司 | 一种基于fpga搭建的增强型串口 |
Also Published As
Publication number | Publication date |
---|---|
CN102662887A (zh) | 2012-09-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102662887B (zh) | 一种多端口随机存储器 | |
CN203812236U (zh) | 一种基于处理器和现场可编程门阵列的数据交换系统 | |
CN103714026A (zh) | 一种支持原址数据交换的存储器访问方法及装置 | |
CN101414291A (zh) | 一种主从分布式系统和应用于该系统的并行通信方法 | |
CN102508803A (zh) | 一种矩阵转置存储控制器 | |
CN106844263B (zh) | 一种基于可配置的多处理器计算机系统及实现方法 | |
CN102789424B (zh) | 基于fpga的外扩ddr2的读写方法及基于fpga的外扩ddr2颗粒存储器 | |
CN105279123A (zh) | 双冗余1553b总线的串口转换结构及转换方法 | |
CN106933542B (zh) | 一种用于核电厂dcs系统的基于fpga的dma协处理器及方法 | |
CN104898775A (zh) | 计算装置、存储装置、网络交换设备及计算机体系架构 | |
CN104407992A (zh) | 一种基于双端口寄存器阵列的四端口存储器 | |
CN111930649B (zh) | 一种多通道can通讯板卡及通讯方法 | |
CN103279442A (zh) | 一种高速互联总线的报文过滤系统及方法 | |
CN203561933U (zh) | 一种基于vpx总线的fmc结构3u通用载板 | |
CN206133528U (zh) | 一种Rapid IO与SATA转换控制器 | |
CN101741727B (zh) | 使用三重缓冲来处理数据的方法 | |
CN204406395U (zh) | 一种cpci架构的高速通讯互联系统 | |
CN101499051A (zh) | 一种双口sram在智能手机中的应用方法 | |
CN103678231A (zh) | 一种两通道并行信号处理模块 | |
CN209784995U (zh) | 大数据运算加速系统和芯片 | |
CN203054813U (zh) | 刀片存储装置 | |
CN207352610U (zh) | 一种基于PCI Express总线架构的FPGA数据处理卡 | |
CN202422113U (zh) | PowerPC嵌入式计算机实现ISA总线的转换系统 | |
CN204203965U (zh) | 一种用于便携式地面测试设备的数据传输板 | |
CN203573315U (zh) | 一种两通道vpx并行信号处理模块 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20150520 Termination date: 20170503 |