CN102654532B - 电能计量芯片降低功耗的方法 - Google Patents

电能计量芯片降低功耗的方法 Download PDF

Info

Publication number
CN102654532B
CN102654532B CN201110144930.0A CN201110144930A CN102654532B CN 102654532 B CN102654532 B CN 102654532B CN 201110144930 A CN201110144930 A CN 201110144930A CN 102654532 B CN102654532 B CN 102654532B
Authority
CN
China
Prior art keywords
clock
electric energy
chip
clock zone
zone
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201110144930.0A
Other languages
English (en)
Other versions
CN102654532A (zh
Inventor
赵岩
杨昆
门长有
谭年熊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou hi tech Limited by Share Ltd
Original Assignee
Wangao (hangzhou) Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wangao (hangzhou) Technology Co Ltd filed Critical Wangao (hangzhou) Technology Co Ltd
Priority to CN201110144930.0A priority Critical patent/CN102654532B/zh
Publication of CN102654532A publication Critical patent/CN102654532A/zh
Application granted granted Critical
Publication of CN102654532B publication Critical patent/CN102654532B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Power Sources (AREA)

Abstract

一种电能计量芯片降低功耗的方法,该电能计量芯片设有两个时钟域,其中该电能计量芯片的CPU位于时钟域一,而计量电路位于时钟域二,时钟域一选择使用低频时钟与高频时钟,并可停止动作维持恒定电平,时钟域二选择使用低频时钟、降频时钟及高频时钟,并可停止动作维持恒定电平,并且该电能计量芯片可选择通过电池或电力线供电,本发明通过为电能计量系统芯片设置多种时钟组合,并根据系统芯片当前的供电状态以及休眠唤醒复位的产生来源进行时钟组合的转换,从而利于降低电能计量系统芯片的功耗。

Description

电能计量芯片降低功耗的方法
技术领域
本发明有关一种降低功耗的方法,特别是指应用于电能计量芯片中,用来降低电能计量芯片的功耗的方法。
背景技术
CMOS电路中,有三部分功耗来源,即Ptotal=Pswitching+Pshort+Pleakage。其中Ptotal是一个CMOS电路的总功耗,Pswitching是开关功耗,大小取决于负载电容的充放电;Pleakage是漏电功耗。当前芯片中最主要的功耗是开关功耗,但是随着低阈值电压技术在低功耗设计中的应用,短路功耗和漏电功耗也会变得越来越重要。
其中开关功耗Pswitching=VDD×fclk×ΣαiCLiΔVi,VDD是电源电压;fclk是时钟频率;如果一个电路包含n个结点,ai是每秒钟信号变化的次数,即开关活动因子;CLi是结点电容;ΔVi是结点i的电压变化幅度。
短路功耗发生在信号的翻转瞬间,当输入信号的值在|Vth|和VDD-|Vtp|之间的时候,PMOS和NMOS同时导通,造成VDD到GND的短路电流。短路功耗可以表示为Pshort=VDDIshort,Ishort为短路电流。
漏电流功耗Pleakage=VDDIleakage,Ileakage是CMOS电路的漏电流,主要由亚阈值效应以及漏源区与衬底反向偏置而引起的。对于深亚微米应用,这一项尤其重要。
从上述分析可以知道,功耗与很多因素相关,如开关活动因子、等效电容、电源电压、工作频率、短路电流、漏电流等。低功耗的设计方法就是从这几个基本因素出发,分别降低这些影响因素以便达到降低功耗的目的。
在电能表系统应用中,对整机的功耗有着严格的规定,例如在电池供电的情况下,要求能够工作5年以上。在电能表的系统芯片解决方案中,整机的功耗主要来自计量系统芯片,因此需要设计一种方法能涵盖该系统芯片的各个工作状态,以达到降低功耗的目的。
发明内容
本发明的目的在于提供一种能涵盖该系统芯片的各个工作状态,以达到降低功耗的电能计量芯片降低功耗的方法。
为实现上述目的,实施本发明的电能计量芯片降低功耗的方法,该电能计量芯片设有两个时钟域,其中该电能计量芯片的CPU位于时钟域一,并且该电能计量芯片还包括计量电路,计量电路包括功率有效值计算电路与能量累加电路,该二电路均位于时钟域二,时钟域一选择使用低频时钟与高频时钟,并可停止动作并维持恒定电平,时钟域二选择使用低频时钟、降频时钟及高频时钟,并可停止动作维持恒定电平,并且该电能计量芯片可选择通过电池或电力线供电,该方法包括如下步骤:
电能计量芯片判断是通过电池还是电力线供电;
如果该电能计量芯片通过电池供电,则计量电路检测电压输入信号的有效值是否小于一设定阈值,同时电流输入信号的有效值是否大于一设定阈值;如是,则令时钟域一使用高频时钟,时钟域二使用高频时钟,计量电路计算电流输入的电流有效值,并把得到的电流有效值设定为能量累加电路的固定输入,并通过寄存器设定使功率有效值计算电路中的所有触发器输入不发生变化,之后令时钟域一停止动作维持恒定电平;如否,则令时钟域一和时钟域二停止动作维持恒定电平;
如果该电能计量芯片是通过电力线供电,则计量电路检测电压输入信号的有效值是否小于某个阈值,如是则时钟域一使用32768xN Hz时钟,其中N<100,而时钟域二使用降频时钟;如否,则进入正常工作模式,时钟域一与二均使用高频时钟。
依据上述主要特征,时钟域一与时钟域二停止动作维持恒定电平之后,芯片持续判断是否有恢复供电复位或者IO休眠唤醒复位发生,如有则返回判断该电能计量芯片是通过电池还是电力线供电,如否则时钟域一与时钟域二保持停止动作并维持恒定电平。
依据上述主要特征,在时钟域一使用高频时钟,时钟域二使用高频时钟,计量电路计算电流输入的电流有效值,并把得到的电流有效值设定为能量累加电路的固定输入,并通过寄存器设定使功率有效值计算电路中的所有触发器输入不发生变化,之后令时钟域一停止动作维持恒定电平后,系统持续判断是否有恢复供电复位或者IO休眠唤醒复位或者定时休眠唤醒复位发生,如有则返回判断该电能计量芯片是通过电池还是电力线供电,如否则重复上述过程。
依据上述主要特征,该芯片使用一个输入引脚来判断当前的供电状态,定义PWRUP信号标志为从这个输入引脚得到的供电状态,PWRUP=0表示芯片由电池供电,PWRUP=1表示芯片由电力线供电。
依据上述主要特征,时钟域一的低频时钟为32768Hz、高频时钟为32768xN,其中N为PLL倍频系数,N的典型值为100,时钟域二的低频时钟为32768Hz、降频时钟为204800Hz、高频时钟为819200Hz,典型值为32768x100。
依据上述主要特征,如果该电能计量芯片是通过电力线供电,且计量电路检测电压输入信号的有效值小于某个阈值,则时钟域一使用的时钟为32768x25Hz。
依据上述主要特征,如果该电能计量芯片是通过电力线供电,且计量电路检测电压输入信号的有效值小于某个阈值,在CPU处理任务的空闲时刻,时钟域一的所有触发器的输入都不再发生变化,直到有其他任务时,时钟域一才退出上述状态。
依据上述主要特征,芯片进入正常工作模式时,时钟域一使用3.2768MHz时钟。
与现有技术相比较,本发明通过为电能计量系统芯片设置多种时钟状态,并根据系统芯片当前的供电状态以及休眠唤醒复位的产生来源进行时钟状态的转换,从而利于降低电能计量系统芯片的功耗。
附图说明
图1为实施本发明的电能计量芯片降低功耗的方法的流程图。
具体实施方式
为了实现降低功耗的目的,本发明为电能计量系统芯片设置多种时钟状态,并根据系统芯片当前的供电状态以及休眠唤醒复位的产生来源进行时钟状态的转换。
在本实施例中,使用系统芯片的一个输入引脚来判断当前的供电状态,定义PWRUP信号标志为从这个输入引脚得到的供电状态,PWRUP=0表示芯片由电池供电,PWRUP=1表示芯片由电力线供电,即正常供电。
系统芯片内部设置两个时钟域,CPU位于时钟域1,而计量电路包括功率有效值计算电路与能量累加电路,该二电路均位于时钟域2,两个时钟域分别使用独立的时钟。每个时钟域的时钟都可以由CPU运行的控制软件分别进行控制,时钟域1可以使用32768Hz(低频时钟)以及32768xN(N为PLL倍频系数,N的典型值为100)Hz(高频时钟),并可以被门控,即时钟域1的时钟停止动作,维持一个恒定电平。时钟域2可以使用32768Hz(低频时钟)、204800Hz(降频时钟)、819200Hz(高频时钟),并可以被门控,即时钟域2的时钟停止动作,维持一个恒定电平。关于门控时钟的过程,具体原理如下:
1.程序或者某个动作触发电路写入一个控制寄存器
2.电路查找时钟的上升沿
3.由于上升沿是从低电平到高电平的一个过程,电路在检测到时钟的上升沿后,等待适当的延时以便时钟的电平变化过程稳定,然后电路根据此寄存器的值输出一个高电平或者低电平
4.此高电平或者低电平与时钟信号进行“或操作”,输出的信号作为门控之后的信号
5.如上所述,当控制寄存器的值无效的时候,门控电路输出的是低电平,和时钟信号进行或操作后,时钟信号依然保持原来的频率,只是相位稍有延迟;当控制寄存器的值有效的时候,门控电路输出的是高电平,和时钟信号进行或操作后,输出的时钟信号变为恒定的高电平,即被门控。
在系统芯片上电复位后的初始状态下,时钟域1使用32768Hz时钟,时钟域2使用32768Hz时钟。
在PWRUP=0的情况下,时钟域1可以使用低频时钟、高频时钟、或者被门控;时钟域2可以使用低频时钟、降频时钟、高频时钟、或者被门控。在PWRUP=1的情况下,时钟域1可以使用低频时钟、高频时钟,但是不能被门控;时钟域2可以使用低频时钟、降频时钟、高频时钟,但是也不能被门控。
定义时钟域1被门控的状态为芯片的休眠状态,而休眠状态又分为浅休眠和深休眠两种状态。在浅休眠状态下,当PWRUP从0变为1(电池供电变为正常供电)、IO事件(系统芯片的IO输入发生变化)或者休眠达到一定时间(对进入休眠状态的时间进行计时,达到某个阈值)都可以产生一个唤醒复位,从而使芯片回到初始状态。在深休眠状态下,只有PWRUP从0变为1(电池供电变为正常供电)、IO事件(系统芯片的IO输入发生变化)可以产生唤醒复位,休眠时间不能作为产生唤醒复位的依据。
在时钟域1的时钟不被门控的情况下,通过寄存器设定使时钟域1中的所有触发器的输入都不再发生变化,定义这种状态为时钟域1的挂起状态。
时钟域2中的电路分为两个部分,功率/有效值计算电路以及能量累加电路。在时钟域2的时钟不被门控的情况下,通过寄存器设定使功率/有效值计算电路中的所有触发器的输入都不再发生变化,并可以设定能量累加电路的输入为某个固定值,定义这种状态为时钟域2的常量计量状态。
请参阅图1所示,为实施本发明的电能计量芯片降低功耗的方法的流程图,该方法包括如下步骤:
步骤100:判断PWRUP是否为0;
步骤101:如是,则判断计量电路检测电压输入信号的有效值是否小于某个阈值,并且电流输入信号的有效值是否大于某个阈值;
如是,则进入步骤102,即进入浅休眠与常量计量模式,之后持续判断是否有恢复供电复位或者IO休眠唤醒复位或者定时休眠唤醒复位发生,即步骤105,如有则回到步骤100,如否则保持为浅休眠与常量计量模式。其中浅休眠与常量计量模式是指时钟域1使用高频时钟,时钟域2使用高频时钟,计量电路计算电流输入的电流有效值,并把得到的电流有效值设定为能量累加电路的固定输入,并通过寄存器设定使功率有效值计算电路中的所有触发器输入不发生变化,即时钟域2进入常量计量状态,之后令时钟域一停止动作维持恒定电平,即芯片进入浅休眠状态。此特别适用于在某些窃电行为发生的时候,电流互感器产生的功率太小不足以让芯片工作,或者电能表中不存在电流互感器元件,或者为正常的停电状态,此时芯片完全由电能表中的电池供电。设时钟域1使用高频时钟的时间为t(即计算获得电流有效值的时间),保持浅休眠状态的时间为T。由于能量累加电路相比功率/有效值计算电路面积极小,其功耗相比也可以忽略,且时钟域2进入常量计量状态后,仅有与时钟电路相关的功耗,其功耗也可以忽略的情况下,则芯片的平均功耗为(Pswitching+Pshort)t/T+Pleakage。
如否,则进入库存模式,即步骤103,之后持续判断是否有恢复供电复位或者IO休眠唤醒复位发生,即步骤104,如有则回到步骤100,如否则保持为库存模式。其中在库存模式,系统门控时钟域2的时钟,并使芯片进入浅休眠状态,即此时时钟域1与时钟域2均被门控,处于停止动作维持恒定电平状态。休眠达到一定时间后,发生定时复位唤醒,重复休眠前的操作,并再次进入浅休眠。上述循环重复达到预设的次数后,如果在之前的过程中始终没有发生PWRUP从0变为1或者IO事件或者计量电路检测电压和电流输入的有效值超出阈值的事件,则门控时钟域2的时钟,使芯片进入深休眠状态。在库存模式下,只有恢复供电或者发生IO事件才能使芯片离开库存状态,否则,芯片会一直处于深休眠状态,维持在极低功耗的状态。在库存模式下,Pswitching=VDD×fclk×ΣαiCLiΔVi中的fclk为0,Pswitching为0,从而Pshort也为0,芯片只剩下Pleakage。根据芯片的制造工艺,整个芯片的漏电流维持在几百纳安培。
当在步骤100中判断PWRUP不为0时,计量电路检测电压输入信号的有效值是否小于某个阈值,即步骤106。
如是,则进入降频工作模式,即步骤108。其中降频工作模式时,因PWRUP=1,根据芯片时钟状态的描述,时钟域1和时钟域2都不能被门控。为了降低功耗,时钟域1使用32768xN(N<100,N的典型值为25)Hz时钟,时钟域2使用降频时钟。并且在CPU处理任务的空闲时刻,时钟域1进入挂起状态,直到有其他应该处理的任务的时候(例如中断或者定时达到预设阈值),时钟域1才退出挂起状态。即在降频模式下,时钟域1和时钟域2降低了工作频率,时钟域2中的电路正常工作,正常计量电量。时钟域1中的电路间歇性的对外界事件做出响应。此适用于发生窃电行为且电压输入信号为0的时候,电能表里面的电流互感器能够产生感应电压,并为芯片供电。由于电流互感器产生的功率有限,不足以支持芯片的正常功耗,所以要求此时芯片能够工作,但是可以降低计量精度以及处理任务的能力。在降频工作模式下,Pswitching=VDD×fclk×ΣαiCLiΔVi中的fclk降为正常状态下的1/4,且时钟域1中的大部分ai在挂起状态下为0,只有与时钟相关的电路的ai不等于0,从而时钟域1中的大部分电路的Pswitching为0,从而相关的Pshort也为0。芯片只剩下Pleakage、降低为正常状态下1/4的时钟域2的Pswithcing,以及时钟域1中的前述的相关功耗。
如否,则进入正常工作模式,即步骤107,在正常工作模式下,时钟域1使用3.2768MHz时钟(即N=100),时钟域2使用819200Hz时钟,所有的电路均处于正常翻转状态,即Pswitching中的f,ai,delta vi均为正常值,时钟电路的功耗也处于正常状态。
从以上的描述中可以看出,在休眠状态下f为0,Pswitching=0,且时钟电路功耗也为0,而在挂起状态下,ai为0,Pswitching=0,仅存在时钟电路功耗;在降频模式下,功耗会根据降频倍数成倍降低,从而可以有效在降低该电能计量芯片的功耗。
可以理解的是,对本领域普通技术人员来说,可以根据本发明的技术方案及其发明构思加以等同替换或改变,而所有这些改变或替换都应属于本发明所附的权利要求的保护范围。

Claims (9)

1.一种电能计量芯片降低功耗的方法,该电能计量芯片设有两个时钟域,其中该电能计量芯片的CPU位于时钟域一,并且该电能计量芯片还包括计量电路,计量电路包括功率有效值计算电路与能量累加电路,该二电路均位于时钟域二,时钟域一选择使用低频时钟与高频时钟,并可停止动作并维持恒定电平,时钟域二选择使用低频时钟、降频时钟及高频时钟,并可停止动作维持恒定电平,并且该电能计量芯片可选择通过电池或电力线供电,该方法包括如下步骤:
电能计量芯片判断是通过电池还是电力线供电;
如果该电能计量芯片通过电池供电,则计量电路检测电压输入信号的有效值是否小于一设定阈值,同时电流输入信号的有效值是否大于一设定阈值;如是,则令时钟域一使用高频时钟,时钟域二使用高频时钟,计量电路计算电流输入的电流有效值,并把得到的电流有效值设定为能量累加电路的固定输入,并通过寄存器设定使功率有效值计算电路中的所有触发器输入不发生变化,之后令时钟域一停止动作维持恒定电平;如否,则令时钟域一和时钟域二停止动作维持恒定电平;
如果该电能计量芯片是通过电力线供电,则计量电路检测电压输入信号的有效值是否小于某个阈值,如是则时钟域一使用32768xN Hz时钟,其中N<100,而时钟域二使用降频时钟;如否,则进入正常工作模式,时钟域一与二均使用高频时钟。
2.如权利要求1所述的电能计量芯片降低功耗的方法,其特征在于:时钟域一与时钟域二停止动作维持恒定电平之后,芯片持续判断是否有恢复供电复位或者IO休眠唤醒复位发生,如有则返回判断该电能计量芯片是通过电池还是电力线供电,如否则时钟域一与时钟域二保持停止动作并维持恒定电平。
3.如权利要求1所述的电能计量芯片降低功耗的方法,其特征在于:在时钟域一使用高频时钟,时钟域二使用高频时钟,计量电路计算电流输入的电流有效值,并把得到的电流有效值设定为能量累加电路的固定输入,并通过寄存器设定使功率有效值计算电路中的所有触发器输入不发生变化,之后令时钟域一停止动作维持恒定电平后,系统持续判断是否有恢复供电复位或者IO休眠唤醒复位或者定时休眠唤醒复位发生,如有则返回判断该电能计量芯片是通过电池还是电力线供电,如否则重复上述过程。
4.如权利要求1所述的电能计量芯片降低功耗的方法,其特征在于:该芯片使用一个输入引脚来判断当前的供电状态,定义PWRUP信号标志为从这个输入引脚得到的供电状态,PWRUP=0表示芯片由电池供电,PWRUP=1表示芯片由电力线供电。
5.如权利要求1所述的电能计量芯片降低功耗的方法,其特征在于:时钟域一的低频时钟为32768Hz、高频时钟为32768xN,其中N为PLL倍频系数,时钟域二的低频时钟为32768Hz、降频时钟为204800Hz、高频时钟为819200Hz。
6.如权利要求5所述的电能计量芯片降低功耗的方法,其特征在于:时钟域一的高频时钟的典型值为32768x100。
7.如权利要求1所述的电能计量芯片降低功耗的方法,其特征在于:如果该电能计量芯片是通过电力线供电,且计量电路检测电压输入信号的有效值小于某个阈值,则时钟域一使用32768x25Hz时钟。
8.如权利要求1所述的电能计量芯片降低功耗的方法,其特征在于:如果该电能计量芯片是通过电力线供电,且计量电路检测电压输入信号的有效值小于某个阈值,在CPU处理任务的空闲时刻,时钟域一的所有触发器的输入都不再发生变化,直到有其他任务时,时钟域一才退出上述状态。
9.如权利要求1所述的电能计量芯片降低功耗的方法,其特征在于:芯片进入正常工作模式时,时钟域一使用3.2768MHz时钟。
CN201110144930.0A 2011-05-31 2011-05-31 电能计量芯片降低功耗的方法 Active CN102654532B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201110144930.0A CN102654532B (zh) 2011-05-31 2011-05-31 电能计量芯片降低功耗的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110144930.0A CN102654532B (zh) 2011-05-31 2011-05-31 电能计量芯片降低功耗的方法

Publications (2)

Publication Number Publication Date
CN102654532A CN102654532A (zh) 2012-09-05
CN102654532B true CN102654532B (zh) 2014-09-03

Family

ID=46730187

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110144930.0A Active CN102654532B (zh) 2011-05-31 2011-05-31 电能计量芯片降低功耗的方法

Country Status (1)

Country Link
CN (1) CN102654532B (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103424613B (zh) * 2012-12-04 2015-11-25 万高(杭州)科技有限公司 防窃电电能计量装置及进行电量计量的方法
CN103279044B (zh) * 2013-05-11 2017-06-09 兰如根 待机节电控制器
CN104914303A (zh) * 2014-03-14 2015-09-16 钜泉光电科技(上海)股份有限公司 电能计量方法
KR102618563B1 (ko) * 2016-07-01 2023-12-27 삼성전자주식회사 집적 회로 장치와 이를 포함하는 전자 장치
CN106354554A (zh) * 2016-08-17 2017-01-25 深圳市紫光同创电子有限公司 一种fpga单元及fpga唤醒方法
CN106383573B (zh) * 2016-11-09 2023-04-28 杭州电子科技大学 一种低功耗自返式释放器电路
SE1750548A1 (en) * 2017-05-05 2018-11-06 Fingerprint Cards Ab Field-powered biometric device, and method of controlling a field-powered biometric device
CN109270341B (zh) * 2017-07-18 2021-03-05 上海贝岭股份有限公司 用于电能计量表的数字信号处理装置及电能计量表
CN107608499B (zh) * 2017-10-10 2024-04-12 深圳市航顺芯片技术研发有限公司 一种降低芯片功耗的方法及其系统
CN108762468B (zh) * 2018-05-17 2021-01-29 深圳友讯达科技股份有限公司 低功耗控制方法及装置
CN109444497A (zh) * 2018-11-07 2019-03-08 杭州万高科技股份有限公司 一种防窃电的单相电能表
CN109215697B (zh) * 2018-11-14 2021-02-05 苏州浪潮智能科技有限公司 用于bbu电池电能计量的控制方法、装置及设备
CN111638399B (zh) * 2020-06-11 2022-11-08 杭州明特科技有限公司 一种不带pt的电能表计量方法
CN112229442B (zh) * 2020-09-10 2023-06-09 青岛海尔科技有限公司 用于数据监测的方法及装置、传感系统
CN114236230B (zh) * 2021-12-13 2023-10-24 广西电网有限责任公司电力科学研究院 一种电能质量芯片多电压域功耗优化与稳定供电设计方法
CN114924634B (zh) * 2022-06-17 2024-02-27 广州万协通信息技术有限公司 一种cpu休眠唤醒系统及方法
CN116707121B (zh) * 2023-08-10 2023-11-14 青岛鼎信通讯股份有限公司 一种电能表时钟看护方法、装置及介质

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6011383A (en) * 1998-07-21 2000-01-04 International Business Machines Corporation Low powering apparatus for automatic reduction of power in active and standby modes
CN1980062A (zh) * 2005-12-09 2007-06-13 中兴通讯股份有限公司 一种降低fpga芯片功耗的电路和方法
CN201035720Y (zh) * 2007-05-29 2008-03-12 上海唐锐信息技术有限公司 一种无线远程双向实时抄表系统
CN101369452A (zh) * 2008-09-16 2009-02-18 北京中星微电子有限公司 一种降低sram功耗的电路和方法
CN201637781U (zh) * 2010-01-29 2010-11-17 武汉盛帆电子股份有限公司 单相低功耗智能载波电能表
CN101907655A (zh) * 2010-07-07 2010-12-08 江苏斯菲尔电气股份有限公司 一种多电源供电系统用电能计量仪表

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6011383A (en) * 1998-07-21 2000-01-04 International Business Machines Corporation Low powering apparatus for automatic reduction of power in active and standby modes
CN1980062A (zh) * 2005-12-09 2007-06-13 中兴通讯股份有限公司 一种降低fpga芯片功耗的电路和方法
CN201035720Y (zh) * 2007-05-29 2008-03-12 上海唐锐信息技术有限公司 一种无线远程双向实时抄表系统
CN101369452A (zh) * 2008-09-16 2009-02-18 北京中星微电子有限公司 一种降低sram功耗的电路和方法
CN201637781U (zh) * 2010-01-29 2010-11-17 武汉盛帆电子股份有限公司 单相低功耗智能载波电能表
CN101907655A (zh) * 2010-07-07 2010-12-08 江苏斯菲尔电气股份有限公司 一种多电源供电系统用电能计量仪表

Also Published As

Publication number Publication date
CN102654532A (zh) 2012-09-05

Similar Documents

Publication Publication Date Title
CN102654532B (zh) 电能计量芯片降低功耗的方法
Kim et al. 27.8 A static contention-free single-phase-clocked 24T flip-flop in 45nm for low-power applications
CN102354259B (zh) 唤醒复位电路
CN100559326C (zh) 低电压检测系统
KR101962606B1 (ko) 전력의 게이트 제어를 통한 집적 회로
Kim et al. SLC: Split-control level converter for dense and stable wide-range voltage conversion
Silva et al. Power‐Management Techniques for Wireless Sensor Networks and Similar Low‐Power Communication Devices Based on Nonrechargeable Batteries
US8816741B2 (en) State retention power gated cell
CN106293004B (zh) 一种新型的提高系统稳定性的芯片系统及方法
EP3215907A1 (en) Integrated system with independent power domains and split power rails for logic and memory
CN101606319A (zh) 半导体集成电路器件和电源电压控制系统
CN104484029A (zh) 电子装置及其省电管理方法
CN109470911B (zh) 低功耗电压检测电路
Henry et al. NEMS-based functional unit power-gating: Design, analysis, and optimization
CN100356684C (zh) 用于监控电源的集成电路装置
CN102495576B (zh) 一种超低功耗电路控制系统及方法
Dokic A review on energy efficient CMOS digital logic
CN108551205B (zh) 一种超低功耗工业物联网网关的省电方法、网关和网关系统
CN206058183U (zh) 微控制器
CN113054966B (zh) 低功耗状态控制电路
Li et al. An 85 nW IoT node-controlling SoC for MELs power-mode management and phantom energy reduction
Savanth et al. A 50nW voltage monitor scheme for minimum energy sensor systems
Lee et al. NBTI-aware power gating design
Khan et al. Clock Gated Single-Edge-Triggered Flip-Flop Design with Improved Power for Low Data Activity Applications
Gupta et al. A robust level-shifter design for adaptive voltage scaling

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: WANGAO (HANGZHOU) TECHNOLOGY CO., LTD.

Free format text: FORMER OWNER: HANGZHOU VANGO SCIENCE + TECHNOLOGY CO., LTD.

Effective date: 20140805

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20140805

Address after: 310051 Binjiang District, Hangzhou, No. six and road, a building (North), building B4004, room, four

Applicant after: Wangao (Hangzhou) Technology Co., Ltd.

Address before: Hangzhou City, Zhejiang province 310051 Binjiang District Dangfeng Road No. 788 sea floor of Building 9

Applicant before: Hangzhou Vango Science & Technology Co., Ltd.

C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee
CP01 Change in the name or title of a patent holder

Address after: 310051 Binjiang District, Hangzhou, No. six and road, a building (North), building B4004, room, four

Patentee after: Hangzhou hi tech Limited by Share Ltd

Address before: 310051 Binjiang District, Hangzhou, No. six and road, a building (North), building B4004, room, four

Patentee before: Wangao (Hangzhou) Technology Co.Ltd