CN102609583B - 芯片寄存器信息管理方法 - Google Patents

芯片寄存器信息管理方法 Download PDF

Info

Publication number
CN102609583B
CN102609583B CN 201210028319 CN201210028319A CN102609583B CN 102609583 B CN102609583 B CN 102609583B CN 201210028319 CN201210028319 CN 201210028319 CN 201210028319 A CN201210028319 A CN 201210028319A CN 102609583 B CN102609583 B CN 102609583B
Authority
CN
China
Prior art keywords
register
kernel
chip
relevant
section
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN 201210028319
Other languages
English (en)
Other versions
CN102609583A (zh
Inventor
陈祖尚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rockchip Electronics Co Ltd
Original Assignee
Fuzhou Rockchip Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuzhou Rockchip Electronics Co Ltd filed Critical Fuzhou Rockchip Electronics Co Ltd
Priority to CN 201210028319 priority Critical patent/CN102609583B/zh
Publication of CN102609583A publication Critical patent/CN102609583A/zh
Application granted granted Critical
Publication of CN102609583B publication Critical patent/CN102609583B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

本发明提供一种芯片寄存器信息管理方法,1、根据构成SOC的不同IP核,输入各IP核相关的寄存器信息,形成各IP属性文件;2、根据SOC构架,获取各IP核在SOC构架中的对应基地址值,并将各IP属性文件中的IP核基地址进行修改;并形成芯片属性文件;3、按SOC构架设计的集成验证阶段所需要的各IP核相关的寄存器信息形成对应的一寄存器文件;4、按SOC构架设计过程的系统验证阶段所需要的各IP核相关的寄存器信息形成对应的一头文件;5、按SOC构架设计过程的芯片手册说明阶段所需要的各IP核相关的寄存器信息形成对应的一表格文件。本发明减轻了技术人员多次手工重复输入寄存器各种信息的繁杂工作,提高了工作效率。

Description

芯片寄存器信息管理方法
【技术领域】
本发明涉及SOC的设计领域,尤其涉及一种芯片寄存器信息管理方法。
【背景技术】
SOC是一种芯片设计方法,其称为片上系统即把微处理器、存储器、高密度逻辑电路、模拟和混合电路,以及其他电路集成到一个芯片上,构成一个具有信号采集、转换、存储和I/O处理功能的系统。SOC不是以功能电路为基础的分布式系统的综合技术,而是以功能IP核为基础的系统模块和电路综合的技术。IP核构建是SOC最重要的特征,嵌入式系统是SOC的基本结构。IP核是指已经设计好的并经过实际验证的具有特定功能的性能优化的一些电路功能模块。一般包含三层次的含义:首先,IP核是设计好的功能模块,购买一个IP核所得到的只是一些设计数据;其次,为了确保IP核的性能可靠,要求IP核必需经过实际验证;最后,IP核必需经过性能优化。
在SOC设计领域中,是通过构成SOC的不同电路功能模块来设计的,即SOC片上系统由不同电路功能模块构成,其中不同电路功能模块都要一些相应的寄存器(即IP核相关的寄存器);SOC技术的时候都要配置IP核相关的寄存器信息。众多IP核相关的寄存器信息,包括IP核名称、IP核基地址、IP核摘要、IP核用途描述;寄存器名称、寄存器摘要、寄存器用途描述、寄存器所占用空间大小、寄存器偏移地址;寄存器各位段名、寄存器各位段的起止范围、寄存器各位段读写属性、寄存器各位段复位值、寄存器各位段摘要和寄存器各位段用途描述等,在SOC设计过程中,从集成验证、系统验证,再到最后的芯片手册说明,都需要这些寄存器信息的部分或全部。并且,这些IP核相关的寄存器信息,除IP核基地址外,都可以将这些IP核的寄存器信息在不同SOC设计中重复使用。
现有的情况是,IP核相关的寄存器信息都没有很好的组织起来,在SOC设计的不同阶段,都要配置IP核相关的寄存器的信息,即都要重新手动输入寄存器的信息,费时又费力,也很容易出错。并且在不同的SOC设计中,即使使用了构成SOC的相同电路功能模块,IP核相关的寄存器信息也难以有效地复用。
【发明内容】
本发明要解决的技术问题,在于提供一种芯片寄存器信息管理方法,减轻了技术人员多次手工重复输入寄存器各种信息的繁杂工作,提高了工作效率。
本发明是这样实现的:一种芯片寄存器信息管理方法,包括如下步骤:
步骤10、根据构成SOC的不同IP核,输入各IP核相关的寄存器信息,所述寄存器信息包括:IP核名称、IP核基地址、IP核摘要、IP核用途描述;寄存器名称、寄存器摘要、寄存器用途描述、寄存器所占用空间大小、寄存器偏移地址;寄存器各位段名、寄存器各位段的起止范围、寄存器各位段读写属性、寄存器各位段复位值、寄存器各位段摘要和寄存器各位段用途描述;将各IP核相关的寄存器信息按链表形式整合起来保存成各IP属性文件;
步骤20、根据SOC构架,添加所述SOC构架所需的IP核对应的IP属性文件,获取各IP核在SOC构架中的对应基地址值,并将对应的各IP属性文件中的IP核基地址根据获取的基地址值进行修改;将修改后的各IP属性文件通过链表形式组织整合起来保存形成芯片属性文件;
步骤30、通过芯片属性文件,按SOC构架设计过程的集成验证阶段所需要的各IP核相关的寄存器信息,将所需要的各IP核相关的寄存器信息形成对应的一寄存器文件,一个IP核对应一个寄存器文件,供集成验证使用;所述的寄存器文件包括:寄存器名称、寄存器地址、寄存器各位段名、寄存器各位段的起止范围、寄存器各位段的读写属性、寄存器各位段的复位值和寄存器各位段的用途描述;所述寄存器地址=IP核基地址+寄存器偏移地址;
步骤40、通过芯片属性文件,按SOC构架设计过程的系统验证阶段所需要的各IP核相关的寄存器信息,将所需要的各IP核相关的寄存器信息形成一头文件,供系统验证使用;所述的头文件包括:注释和各IP核的基地址的宏定义和IP核内各寄存器的偏移地址的宏定义;所述注释包括各IP核名称的注释、各IP核摘要的注释;
步骤50、通过芯片属性文件,按SOC构架设计过程的编写芯片手册说明阶段所需要的各IP核相关的寄存器信息,将所需要的各IP核相关的寄存器信息形成一表格文件,供编写芯片手册说明时使用;所述的表格文件包括芯片的各IP核概要的表格、各IP核相关的寄存器概要表格和寄存器详细说明表格三个部分;所述各IP核概要表格包括IP核名称、IP核基地址和IP核摘要;所述各IP核相关的寄存器概要表格包括IP核内对应的各寄存器名称、各寄存器的偏移地址、各寄存器所占用空间大小、各寄存器的复位值和各寄存器的摘要;所述寄存器详细说明表格包括寄存器名称、寄存器偏移地址,寄存器的摘要和寄存器各位段的起止范围、寄存器各位段读写属性、寄存器各位段的复位值和寄存器各位段的用途描述;所述表格文件在编写芯片手册说明时,直接复制使用。
进一步地,打开所述IP属性文件时,寄存器信息以树状结构呈现,对寄存器信息能做增加、修改、删除的操作,以便在对应IP核升级后,做IP核相关的寄存器信息的更新。
进一步地,打开所述芯片属性文件,各IP核相关的寄存器信息以树状结构呈现,通过展开树状结构,查看各组成IP核的寄存器信息。
本发明具有如下优点:本发明根据构成SOC的不同IP核,输入各IP核相关的寄存器信息,将各IP核相关的寄存器信息按链表形式整合起来保存成各IP属性文件;在SOC构架设计过程的集成验证、系统验证以及芯片手册说明这些阶段分别对应生成寄存器文件、头文件以及表格文件,这些文件在SOC构架设计过程能重复利用;各IP属性文件很好地实现了模块化,可在新的SOC设计时直接使用。有效地实现了各IP核相关的寄存器信息在SOC整个设计环节中的多次利用,及在其它SOC设计中的再利用,大大减轻了技术人员多次手工重复输入寄存器各种信息的繁杂工作,提高了工作效率。
【附图说明】
图1为本发明方法流程示意图。
图2为本发明的原理框图。
【具体实施方式】
请参阅图1和图2所示,本发明的一种芯片寄存器信息管理方法,包括如下步骤:
步骤10、根据构成SOC的不同IP核,输入各IP核相关的寄存器信息,所述寄存器信息包括:IP核名称、IP核基地址、IP核摘要、IP核用途描述;寄存器名称、寄存器摘要、寄存器用途描述、寄存器所占用空间大小、寄存器偏移地址;寄存器各位段名、寄存器各位段的起止范围、寄存器各位段读写属性、寄存器各位段复位值、寄存器各位段摘要和寄存器各位段用途描述;将各IP核相关的寄存器信息按链表形式整合起来保存成各IP属性文件;
步骤20、根据SOC构架,添加所述SOC构架所需的IP核对应的IP属性文件,获取各IP核在SOC构架中的对应基地址值,并将对应的各IP属性文件中的IP核基地址根据获取的基地址值进行修改;将修改后的各IP属性文件通过链表形式组织整合起来保存形成芯片属性文件;
步骤30、通过芯片属性文件,按SOC构架设计过程的集成验证阶段所需要的各IP核相关的寄存器信息,将所需要的各IP核相关的寄存器信息形成对应的一寄存器文件(即集成验证阶段需要的寄存器的信息为:寄存器名称、寄存器地址、寄存器各位段名、寄存器各位段的起止范围、寄存器各位段的读写属性、寄存器各位段的复位值和寄存器各位段的用途描述,将这些信息提取出来形成寄存器文件),一个IP核对应一个寄存器文件,供集成验证使用;所述的寄存器文件包括:寄存器名称、寄存器地址、寄存器各位段名、寄存器各位段的起止范围、寄存器各位段的读写属性、寄存器各位段的复位值和寄存器各位段的用途描述;所述寄存器地址=IP核基地址+寄存器偏移地址;
步骤40、通过芯片属性文件,按SOC构架设计过程的系统验证阶段所需要的各IP核相关的寄存器信息,将所需要的各IP核相关的寄存器信息形成一头文件,供系统验证使用;所述的头文件包括:注释和各IP核的基地址的宏定义和IP核内各寄存器的偏移地址的宏定义;所述注释包括各IP核名称的注释、各IP核摘要的注释;
步骤50、通过芯片属性文件,按SOC构架设计过程的编写芯片手册说明阶段所需要的各IP核相关的寄存器信息,将所需要的各IP核相关的寄存器信息形成一表格文件,供编写芯片手册说明时使用;所述的表格文件包括芯片的各IP核概要的表格、各IP核相关的寄存器概要表格和寄存器详细说明表格三个部分;所述各IP核概要表格包括IP核名称、IP核基地址和IP核摘要;所述各IP核相关的寄存器概要表格包括IP核内对应的各寄存器名称、各寄存器的偏移地址、各寄存器所占用空间大小、各寄存器的复位值和各寄存器的摘要;所述寄存器详细说明表格包括寄存器名称、寄存器偏移地址,寄存器的摘要和寄存器各位段的起止范围、寄存器各位段读写属性、寄存器各位段的复位值和寄存器各位段的用途描述;所述表格文件在编写芯片手册说明时,直接复制使用。
其中,打开所述IP属性文件时,寄存器信息以树状结构呈现,对寄存器信息能做增加、修改、删除的操作,以便在对应IP核升级后,做IP核相关的寄存器信息的更新。打开所述芯片属性文件,各IP核相关的寄存器信息以树状结构呈现,通过展开树状结构,查看各组成IP核的寄存器信息。
本发明根据构成SOC的不同IP核,输入各IP核相关的寄存器信息,将各IP核相关的寄存器信息按链表形式整合起来保存成各IP属性文件;在SOC构架设计过程的集成验证、系统验证以及芯片手册说明这些阶段分别对应生成寄存器文件、头文件以及表格文件,这些文件在SOC构架设计过程能重复利用;各IP属性文件很好地实现了模块化,可在新的SOC设计时直接使用。有效地实现了各IP核相关的寄存器信息在SOC整个设计环节中的多次利用,及在其它SOC设计中的再利用,大大减轻了技术人员多次手工重复输入寄存器各种信息的繁杂工作,提高了工作效率。
以上所述仅为本发明的较佳实施例,凡依本发明申请专利范围所做的均等变化与修饰,皆应属本发明的涵盖范围。

Claims (3)

1.一种芯片寄存器信息管理方法,其特征在于:包括如下步骤:
步骤10、根据构成SOC的不同IP核,输入各IP核相关的寄存器信息,所述寄存器信息包括:IP核名称、IP核基地址、IP核摘要、IP核用途描述;寄存器名称、寄存器摘要、寄存器用途描述、寄存器所占用空间大小、寄存器偏移地址;寄存器各位段名、寄存器各位段的起止范围、寄存器各位段读写属性、寄存器各位段复位值、寄存器各位段摘要和寄存器各位段用途描述;将各IP核相关的寄存器信息按链表形式整合起来保存成各IP属性文件;
步骤20、根据SOC构架,添加所述SOC构架所需的IP核对应的IP属性文件,获取各IP核在SOC构架中的对应基地址值,并将对应的各IP属性文件中的IP核基地址根据获取的基地址值进行修改;将修改后的各IP属性文件通过链表形式组织整合起来保存形成芯片属性文件;
步骤30、通过芯片属性文件,按SOC构架设计过程的集成验证阶段所需要的各IP核相关的寄存器信息,将所需要的各IP核相关的寄存器信息形成对应的一寄存器文件,一个IP核对应一个寄存器文件,供集成验证使用;所述的寄存器文件包括:寄存器名称、寄存器地址、寄存器各位段名、寄存器各位段的起止范围、寄存器各位段的读写属性、寄存器各位段的复位值和寄存器各位段的用途描述;所述寄存器地址=IP核基地址+寄存器偏移地址;
步骤40、通过芯片属性文件,按SOC构架设计过程的系统验证阶段所需要的各IP核相关的寄存器信息,将所需要的各IP核相关的寄存器信息形成一头文件,供系统验证使用;所述的头文件包括:注释和各IP核的基地址的宏定义和IP核内各寄存器的偏移地址的宏定义;所述注释包括各IP核名称的注释、各IP核摘要的注释;
步骤50、通过芯片属性文件,按SOC构架设计过程的编写芯片手册说明阶段所需要的各IP核相关的寄存器信息,将所需要的各IP核相关的寄存器信息形成一表格文件,供编写芯片手册说明时使用;所述的表格文件包括芯片的各IP核概要的表格、各IP核相关的寄存器概要表格和寄存器详细说明表格三个部分;所述各IP核概要表格包括IP核名称、IP核基地址和IP核摘要;所述各IP核相关的寄存器概要表格包括IP核内对应的各寄存器名称、各寄存器的偏移地址、各寄存器所占用空间大小、各寄存器的复位值和各寄存器的摘要;所述寄存器详细说明表格包括寄存器名称、寄存器偏移地址,寄存器的摘要、寄存器各位段的起止范围、寄存器各位段读写属性、寄存器各位段的复位值和寄存器各位段的用途描述;所述表格文件在编写芯片手册说明时,直接复制使用。
2.根据权利要求1所述的芯片寄存器信息管理方法,其特征在于:打开所述IP属性文件时,寄存器信息以树状结构呈现,对寄存器信息能做增加、修改、删除的操作,以便在对应IP核升级后,做IP核相关的寄存器信息的更新。
3.根据权利要求1所述的芯片寄存器信息管理方法,其特征在于:打开所述芯片属性文件,各IP核相关的寄存器信息以树状结构呈现,通过展开树状结构,查看各组成IP核的寄存器信息。
CN 201210028319 2012-02-08 2012-02-08 芯片寄存器信息管理方法 Active CN102609583B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201210028319 CN102609583B (zh) 2012-02-08 2012-02-08 芯片寄存器信息管理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201210028319 CN102609583B (zh) 2012-02-08 2012-02-08 芯片寄存器信息管理方法

Publications (2)

Publication Number Publication Date
CN102609583A CN102609583A (zh) 2012-07-25
CN102609583B true CN102609583B (zh) 2013-09-18

Family

ID=46526951

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201210028319 Active CN102609583B (zh) 2012-02-08 2012-02-08 芯片寄存器信息管理方法

Country Status (1)

Country Link
CN (1) CN102609583B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109976214A (zh) * 2019-03-18 2019-07-05 闽南师范大学 一种单片机程序设计辅助方法

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104932959A (zh) * 2014-03-19 2015-09-23 刘远峰 一种解析芯片寄存器运行状态的方法和系统
CN104698368B (zh) * 2015-04-01 2017-11-10 山东华芯半导体有限公司 一种实现芯片顶层测试用例重用的方法
CN106021037A (zh) * 2015-07-10 2016-10-12 北京中电华大电子设计有限责任公司 一种基于技术手册提取的芯片寄存器自动化仿真验证方法
CN107247577B (zh) * 2017-06-14 2020-11-17 湖南国科微电子股份有限公司 一种配置soc ip核的方法、装置及系统
CN110913274B (zh) * 2019-11-29 2021-08-27 四川长虹电器股份有限公司 一种电视机主芯片相关功能的兼容方法
CN112560372B (zh) * 2020-11-27 2022-10-21 山东云海国创云计算装备产业创新中心有限公司 一种芯片原型验证方法、装置、设备及介质
CN115016997B (zh) * 2022-08-08 2022-11-18 南京芯驰半导体科技有限公司 慢时钟域lockstep模块中寄存器的快速诊断系统及方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1595351A (zh) * 2004-06-25 2005-03-16 中国科学院计算技术研究所 一种基于mips指令集的处理器的多线程方法和装置
CN1609862A (zh) * 2004-11-19 2005-04-27 华南理工大学 基于pci总线的ip核仿真验证平台及其验证方法
CN101620585A (zh) * 2008-05-30 2010-01-06 英特尔公司 为片上系统(SoC)提供外围组件互连(PCI)兼容的事务级协议

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7315905B2 (en) * 2004-01-13 2008-01-01 Texas Instruments Incorporated Software controlled hard reset of mastering IPS
US20080126026A1 (en) * 2006-09-11 2008-05-29 Shuenn-Yuh Lee FFT/IFFT processor and intellectual property builder

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1595351A (zh) * 2004-06-25 2005-03-16 中国科学院计算技术研究所 一种基于mips指令集的处理器的多线程方法和装置
CN1609862A (zh) * 2004-11-19 2005-04-27 华南理工大学 基于pci总线的ip核仿真验证平台及其验证方法
CN101620585A (zh) * 2008-05-30 2010-01-06 英特尔公司 为片上系统(SoC)提供外围组件互连(PCI)兼容的事务级协议

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109976214A (zh) * 2019-03-18 2019-07-05 闽南师范大学 一种单片机程序设计辅助方法

Also Published As

Publication number Publication date
CN102609583A (zh) 2012-07-25

Similar Documents

Publication Publication Date Title
CN102609583B (zh) 芯片寄存器信息管理方法
CN102650995A (zh) 多维数据分析模型生成系统及方法
CN101464797A (zh) 基于统一建模语言活动图自动生成测试用例的方法及系统
CN105141441B (zh) 一种ip网络图形化配置的方法
CN108121530B (zh) 一种多学科复杂产品的概念设计分析方法
US20080244541A1 (en) Code translator and method of automatically translating modeling language code to hardware language code
CN108664635B (zh) 数据库统计信息的获取方法、装置、设备和存储介质
CN103914307A (zh) 一种基于可复用库的交互界面快速实现方法
CN101604241A (zh) 一种嵌入式系统的代码生成方法
CN103150440A (zh) 一种模块级电路网表仿真方法
CN110750946A (zh) 集成电路网表仿真加速方法及其系统
CN108829884A (zh) 数据映射方法及装置
CN102750407A (zh) 一种cad/cae数据自动处理与转换方法
CN103399848A (zh) 发动机试验数据标准化特定格式导入处理方法
CN103810018A (zh) 一种组件化、参数化仿真模型的设计方法
CN103336706B (zh) 将伪代码转换为编程语言的系统和方法
Jałowiecki et al. The methods of knowledge acquisition in the Product Lifecycle for a Generative Model's creation process
CN105574219A (zh) 非标准单元库逻辑单元自动布局布线的方法
CN106980518A (zh) 工艺设计文件批量检查的方法
US8176449B1 (en) Inference of hardware components from logic patterns
CN101771675B (zh) 一种对数据包进行特征匹配的方法及装置
CN103164230B (zh) 一种基于新特征模型的需求建模及模型转换方法
KR20100084269A (ko) 캐드 시스템과 제품 데이터 관리 시스템을 실시간으로 연계시키는 방법
CN102999323A (zh) 一种生成目标代码的方法、数据处理的方法及装置
CN106843825A (zh) 一种基于时态模型的软件配置管理方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee
CP01 Change in the name or title of a patent holder

Address after: 350000 Fuzhou Gulou District, Fujian, software Avenue, building 89, No. 18

Patentee after: FUZHOU ROCKCHIP ELECTRONICS CO., LTD.

Address before: 350000 Fuzhou Gulou District, Fujian, software Avenue, building 89, No. 18

Patentee before: Fuzhou Rockchip Semiconductor Co., Ltd.

CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 350000 building, No. 89, software Avenue, Gulou District, Fujian, Fuzhou 18, China

Patentee after: Ruixin Microelectronics Co., Ltd

Address before: 350000 building, No. 89, software Avenue, Gulou District, Fujian, Fuzhou 18, China

Patentee before: Fuzhou Rockchips Electronics Co.,Ltd.