CN102445916B - 一种可编程控制器、时钟频率控制的方法及系统 - Google Patents
一种可编程控制器、时钟频率控制的方法及系统 Download PDFInfo
- Publication number
- CN102445916B CN102445916B CN201110278692.2A CN201110278692A CN102445916B CN 102445916 B CN102445916 B CN 102445916B CN 201110278692 A CN201110278692 A CN 201110278692A CN 102445916 B CN102445916 B CN 102445916B
- Authority
- CN
- China
- Prior art keywords
- clock
- frequency
- signal
- instruction
- source signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Programmable Controllers (AREA)
Abstract
本发明公开了一种可编程控制器、时钟频率控制的方法及系统,当外部时钟源信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率不同时,可编程控制器对外部时钟源信号进行变频处理,得到处理后的时钟信号,并向时钟需求芯片发送处理后的时钟信号,处理后的时钟信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率相同,从而实现在外部时钟源信号的时钟频率单一,且与时钟需求芯片所需时钟信号的时钟频率不同的情况下,向时钟需求芯片提供满足其时钟频率要求的所需时钟信号。
Description
技术领域
本发明涉及通信技术领域,尤其涉及一种可编程控制器、时钟频率控制的方法及系统。
背景技术
目前,在整机中的很多时钟需求芯片需要由外部时钟源输入相应的时钟信号来启动芯片工作,一般外部时钟源是直接固定在整机中,在启动时钟需求芯片工作时,由于硬件上固定的外部时钟源只能提供单一的时钟频率,因此,时钟需求芯片接收到来自外部时钟源信号的时钟频率也是固定值,当时钟需求芯片想要提升时钟频率进而提升自身的功能和性能时,这种设计就无法满足时钟需求芯片对时钟频率的需求。并且在实际使用中,单一的外部时钟源也无法灵活方便的使用,不能满足时钟需求芯片对于不同时钟频率需求。因此,迫切的需求一种能够在外部时钟源信号的时钟频率单一的情况下,能够向时钟需求芯片提供满足其时钟频率要求的所需时钟信号,以满足不同需求的方法。
发明内容
本发明实施例提供了一种可编程控制器、时钟频率控制的方法及系统,用以实现在外部时钟源信号的时钟频率单一,且与时钟需求芯片所需时钟信号的时钟频率不同的情况下,能够向时钟需求芯片提供满足其时钟频率要求的所需时钟信号。
本发明实施例提供的一种可编程控制器,包括:时钟调整模块和时钟变频模块,其中:
所述时钟调整模块,用于当外部时钟源信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率不同时,向所述时钟变频模块发送变频指令;
所述时钟变频模块,用于根据接收的所述变频指令,对所述外部时钟源信号进行变频处理,得到处理后的时钟信号,并向所述时钟需求芯片发送所述处理后的时钟信号,所述处理后的时钟信号的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率相同。
本发明实施例提供的一种时钟频率控制的系统,包括:外部时钟源、可编程控制器和时钟需求芯片,其中:
所述外部时钟源,用于向所述可编程控制器发送外部时钟源信号;
所述可编程控制器,用于当所述外部时钟源信号的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率不同时,对所述外部时钟源信号进行变频处理,得到处理后的时钟信号,并向所述时钟需求芯片发送所述处理后的时钟信号,所述处理后的时钟信号的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率相同;
所述时钟需求芯片,用于接收所述可编程控制器发送的所述处理后的时钟信号。
本发明实施例提供的一种时钟频率控制的方法,包括:
可编程控制器当外部时钟源信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率不同时,对所述外部时钟源信号进行变频处理,得到处理后的时钟信号;并
向所述时钟需求芯片发送所述处理后的时钟信号,所述处理后的时钟信号的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率相同。
本发明实施例的有益效果包括:
本发明实施例提供的可编程控制器、时钟频率控制的方法及系统,当外部时钟源信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率不同时,可编程控制器对外部时钟源信号进行变频处理,得到处理后的时钟信号,并向时钟需求芯片发送处理后的时钟信号,处理后的时钟信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率相同,从而实现在外部时钟源信号的时钟频率单一,且与时钟需求芯片所需时钟信号的时钟频率不同的情况下,向时钟需求芯片提供满足其时钟频率要求的所需时钟信号。
附图说明
图1为本发明实施例提供的可编程控制器的结构示意图;
图2为本发明实施例提供的可编程控制器实例一的流程图;
图3为本发明实施例提供的可编程控制器实例二的流程图;
图4为本发明实施例提供的时钟频率控制系统的结构示意图;
图5为本发明实施例提供的时钟频率控制系统实例一的流程图;
图6为本发明实施例提供的时钟频率控制系统实例二的流程图;
图7为本发明实施例提供的时钟频率控制系统实例二的另一流程图;
图8为本发明实施例提供的时钟频率控制系统实例三的流程图。
具体实施方式
下面结合附图,对本发明实施例提供的可编程控制器、时钟频率控制的方法及系统的具体实施方式进行详细地说明。
本发明实施例提供的可编程控制器,如图1所示,具体包括以下模块:时钟调整模块101和时钟变频模块102,其中:
时钟调整模块101,用于当外部时钟源信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率不同时,向时钟变频模块102发送变频指令;
时钟变频模块102,用于根据接收的变频指令,对外部时钟源信号进行变频处理,得到处理后的时钟信号,并向时钟需求芯片发送处理后的时钟信号,该处理后的时钟信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率相同。
具体地,上述时钟变频模块102,如图1所示,可以包括以下模块:指令识别子模块1021、升频子模块1022和降频子模块1023,其中:
指令识别子模块1021,用于接收变频指令,在判断变频指令为升频指令时,向升频子模块1022发送升频指令,在判断变频指令为降频指令时,向降频子模1023块发送降频指令;
升频子模块1022,用于根据接收的升频指令,对外部时钟源信号进行升频处理,得到升频处理后的时钟信号,并向时钟需求芯片发送升频处理后的时钟信号,升频处理后的时钟频率与时钟需求芯片所需时钟信号的时钟频率相同;
降频子模块1023,用于根据接收的所述降频指令,对所述外部时钟源信号进行降频处理,得到降频处理后的时钟信号,并向所述时钟需求芯片发送所述降频处理后的时钟信号,所述降频处理后的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率相同。
其中,指令识别子模块1021可以包括变频指令寄存器reg_frequencyconversion[n],n为自然数。具体地,reg_frequency conversion[1]可以表示需要对外部时钟源信号进行升频处理;reg_frequency conversion[0]可以表示需要对外部时钟源信号进行降频处理。
升频子模块1022可以包括时钟频率升频操作寄存器reg_Upconvert[1:n],降频子模块1023可以包括时钟频率降频操作寄存器reg_Decimation[1:n],其中n为自然数,表征对外部时钟源信号的时钟频率进行升频和降频的倍数。例如:当reg_Upconvert[1:n]中的n设置为5时,表征在外部时钟源信号的时钟频率的基础上升频5倍,之后,发送给时钟需求芯片;当reg_Decimation[1:n]中的n设置为5时,表征在外部时钟源信号的时钟频率的基础上降频1/5倍,之后,发送给时钟需求芯片。
对应于多个时钟需求芯片的情况,升频子模块1022和降频子模块1023中寄存器的个数可以设置成多个。
具体地,上述可编程控制器如图1所示,还可以包括:外部时钟源信号检测模块103,用于读取并存储外部时钟源信号后,将外部时钟源信号发送给时钟调整模块101和时钟变频模块102。
具体地,上述可编程控制器如图1所示,还可以包括:开关模块104,用于接收时钟调整模块101发送的开启指令后,向时钟需求芯片发送外部时钟源信号。
下面通过两个具体实例来说明本发明实施例提供的可编程控制器的执行过程。
实例一:可编程控制器的执行过程,如图2所示,可以包括以下步骤:
S101、时钟调整模块101接收CPU或时钟需求芯片发送的判断指令,该判断指令中携带有时钟需求芯片所需时钟信号的时钟频率;
S102、时钟调整模块101从外部时钟源信号检测模块103处获取外部时钟源信号,并判断接收到的外部时钟源信号的时钟频率是否为时钟需求芯片所需时钟信号的时钟频率,如果是,执行步骤S103,如果否,执行步骤S105;
S103、时钟调整模块101向开关模块发送开启指令;
S104、开关模块104开启后,时钟调整模块101将接收到的外部时钟源信号发送给时钟需求芯片;
S105、时钟调整模块101向时钟变频模块102中的指令识别子模块1021发送变频指令,具体地,当外部时钟源信号的时钟频率小于时钟需求芯片所需时钟信号的时钟频率时,发送升频指令,否则,发送降频指令;
S106、指令识别子模块1021在判断接收到的变频指令为升频指令时,执行步骤S107,判断接收到的变频指令为降频指令时,执行步骤S108;
S107、指令识别子模块1021向升频子模块1022发送升频指令;
S108、指令识别子模块1021向降频子模块1023发送降频指令;
S109、升频子模块1022根据接收到的升频指令,对从外部时钟源信号检测模块103获取到的外部时钟源信号进行升频处理,得到升频处理后的时钟信号,该升频处理后的时钟信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率相同,之后,向时钟需求芯片发送升频处理后的时钟信号;
S110、降频子模块1023根据接收到的降频指令,对从外部时钟源信号检测模块103获取到的外部时钟源信号进行降频处理,得到降频处理后的时钟信号,该降频处理后的时钟信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率相同,之后,向时钟需求芯片发送降频处理后的时钟信号。
实例二:可编程控制器的执行流程,如图3所示,可以包括以下步骤:
S201、时钟调整模块101接收CPU或时钟需求芯片发送的调整指令,该调整指令中携带有将外部时钟源信号调整为时钟需求芯片所需时钟信号的频率调整方式信息;
S202、时钟调整模块101根据调整指令中携带的频率调整方式信息,向时钟变频模块102中的指令识别子模块1021发送变频指令;
具体的,当频率调整方式信息表征的调整方式为进行升频调整时,发送升频指令,当频率调整方式信息表征的调整方式为进行降频调整时,发送降频指令;
S203、指令识别子模块1021在判断接收到的变频指令为升频指令时,执行步骤S204,判断接收到的变频指令为降频指令时,执行步骤S205;
S204、指令识别子模块1021向升频子模块1022发送升频指令;
S205、指令识别子模块1021向降频子模块1023发送降频指令;
S206、升频子模块1022根据接收到的升频指令,对从外部时钟源信号检测模块103获取到的外部时钟源信号进行升频处理,得到升频处理后的时钟信号,该升频处理后的时钟信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率相同,之后,向时钟需求芯片发送升频处理后的时钟信号;
S207、降频子模块1023根据接收到的降频指令,对从外部时钟源信号检测模块103获取到的外部时钟源信号进行降频处理,得到降频处理后的时钟信号,该降频处理后的时钟信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率相同,之后,向时钟需求芯片发送降频处理后的时钟信号。
在上述实例一和实例二中,较佳地,在可编程控制器中的时钟调整模块101内可以设定预设调整状态,在对外部时钟源信号的调整过程中当前的调整状态满足预设调整状态时,向CPU反馈预设调整状态的状态信息。例如:预设调整状态可以包括:
外部时钟源信号检测状态位:表征时钟调整模块101判断外部时钟源信号的时钟频率是否为时钟需求芯片所需时钟信号的时钟频率,如果是,可以设定该状态位为1,如果否,可以设定该状态位为0。
开启时钟变频位:表征时钟调整模块101向时钟变频模块102下发的变频指令。
调节成功标识位:表征对外部时钟源信号的时钟频率的变频处理是否变频成功;
关闭时钟变频位:表征在外部时钟源信号的时钟频率调整成功后,结束时钟调整。
较佳地,本发明实施例提供的可编程控制器可以为现场可编程门阵列(FPGA,Field-Programmable Gate Array)或为其他已知的可编程器件,并且,其内部的上述各功能模块可采用该可编程控制器自身的程序语言实现其各自功能,在此不再进行详细描述。
基于同一发明构思,本发明实施例还提供了一种时钟频率控制系统,用以实现在外部时钟源信号的时钟频率单一,能够向时钟需求芯片提供满足其不同时钟频率要求的所需时钟信号,如图4所示包括:外部时钟源201、可编程控制器202和时钟需求芯片203;其中,
外部时钟源201,用于向可编程控制器202发送外部时钟源信号;
可编程控制器202,用于当外部时钟源信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率不同时,对外部时钟源信号进行变频处理,得到处理后的时钟信号,并向时钟需求芯片203发送处理后的时钟信号,处理后的时钟信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率相同;
时钟需求芯片203,用于接收可编程控制器202发送的处理后的时钟信号。
其中,在本发明实施例提供的系统中时钟需求芯片可以有多个,下面只是以一个时钟需求芯片为例进行说明,本领域技术人员可以通过本发明实施例提供的实施方式推倒出多个时钟需求芯片的情况,在此不再赘述。
较佳地,上述系统中如图4所示,还可以包括:用于发送指令的CPU 204,以及设置在外部时钟源和时钟需求芯片的通道开关205,其中,CPU 204和通道开关205的功能将在实例中具体介绍。
下面以几个具体实例详细地说明本发明实施例提供的时钟频率控制系统的处理流程。
实例一:时钟频率控制系统的处理流程,如图5所示,可以包括以下步骤:
S301、CPU向可编程控制器发送判断指令,该判断指令中携带有时钟需求芯片所需时钟信号的时钟频率;
S302、可编程控制器根据接收到的CPU发送的判断指令,判断获取到的外部时钟源信号的时钟频率是否为时钟需求芯片所需时钟信号的时钟频率,如果否,执行步骤S303;如果是,执行步骤S305、步骤S306或步骤S308;
S303、可编程控制器对外部时钟源信号进行变频处理,得到处理后的时钟信号,使其时钟频率与时钟需求芯片所需时钟信号的时钟频率相同;
S304、可编程控制器向时钟需求芯片发送处理后的时钟信号;
S305、可编程控制器向通道开关发送开启指令;
S306、可编程控制器向CPU反馈外部时钟源信号的时钟频率即为时钟需求芯片所需时钟信号的时钟频率后,CPU向通道开关发送开启指令;
S307、通道开关打开通道后,外部时钟源向时钟需求芯片发送外部时钟源信号;
S308、可编程控制器向时钟需求芯片发送未变频的外部时钟源信号。
其中,步骤S301中可以在CPU中直接预先设置时钟需求芯片所需时钟信号的时钟频率,也可以通过时钟需求芯片告知其所需频率,在此不做限定。
实例二:时钟频率控制系统的处理流程,如图6所示,可以包括以下步骤:
S401、CPU向可编程控制器发送调整指令,该调整指令中携带有将外部时钟源调整为时钟需求芯片所需时钟信号的频率调整方式信息,例如:可以是将时钟频率升频5倍的信息;
S402、可编程控制器根据接收到的CPU发送的调整指令中携带的频率调整方式信息,对外部时钟源信号的时钟频率进行变频处理,得到处理后的时钟信号,使其时钟频率与时钟需求芯片所需时钟信号的时钟频率相同;
S403、可编程控制器向时钟需求芯片发送处理后的时钟信号。
本实例和实例一的区别在于,本实例中,CPU向可编程控制器发送的调整指令中会告知对外部时钟源信号的具体调节信息,这样,可编程控制器就可以免去执行判断的步骤,直接对外部时钟源信号进行变频即可。
较佳地,上述两个实例中,执行步骤S301和S401之前,如图7所示,还可以进行以下步骤:
S501、CPU向通道开关发送开启命令;
S502、在通道开关打开通道后,外部时钟源向时钟需求芯片发送外部时钟源信号;
S503、时钟需求芯片判断接收到的外部时钟源信号的时钟频率是否为自身所需时钟信号的时钟频率,如果是,执行步骤S504;如果否,执行步骤S505;
S504、时钟需求芯片向CPU发送成功响应;
S505、时钟需求芯片向CPU发送时钟调整需求信息,该时钟调整需求信息用于告知CPU时钟需求芯片所需时钟信号的时钟频率与接收的外部时钟信号的时钟频率不同。
较佳地,在步骤S505之后,CPU也可以在接收到时钟调整需求信息之后,通知通道开关关闭,这样和时钟需求芯片所需时钟信号不符的外部时钟源信号就会被通道开关拦截,无法发送到时钟需求芯片处。
实例三:时钟频率控制系统的处理流程,如图8所示,可以包括以下步骤:
S601、CPU向通道开关发送开启命令;
S602、在通道开关打开通道后,外部时钟源向时钟需求芯片发送外部时钟源信号;
S603、时钟需求芯片判断接收到的外部时钟源信号的时钟频率是否为自身所需时钟信号的时钟频率,如果是,执行步骤S604;如果否,执行步骤S605;
S604、时钟需求芯片向CPU发送成功响应;
S605、时钟需求芯片向可编程控制器发送判断指令或调整指令,该判断指令中携带有时钟需求芯片所需时钟信号的时钟频率,该调整指令中携带有将外部时钟源信号调整为时钟需求芯片所需时钟信号的频率调整方式信息;
S606、可编程控制器根据接收到的判断指令或者调整指令,对外部时钟源信号进行变频处理,得到处理后的时钟信号,使其时钟频率与时钟需求芯片所需时钟信号的时钟频率相同;
S607、可编程控制器向时钟需求芯片发送处理后的时钟信号。
本实例与上述两个实例不同之处在于,本实例中,是由时钟需求芯片向可编程控制器发送指令指示可编程控制器进行变频操作,而实例一和实例二中,是由CPU向可编程控制器发送指令,指示可编程控制器执行相应的操作。
基于同一发明构思,本发明实施例还提供了一种时钟频率控制方法,包括以下流程:
当外部时钟源信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率不同时,可编程控制器对外部时钟源信号进行变频处理,得到处理后的时钟信号,并向时钟需求芯片发送处理后的时钟信号,处理后的时钟信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率相同。
本发明实施例提供的可编程控制器、时钟频率控制的方法及系统,当外部时钟源信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率不同时,可编程控制器对外部时钟源信号进行变频处理,得到处理后的时钟信号,并向时钟需求芯片发送处理后的时钟信号,处理后的时钟信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率相同,从而实现在外部时钟源信号的时钟频率单一,且与时钟需求芯片所需时钟信号的时钟频率不同的情况下,向时钟需求芯片提供满足其时钟频率要求的所需时钟信号。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (11)
1.一种可编程控制器,包括:时钟调整模块和时钟变频模块,其中:所述时钟调整模块,用于当外部时钟源信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率不同时,向所述时钟变频模块发送变频指令;所述时钟变频模块,用于根据接收的所述变频指令,对所述外部时钟源信号进行变频处理,得到处理后的时钟信号,并向所述时钟需求芯片发送所述处理后的时钟信号,所述处理后的时钟信号的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率相同,其特征在于;
所述时钟调整模块,还用于按照预设调整状态,在对所述外部时钟源信号的调整过程中当前调整状态满足所述预设调整状态时,向CPU反馈所述预设调整状态的状态信息。
2.如权利要求1所述的可编程控制器,其特征在于,所述时钟调整模块,还用于在向所述时钟变频模块发送变频指令之前,接收CPU或所述时钟需求芯片发送的判断指令,并判断所述外部时钟源信号的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率不同,所述判断指令中携带有所述时钟需求芯片所需时钟信号的时钟频率。
3.如权利要求2所述的可编程控制器,其特征在于,还包括:开关模块;
所述时钟调整模块,还用于当判断所述外部时钟源信号的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率相同时,向所述开关模块发送开启指令;
所述开关模块,用于根据接收的所述开启指令,将接收到的所述外部时钟源信号发送给所述时钟需求芯片。
4.如权利要求1所述的可编程控制器,其特征在于,所述时钟调整模块,还用于在向所述时钟变频模块发送变频指令之前,接收CPU或所述时钟需求芯片发送的调整指令,所述调整指令中携带有将所述外部时钟源信号调整为所述时钟需求芯片所需时钟信号的频率调整方式信息;并
具体用于根据所述调整指令中携带的所述频率调整方式信息,向所述时钟变频模块发送变频指令。
5.如权利要求1所述的可编程控制器,其特征在于,所述时钟变频模块具体包括:指令识别子模块、升频子模块和降频子模块,其中:
所述指令识别子模块,用于接收所述变频指令,在判断所述变频指令为升频指令时,向所述升频子模块发送升频指令,在判断所述变频指令为降频指令时,向所述降频子模块发送降频指令;
所述升频子模块,用于根据接收的所述升频指令,对所述外部时钟源信号进行升频处理,得到升频处理后的时钟信号,并向所述时钟需求芯片发送所述升频处理后的时钟信号,所述升频处理后的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率相同;
所述降频子模块,用于根据接收的所述降频指令,对所述外部时钟源信号进行降频处理,得到降频处理后的时钟信号,并向所述时钟需求芯片发送所述降频处理后的时钟信号,所述降频处理后的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率相同。
6.如权利要求1-5任一项所述的可编程控制器,其特征在于,还包括:
外部时钟源信号检测模块,用于读取并存储所述外部时钟源信号,将所述外部时钟源信号发送给所述时钟调整模块和所述时钟变频模块。
7.一种时钟频率控制的系统,包括:外部时钟源、可编程控制器和时钟需求芯片,其中:所述外部时钟源,用于向所述可编程控制器发送外部时钟源信号;所述可编程控制器,用于当所述外部时钟源信号的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率不同时,对所述外部时钟源信号进行变频处理,得到处理后的时钟信号,并向所述时钟需求芯片发送所述处理后的时钟信号,所述处理后的时钟信号的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率相同;所述时钟需求芯片,用于接收所述可编程控制器发送的所述处理后的时钟信号,其特征在于;
所述可编程控制器,还用于按照预设调整状态,在对所述外部时钟源信号的调整过程中当前调整状态满足所述预设调整状态时,向CPU反馈所述预设调整状态的状态信息。
8.如权利要求7所述的系统,其特征在于,还包括:
CPU,用于向所述可编程控制器发送判断指令或调整指令,所述判断指令中携带有所述时钟需求芯片所需时钟信号的时钟频率,所述调整指令中携带有将所述外部时钟源信号调整为所述时钟需求芯片所需时钟信号的频率调整方式信息;
所述可编程控制器,还用于在对所述外部时钟源信号进行变频处理之前,接收所述CPU发送的判断指令,并判断所述外部时钟源信号的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率不同;或者
还用于在对所述外部时钟源信号进行变频处理之前,接收所述CPU发送的调整指令;并具体用于根据所述调整指令中携带的所述频率调整方式信息,对所述外部时钟源信号进行变频处理。
9.如权利要求8所述的系统,其特征在于,还包括:通道开关;
所述CPU,还用于在向所述可编程控制器发送判断指令或调整指令之前,向所述通道开关发送开启指令,并接收所述时钟需求芯片发送的时钟调整需求信息;
所述外部时钟源,还用于向所述通道开关发送所述外部时钟源信号;
所述通道开关,用于在接收到所述开启指令后,打开自身通道,将所述外部时钟源信号传输给所述时钟需求芯片;
所述时钟需求芯片,还用于在确定自身所需时钟信号的时钟频率与接收的所述外部时钟源信号的时钟频率不同时,向所述CPU发送所述时钟调整需求信息,所述时钟调整需求信息用于表征所述时钟需求芯片所需时钟信号的时钟频率与接收的所述外部时钟源信号的时钟频率不同。
10.如权利要求7所述的系统,其特征在于,还包括:CPU和通道开关;
所述CPU,用于向所述通道开关发送开启指令;
所述外部时钟源,还用于向所述通道开关发送所述外部时钟源信号;
所述通道开关,用于在接收到所述开启指令后,打开自身通道,将所述外部时钟源信号传输给所述时钟需求芯片;
所述时钟需求芯片,还用于在确定自身所需时钟信号的时钟频率与接收的所述外部时钟源信号的时钟频率不同时,向所述可编程控制器发送判断指令或调整指令,所述判断指令中携带有所述时钟需求芯片所需时钟信号的时钟频率,所述调整指令中携带有将所述外部时钟源信号调整为所述时钟需求芯片所需时钟信号的频率调整方式信息;
所述可编程控制器,还用于在对所述外部时钟源信号进行变频处理之前,接收所述时钟需求芯片发送的判断指令,并判断所述外部时钟源信号的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率不同;或者
还用于在对所述外部时钟源信号进行变频处理之前,接收所述时钟需求芯片发送的调整指令;并具体用于根据所述调整指令中携带的所述频率调整方式信息,对所述外部时钟源信号进行变频处理。
11.一种时钟频率控制的方法,包括:当外部时钟源信号的时钟频率与时钟需求芯片所需时钟信号的时钟频率不同时,可编程控制器对所述外部时钟源信号进行变频处理,得到处理后的时钟信号;并向所述时钟需求芯片发送所述处理后的时钟信号,所述处理后的时钟信号的时钟频率与所述时钟需求芯片所需时钟信号的时钟频率相同;其特征在于,还包括:
所述可编程控制器按照预设调整状态,在对所述外部时钟源信号的调整过程中当前调整状态满足所述预设调整状态时,向CPU反馈所述预设调整状态的状态信息。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110278692.2A CN102445916B (zh) | 2011-09-15 | 2011-09-15 | 一种可编程控制器、时钟频率控制的方法及系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110278692.2A CN102445916B (zh) | 2011-09-15 | 2011-09-15 | 一种可编程控制器、时钟频率控制的方法及系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102445916A CN102445916A (zh) | 2012-05-09 |
CN102445916B true CN102445916B (zh) | 2014-04-02 |
Family
ID=46008496
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110278692.2A Active CN102445916B (zh) | 2011-09-15 | 2011-09-15 | 一种可编程控制器、时钟频率控制的方法及系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102445916B (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102722132B (zh) * | 2012-05-25 | 2014-07-30 | 深圳市亿维自动化技术有限公司 | 一种plc扩展总线的动态调频方法及其控制系统 |
CN102929342B (zh) * | 2012-10-08 | 2016-05-18 | 浪新微电子系统(上海)有限公司 | X86架构计算机 |
CN106919857B (zh) * | 2015-12-28 | 2019-11-12 | 上海新微技术研发中心有限公司 | 芯片、芯片的启动保护装置及方法 |
CN108650071A (zh) * | 2018-05-22 | 2018-10-12 | 联想(北京)有限公司 | 一种通信控制方法、通信控制器及电子设备 |
CN112448717A (zh) * | 2019-08-27 | 2021-03-05 | 西门子(深圳)磁共振有限公司 | 用于磁共振无线线圈的时钟生成装置、方法及无线线圈 |
CN111541451B (zh) * | 2020-06-23 | 2021-10-29 | 深圳比特微电子科技有限公司 | 用于对时钟信号进行升频的方法和时钟电路 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5684434A (en) * | 1995-10-30 | 1997-11-04 | Cypress Semiconductor | Erasable and programmable single chip clock generator |
CN101652737A (zh) * | 2007-04-12 | 2010-02-17 | 国际商业机器公司 | 用于处理器内核中的模拟频率钟控的方法和系统 |
CN101738977A (zh) * | 2009-11-24 | 2010-06-16 | 福建星网锐捷网络有限公司 | 一种切换主控芯片工作模式的方法及其网络设备 |
-
2011
- 2011-09-15 CN CN201110278692.2A patent/CN102445916B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5684434A (en) * | 1995-10-30 | 1997-11-04 | Cypress Semiconductor | Erasable and programmable single chip clock generator |
CN101652737A (zh) * | 2007-04-12 | 2010-02-17 | 国际商业机器公司 | 用于处理器内核中的模拟频率钟控的方法和系统 |
CN101738977A (zh) * | 2009-11-24 | 2010-06-16 | 福建星网锐捷网络有限公司 | 一种切换主控芯片工作模式的方法及其网络设备 |
Also Published As
Publication number | Publication date |
---|---|
CN102445916A (zh) | 2012-05-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102445916B (zh) | 一种可编程控制器、时钟频率控制的方法及系统 | |
US11314685B2 (en) | Low noise serial interfaces with gated clock | |
CN104734688B (zh) | 用于串行通讯的可编程阻抗传输器 | |
US9236912B2 (en) | Dual input single output power multiplexer for near field communication application | |
CN105162491A (zh) | 天线及其传输射频信号的控制方法 | |
EP2957118A1 (en) | Smart wifi access point that selects the best channel for wifi clients having multi-radio co-existence problems | |
TW201325107A (zh) | 具有一三模式通常用途輸入/輸出介面之雙模式功率放大器控制介面 | |
CN102403035A (zh) | 半导体集成电路及其控制系统 | |
US20230237000A1 (en) | Detecting load capacitance on serial communication data lines | |
CN107210756A (zh) | 动态开关控制器 | |
EP4199590A1 (en) | Transmitter switching method and related devices | |
US10897789B2 (en) | User equipment for executing dual connectivity using URLLC | |
CN113258960A (zh) | 通信装置及其操作方法 | |
CN104427622A (zh) | 用于减少设备内共存(idc)干扰的系统和方法 | |
US20160156345A1 (en) | Radio frequency switch circuit and control method thereof | |
CN102736951B (zh) | 一种模块调用方法和装置 | |
CN105979602A (zh) | 一种数据传输的控制方法及相关设备 | |
CN206481297U (zh) | 一种智能手表及其天线信号处理电路 | |
US7529536B2 (en) | RF-controlled power saving communication system | |
EP3675279A1 (en) | Antenna system and terminal | |
US11929771B2 (en) | Transmission system, antenna, control device, and transmission method | |
US7280525B2 (en) | Wireless communication device and method for selecting a multi-band | |
US7555669B2 (en) | Timing vector program mechanism | |
CN203445876U (zh) | 一种射频信号输出功率的控制装置及终端设备 | |
CN102035607A (zh) | 一种发送校准数据的方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder |
Address after: 350002 19 Building, Citrus Industrial Park, 618 Jinshan Road, Cangshan District, Fuzhou, Fujian. Patentee after: RUIJIE NETWORKS Co.,Ltd. Address before: 350002 19 Building, Citrus Industrial Park, 618 Jinshan Road, Cangshan District, Fuzhou, Fujian. Patentee before: Fujian Star Network Ruijie Networks Co.,Ltd. |
|
CP01 | Change in the name or title of a patent holder |