CN102929342B - X86架构计算机 - Google Patents

X86架构计算机 Download PDF

Info

Publication number
CN102929342B
CN102929342B CN201210379690.7A CN201210379690A CN102929342B CN 102929342 B CN102929342 B CN 102929342B CN 201210379690 A CN201210379690 A CN 201210379690A CN 102929342 B CN102929342 B CN 102929342B
Authority
CN
China
Prior art keywords
generator
computer
controllable type
register
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201210379690.7A
Other languages
English (en)
Other versions
CN102929342A (zh
Inventor
刘箭
袁德方
孙晨辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ERATHINK MICROELECTRONICS SYSTEM (SHANGHAI) Co Ltd
Original Assignee
ERATHINK MICROELECTRONICS SYSTEM (SHANGHAI) Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ERATHINK MICROELECTRONICS SYSTEM (SHANGHAI) Co Ltd filed Critical ERATHINK MICROELECTRONICS SYSTEM (SHANGHAI) Co Ltd
Priority to CN201210379690.7A priority Critical patent/CN102929342B/zh
Publication of CN102929342A publication Critical patent/CN102929342A/zh
Application granted granted Critical
Publication of CN102929342B publication Critical patent/CN102929342B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Power Sources (AREA)
  • Executing Machine-Instructions (AREA)
  • Microcomputers (AREA)

Abstract

本发明公开了一种X86架构计算机,包括可控式时钟产生器、FPGA控制设置产生器,FPGA控制设置产生器可以调整可控式时钟产生器的寄存器中的目标时钟设置参数,可控式时钟产生器根据其寄存器中的目标时钟设置参数,输出微处理器的工作频率的基频,从而可以通过FPGA控制设置产生器动态控制产生计算机所需要的工作时钟,并能平滑地把产生的工作时钟从一个许可工作频率调整到另一个许可工作频率。本发明的X86架构计算机,可控式时钟产生器输出的微处理器的工作频率的基频的变化,是在计算机正常工作状态下进行的,不使计算机中断正常工作,计算机的工作频率调整方便。

Description

X86架构计算机
技术领域
本发明涉及计算机技术,特别涉及一种X86架构计算机。
背景技术
随着集成电路制造技术和计算机设计技术的不断发展,越来越高的计算机工作频率已可以实现,使得计算机的计算能力也越来越强。然而,计算机的功耗却没有能够实现相应地显著减少,还是维持在一个相对小的变化范围。与此同时,移动互联的应用日趋广泛,使得计算机要适应不同场景的应用成为越来越实际的要求,这些场景的最大不同是电源形式的不同和散热系统的不同。
X86架构计算机,其微处理器(CPU)与电源间会通过总线实时传递计算机工作状态,以便电源实时调整提供给微处理器的电源参数。X86架构计算机,其微处理器(CPU)的工作频率的基频,是由时钟产生器提供的,但现有X86架构计算机,不能对时钟产生器的寄存器参数进行动态配置,微处理器(CPU)的工作频率的基频无法根据计算机工作状态与提供给微处理器的电源参数同步调整,使同一台X86架构计算机,无法适应不同场景里的不同的电源形式和散热系统,从而使X86架构计算机无法在不同场景里(如移动和固定)都能正常工作。
发明内容
本发明要解决的技术问题是提供一种X86架构计算机,能方便地进行工作频率调整。
为解决上述技术问题,本发明提供的X86架构计算机,其包括微处理器、可控式时钟产生器、FPGA控制设置产生器;
所述可控式时钟产生器,根据其寄存器中的目标时钟设置参数,输出微处理器的工作频率的基频;
所述FPGA控制设置产生器,用于调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。
所述可控式时钟产生器,根据其寄存器中的目标时钟设置参数,输出微处理器的工作频率的基频;
所述FPGA控制设置产生器,用于调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。
较佳的,X86架构计算机,还包括电源电路;
所述微处理器与所述电源电路间通过总线实时传递计算机工作状态;
所述电源电路,根据从总线上解析获得的计算机工作状态,实时调整提供给微处理器的电源参数;
所述FPGA控制设置产生器,能根据从总线上解析获得的计算机工作状态,实时调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。
较佳的,所述FPGA控制设置产生器,在FPGA芯片中形成。
较佳的,所述FPGA控制设置产生器,能根据BIOS中的配置参数,调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。
较佳的,所述FPGA控制设置产生器,能根据通过X86架构计算机的操作系统输入的配置参数命令,调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。
较佳的,所述FPGA控制设置产生器,能根据X86架构计算机的外部设备电路发出的配置参数命令,调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。
本发明的X86架构计算机,包括可控式时钟产生器、FPGA控制设置产生器,FPGA控制设置产生器可以调整可控式时钟产生器的寄存器中的目标时钟设置参数,可控式时钟产生器根据其寄存器中的目标时钟设置参数,输出微处理器(CPU)的工作频率的基频,从而可以通过FPGA控制设置产生器动态控制产生计算机所需要的工作时钟,并能平滑地把产生的工作时钟从一个许可工作频率调整到另一个许可工作频率。本发明的X86架构计算机,可控式时钟产生器输出的微处理器(CPU)的工作频率的基频的变化,是在计算机正常工作状态下进行的,不使计算机中断正常工作,目标工作频率的设置可以由操作系统器、BIOS、电源电路或外部设备电路启动,计算机的工作频率调整方便。
附图说明
为了更清楚地说明本发明的技术方案,下面对本发明所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明的X86架构计算机一实施例示意图。
具体实施方式
下面将结合附图,对本发明中的技术方案进行清楚、完整的描述,显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其它实施例,都属于本发明保护的范围。
实施例一
X86架构计算机,如图1所示,其包括BIOS(BasicInputOutputSystem,基本输入输出系统)、微处理器(CPU)、电源电路、外部设备电路、可控式时钟产生器、FPGA(Field-ProgrammableGateArray,现场可编程门阵列)控制设置产生器,X86架构计算机上并可以安装有操作系统(如Windows)及各种驱动程序及应用程序;
所述可控式时钟产生器,根据其寄存器中的目标时钟设置参数,输出微处理器(CPU)的工作频率的基频;
所述FPGA控制设置产生器,用于调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。
实施例二
基于实施例一,所述微处理器(CPU)与电源电路间通过总线实时传递计算机工作状态;
所述电源电路,根据从总线上解析获得的计算机工作状态,实时调整提供给微处理器的电源参数;
所述FPGA控制设置产生器,能根据从总线上解析获得的计算机工作状态,实时调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。较佳的,所述FPGA控制设置产生器,在FPGA芯片中形成。
实施例三
基于实施例二,所述FPGA控制设置产生器,能根据BIOS中的配置参数,调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。
实施例四
基于实施例三,所述FPGA控制设置产生器,能根据通过操作系统(如Windows)输入的配置参数命令,调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。
实施例五
基于实施例四,所述FPGA控制设置产生器,能根据外部设备电路发出的配置参数命令,调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。
本发明的X86架构计算机,包括可控式时钟产生器、FPGA控制设置产生器,FPGA控制设置产生器可以调整可控式时钟产生器的寄存器中的目标时钟设置参数,可控式时钟产生器根据其寄存器中的目标时钟设置参数,输出微处理器(CPU)的工作频率的基频,从而可以通过FPGA控制设置产生器动态控制产生计算机所需要的工作时钟,并能平滑地把产生的工作时钟从一个许可工作频率调整到另一个许可工作频率。本发明的X86架构计算机,可控式时钟产生器输出的微处理器(CPU)的工作频率的基频的变化,是在计算机正常工作状态下进行的,不使计算机中断正常工作,目标工作频率的设置可以由操作系统器、BIOS、电源电路或外部设备电路启动,计算机的工作频率调整方便。
所述FPGA控制设置产生器,能根据从总线上解析获得的计算机工作状态,实时调整所述可控式时钟产生器的寄存器中的目标时钟设置参数,从而使微处理器(CPU)的工作频率的基频根据计算机工作状态与提供给微处理器的电源参数同步调整,使同一台X86架构计算机能适应不同场景里的不同的电源形式和散热系统,从而本发明的X86架构计算机在不同场景里(如移动和固定)都能正常工作。
所述FPGA控制设置产生器,是由相应设计电路在FPGA芯片中形成的,FPGA是通过烧录固件(Firmware)在芯片内部形成设定的功能电路,在外部电路不变时,固件(Firmware)可以随时更新,实现不同功能,这种电路形成方式使得本发明的X86架构计算机的频率设置参数方式具有灵活性,并能快速形成不同的版本,从而可以使电路设计者能够加快设计不同FPGA控制设置产生器的速度,以适应在频率可调式计算机中使用不同的微处理器。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。

Claims (4)

1.一种X86架构计算机,其包括微处理器,其特征在于,
X86架构计算机还包括可控式时钟产生器、FPGA控制设置产生器;
所述可控式时钟产生器,根据其寄存器中的目标时钟设置参数,输出微处理器的工作频率的基频;
所述FPGA控制设置产生器,用于调整所述可控式时钟产生器的寄存器中的目标时钟设置参数;
X86架构计算机,还包括电源电路;
所述微处理器与所述电源电路间通过总线实时传递计算机工作状态;
所述电源电路,根据从总线上解析获得的计算机工作状态,实时调整提供给微处理器的电源参数;
所述FPGA控制设置产生器,能根据从总线上解析获得的计算机工作状态,实时调整所述可控式时钟产生器的寄存器中的目标时钟设置参数;
所述FPGA控制设置产生器,能根据BIOS中的配置参数,调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。
2.根据权利要求1所述的X86架构计算机,其特征在于,
所述FPGA控制设置产生器,在FPGA芯片中形成。
3.根据权利要求1所述的X86架构计算机,其特征在于,
所述FPGA控制设置产生器,能根据通过X86架构计算机的操作系统输入的配置参数命令,调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。
4.根据权利要求1所述的X86架构计算机,其特征在于,
所述FPGA控制设置产生器,能根据X86架构计算机的外部设备电路发出的配置参数命令,调整所述可控式时钟产生器的寄存器中的目标时钟设置参数。
CN201210379690.7A 2012-10-08 2012-10-08 X86架构计算机 Expired - Fee Related CN102929342B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210379690.7A CN102929342B (zh) 2012-10-08 2012-10-08 X86架构计算机

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210379690.7A CN102929342B (zh) 2012-10-08 2012-10-08 X86架构计算机

Publications (2)

Publication Number Publication Date
CN102929342A CN102929342A (zh) 2013-02-13
CN102929342B true CN102929342B (zh) 2016-05-18

Family

ID=47644168

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210379690.7A Expired - Fee Related CN102929342B (zh) 2012-10-08 2012-10-08 X86架构计算机

Country Status (1)

Country Link
CN (1) CN102929342B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1184976A (zh) * 1996-12-10 1998-06-17 国际商业机器公司 使用不同速率处理器的多处理器系统
CN1379327A (zh) * 2001-04-06 2002-11-13 华邦电子股份有限公司 自动检测稳定工作频率的装置和方法
CN102306034A (zh) * 2011-08-23 2012-01-04 北京亚科鸿禹电子有限公司 一种fpga 原型验证时钟装置
CN102314208A (zh) * 2010-06-30 2012-01-11 重庆重邮信科通信技术有限公司 一种动态调整嵌入式设备频率电压的方法及装置
CN102445916A (zh) * 2011-09-15 2012-05-09 福建星网锐捷网络有限公司 一种可编程控制器、时钟频率控制的方法及系统

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1184976A (zh) * 1996-12-10 1998-06-17 国际商业机器公司 使用不同速率处理器的多处理器系统
CN1379327A (zh) * 2001-04-06 2002-11-13 华邦电子股份有限公司 自动检测稳定工作频率的装置和方法
CN102314208A (zh) * 2010-06-30 2012-01-11 重庆重邮信科通信技术有限公司 一种动态调整嵌入式设备频率电压的方法及装置
CN102306034A (zh) * 2011-08-23 2012-01-04 北京亚科鸿禹电子有限公司 一种fpga 原型验证时钟装置
CN102445916A (zh) * 2011-09-15 2012-05-09 福建星网锐捷网络有限公司 一种可编程控制器、时钟频率控制的方法及系统

Also Published As

Publication number Publication date
CN102929342A (zh) 2013-02-13

Similar Documents

Publication Publication Date Title
TWI569137B (zh) Fpga功率管理系統
CN106292963A (zh) 一种基于cpu功耗的风扇调控方法
CN101510184A (zh) 多通道串口通讯系统及其控制方法
KR20120055784A (ko) 멀티 코어 프로세서의 전력 제어 장치 및 방법
CN105355165B (zh) 显示屏驱动电路、电视机和显示装置
CN105208752B (zh) 一种led灯具无线控制系统及控制方法
CN102929342B (zh) X86架构计算机
WO2015047813A1 (en) Dynamic switching frequency control of an on-chip or integrated voltage regulator
CN104074784A (zh) 风扇控制系统及方法
CN103885034A (zh) 一种雷达用数字信号处理装置
TW200702967A (en) Apparatus and method for dynamic configuration of temperature profile in an integrated circuit
CN105573408A (zh) 集成电路以及低功率操作方法
US20140181491A1 (en) Field-programmable module for interface bridging and input/output expansion
CN104460826A (zh) 基于fpga实现mipi模组dsi时钟重配的方法
CN101937650A (zh) Led显示器、led驱动电路及其输出电路
CN110278645A (zh) 一种汽车灯光的pwm调光方法、装置、介质及设备
CN208128125U (zh) 基于移位寄存器调节输出电压的开关电源及电源系统
CN104133545A (zh) 系统芯片的电源管理模块的状态机及其创建方法
CN104485078A (zh) 栅极驱动电路、显示面板及显示装置
CN103455085A (zh) 用于产生usb主机工作时钟的电路及方法
CN104765338A (zh) 通用并行活塞发动机信号模拟器
CN105304120B (zh) 一种基于dfi接口的ddr控制器低功耗控制电路
CN106559935A (zh) 广告灯箱区域控制系统
CN207427289U (zh) 一种高性能增益环出图像控制模块
CN207609591U (zh) 一种智能散热风扇

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: Room 402, No.4, Lane 289, Bisheng Road, China (Shanghai) pilot Free Trade Zone, Pudong New Area, Shanghai

Patentee after: Shanghai new wave data technology Limited by Share Ltd.

Address before: Bi Sheng Lu Pudong New Area Zhangjiang hi tech park Shanghai 201204 Lane 289, building 4, 4 floor

Patentee before: ERATHINK TECHNOLOGIES SHANGHAI Corp.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160518