CN102445899A - 监控电路 - Google Patents

监控电路 Download PDF

Info

Publication number
CN102445899A
CN102445899A CN2010102977395A CN201010297739A CN102445899A CN 102445899 A CN102445899 A CN 102445899A CN 2010102977395 A CN2010102977395 A CN 2010102977395A CN 201010297739 A CN201010297739 A CN 201010297739A CN 102445899 A CN102445899 A CN 102445899A
Authority
CN
China
Prior art keywords
equipment
circuit
data bus
bus
failure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2010102977395A
Other languages
English (en)
Inventor
陈山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
EMC Corp
Original Assignee
EMC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by EMC Corp filed Critical EMC Corp
Priority to CN2010102977395A priority Critical patent/CN102445899A/zh
Priority to US13/105,500 priority patent/US8868980B2/en
Publication of CN102445899A publication Critical patent/CN102445899A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0745Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in an input/output transactions management context
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0793Remedial or corrective actions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
    • G06F11/2002Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where interconnections or communication control functionality are redundant
    • G06F11/2007Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where interconnections or communication control functionality are redundant using redundant communication media

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明涉及监控电路。具体地,公开了一种用于在数据总线上监控故障事件的发生的监控电路。该监控电路包括故障检测电路,用于检测耦合至数据总线的设备内的故障事件的发生。隔离电路响应于该故障事件的发生而从数据总线隔离该设备。

Description

监控电路
技术领域
本公开涉及I2C设备,更具体地,涉及在故障情况下自动从I2C总线隔离其自身的I2C设备。
背景技术
根据目前的I2C总线冗余策略,通常,将两个I2C总线路由至系统中包括的每个现场可替换单元(FRU)。利用这种冗余拓扑,在附接至I2C总线之一的FRU之一中发生短路(由此使受影响的I2C总线短路)从而引起一个I2C总线故障的情况下,由于可以经由冗余I2C总线进行访问,因此保持了对其余FRU(假设冗余I2C接口是可操作的,包括有缺陷的FRU本身)的访问。
然而,这种设计的一个缺点在于无法确定哪个FRU出现了故障,因为现场工程师所知的信息仅限于I2C总线上的一个FRU正在使I2C总线短路。由此,现场工程师将需要移除受影响I2C总线上的每个FRU,每次移除一个FRU,并且在每次移除期间检查受影响I2C总线的状态,以查看该受影响的I2C总线是否恢复。由于多个I2C设备可耦合至受影响的I2C总线,这对于现场工程师而言将是耗时并且易错的过程。
发明内容
在第一实现中,一种监控电路,用于监控数据总线上故障事件的发生。该监控电路包括故障检测电路,用于检测在耦合至数据总线的设备内的故障事件的发生。隔离电路响应于故障事件的发生而从数据总线隔离该设备。
可以包括一个或者多个如下特征。故障检测电路可以包括延迟电路,用于延迟设备响应于故障事件的发生而从数据总线的隔离。延迟电路可以包括RC电路。监控电路可以包括在该设备中。监控电路可以包括一个或者多个开关,用于从数据总线隔离设备。该一个或者多个开关可以包括一个或者多个晶体管。数据总线可以是I2C总线。设备可以是I2C设备。
在另一实现中,一种I2C设备,配置为可耦合至I2C总线。该I2C设备包括故障检测电路,用于检测I2C设备内的故障事件的发生。隔离电路响应于故障事件的发生而从I2C总线隔离该I2C设备。
可以包括一个或者多个如下特征。延迟电路可以延迟I2C设备响应于故障事件的发生而从I2C总线的隔离。延迟电路可以包括RC电路。监控电路可以包括一个或者多个开关,用于从I2C总线隔离I2C设备。该一个或者多个开关可以包括一个或者多个晶体管。
在另一实现中,一种监控电路,用于监控数据总线上故障事件的发生。监控电路包括故障检测电路,用于检测耦合至数据总线的设备内的故障事件的发生。隔离电路响应于故障事件的发生而从数据总线隔离设备。故障检测电路包括延迟电路,用于延迟设备响应于故障事件的发生而从数据总线的隔离。
可以包括一个或者多个如下特征。延迟电路可以包括RC电路。RC电路可以配置用于控制故障检测电路内的第一开关的操作。第一开关可以配置用于控制隔离电路内的至少一个第二开关。至少一个第二开关可以配置用于响应于故障事件的发生而从数据总线隔离设备。监控电路可以包括在设备内。至少一个第一开关和至少一个第二开关可以包括一个或者多个晶体管。数据总线可以是I2C总线。设备可以是I2C设备。
在下文的附图和说明书中阐明了一个或者多个实现的细节。从说明书、附图和权利要求书中,其他特征和优点变得清晰。
附图说明
图1是单总线数据系统的图示;
图2是多总线数据系统的图示;
图3A是监控电路的第一实现的图示;
图3B是图3A的监控电路的备选实现的示意图;以及
图4是图3A和图3B的监控电路的示意图。
在各种附图中,相似的参考标记指示相似的元件。
具体实施方式
参考图1,示出了一个系统,其中数据总线10用于连接计算系统(例如,计算系统14)内的多个设备(例如,设备12)。
数据总线10的示例是I2C总线,而设备12的示例是I2C设备(例如,DAC、ADC、主机适配器、USB适配器、硬件监控器接口、诊断传感器接口、配置数据接口和时钟接口)。如本领域已知的,I2C总线是串行、多主机、单端型计算机总线,其允许在低速外围设备和主板或者嵌入式系统之间进行通信。通常,I2C使用两个双向、开漏极线路,也即串行数据线(SDA,未示出)和串行时钟线(SCL,未示出),其通常在3.3至5.0VDC范围内操作。
由此,在I2C数据总线内包括的SDL或者SDA被结合/短路至地(如由短路16所示)的情况下,与耦合至I2C总线的设备的通信被中断,直到故障被修正为止。由此,在设备12内的短路16导致数据总线10内的SDA和/或SCL之一或者两者被结合/短路至地面的情况下,与耦合至数据总线10的任一设备(例如,设备12、18、20、22)的通信也将被中断(由于总线10将停止操作)。
尽管先前的讨论涉及I2C数据总线,但应当理解,I2C数据总线仅仅用于示意性目的,上述讨论同样适用于其他形式的总线(诸如,USB)。
还参见图2,其中示出了一种总线配置,该总线配置在发生导致数据总线被结合/短路至地面的设备故障之后,允许继续与耦合至数据总线的设备进行通信。具体地,可以包括第二冗余数据总线,其可以在导致第一数据总线不可操作的设备故障之后继续操作。例如,成对的数据总线(例如,数据总线100、102)可以耦合至包括在计算系统内的每个设备(例如,设备104、106、108、110)。
由此,在设备108内的短路112导致例如数据总线102内的SDA和/或SCL中之一或者两者被结合/短路至地面的情况下,与系统内的任何其他设备(例如,设备104、106、110)的通信将得以保持。具体地,尽管短路112的发生可中断数据总线102上的通信,但冗余数据总线100将继续操作。由此,设备104、106、110将能够经由数据总线100继续通信。然而,只要存在短路112,则数据总线102就将被停用。
还参考图3A至图3B,其示出了监控电路的各种实现(例如,监控电路150、152、154、156),该监控电路可以允许检测耦合至数据总线(例如数据总线100和/或数据总线102)的设备(例如,设备108)内的故障事件(例如,短路112)。响应于检测到此类故障事件,监控电路(例如,监控电路150、152、154、156)可以响应于故障事件(例如,短路112)的发生,而从数据总线(例如,数据总线100和/或数据总线102)隔离设备(例如,设备108)。
监控电路(例如,监控电路150、152、154、156)被配置的方式可以根据具体应用而变化。例如,监控电路(例如,监控电路150、152、154、156)可以配置为在设备外部(例如,由监控电路150、152所示)。由此,在此配置中,数据总线(例如,数据总线100和/或数据总线102)可以耦合至监控电路(例如,分别为监控电路150和/或监控电路152),而监控电路(例如,监控电路150和/或监控电路152)可以耦合至设备(例如,设备108)。
备选地,监控电路(例如,监控电路150、152、154、156)可以配置为包括在设备(例如由监控电路154、156所示)内部。由此,在此配置中,数据总线(例如,数据总线100和/或数据总线102)可以耦合至设备(例如,设备108),并且可以穿过适当的内部监控电路(例如,用于数据总线100的监控电路154和用于数据总线102的监控电路152)。
在耦合至例如数据总线100和/或数据总线102的设备108内发生故障事件(例如,短路112)的情况下,一个或者多个监控电路150、152、154、156可以从适当的数据总线(例如数据总线100和/或数据总线102)隔离故障设备(例如,设备108)。出于说明目的,监控电路150、154示出为导通状态,而监控电路152、156示出为隔离状态(例如,由于发生短路112)。
还参见图4,示出了上述监控电路(例如,监控电路150、152、154、156)中一个实现200的示例性示意图。
监控电路200可以包括故障检测电路202,其可以配置用于检测耦合至数据总线(例如,数据总线100和/或数据总线102)的设备(例如,设备108)内的故障事件(例如,短路112)的发生。响应于检测到此类故障事件(例如,短路112),隔离电路204可以将设备(例如,设备108)从数据总线(例如,数据总线100和/或数据总线102)隔离,从而可以恢复数据总线的可用性。
故障检测电路202可以包括延迟电路206,其可以配置用于延迟设备(例如,设备108)响应于故障事件(例如,短路112)的发生而从数据总线(例如,数据总线100和/或数据总线102)的隔离。延迟电路206的一个示例性实施方式是RC电路。监控电路200(例如,在故障检测电路202和/或隔离电路204内)可以包括一个或者多个开关(例如,晶体管208、210、212、214),用于响应于发生故障事件(例如,短路112)而将设备(例如,设备108)从数据总线(例如,数据总线100和/或数据总线102)隔离。
出于说明目的,假定发生短路112(例如,在设备108内部发生故障),该短路将数据总线(例如,数据总线100和/或数据总线102)接地,由此使得数据总线(例如,数据总线100和/或数据总线102)不可操作。由此,由于数据总线目前处于零电势,跨越电阻器216、电阻器218以及二极管220的电压均降低至零。由此,晶体管212基极的电压也将为零,从而关断晶体管212。晶体管212的示例是NPN双极晶体管,诸如由Fairchild Semiconductor制造的MMBT222A晶体管。二极管220的示例是由Diodes公司制造的BAT54LP二极管。电阻器216、218的示意性值分别是100K和120K。
在被关断之前,晶体管212将结点222接地,由此确保晶体管214关断。然而,一旦晶体管212关断,结点222不再接地,并且电容器224将开始经由电阻器226充电。电容器224充电的速率由电容器224和电阻器226的RC时间常数控制。电容器224和电阻器226的示例性值分别是1.0微法和200Kohm。电阻器228的示意性值是1.0Mohm。
假定上述值,延迟电路206将具有大约40毫秒的延迟因子。由此,如果感测到故障事件,则设备从数据总线隔离将被延迟大约40毫秒,以避免可能由I2C总线以100千赫操作时出现的通常10毫秒的低水平时间所导致的错误触发事件。
一旦电容224充分充电,则晶体管214将导通,从而将电压源G1接地。晶体管214的示例是NPN双极型晶体管,诸如由FairchildSemiconductor制造的MMBT222A晶体管。
一旦电压源G1接地,则晶体管208、210将关断,数据总线100和/或数据总线102与设备108(在此示例中)之间的连接断开,从而将设备108从数据总线100和/或数据总线102隔离。晶体管208、210的示例是N通道MOSFET,诸如由Diodes公司制造的2N7002E晶体管。由此,即使设备108出现故障,由于监控电路200感测到该故障并且将设备108从数据总线100和/或数据总线102隔离,数据总线100和/或数据总线102可以在设备108故障之后继续操作。
此外,如果使用两个总线系统(如图2、图3A和图3B中所示),尽管故障设备将从受影响的总线被隔离,但是设备将能够经由未受影响的总线来通信(假定设备内的故障不足以影响两个总线)。由此,除了故障设备之外,系统上的全部设备在两个总线上都是可见的。然而,故障设备将仅在未受影响的总线上可见。由此,通过确定哪个设备仅在一个总线上可见,可以快速确定故障设备的身份。
电阻器230、232可以用作负载电阻,其可以在相应的电压源和数据总线100、102之间提供必要的电压降。此外,电阻器232、234可以形成分压器电路,以便适当地偏置晶体管208的栅极。电阻器230、232、234的示例性值分别是10Kohm、10Kohm和10Kohm。二极管236的示例是由Diodes公司制造的BAT54LP二极管。电压源Vcc的示例性值可以处于3.3-5.0VDC的范围内。电压源G1的示例性值可以处于3.3-5.0VDC的范围内。电压源V3的示例性值可以处于3.3-5.0VDC的范围内。
上述监控电路(例如,监控电路150、152、154、156)被描述为在双总线系统(也即,冗余总线系统)中使用,这仅出于说明目的,而并不旨在限制本公开,其他配置是可行的,并被认为处于本公开的范围内。例如,此类监控电路(例如,监控电路150、152、154、156)可以在单总线系统(例如,非冗余总线系统)内使用。
已经描述了多个实现。然而应当理解,可以做出各种修改。由此,其他实现处于所附权利要求书的范围内。

Claims (21)

1.一种用于在数据总线上监控故障事件的发生的监控电路,所述监控电路包括:
故障检测电路,用于检测耦合至所述数据总线的设备内的故障事件的发生;以及
隔离电路,用于响应于所述故障事件的发生而从所述数据总线隔离所述设备。
2.根据权利要求1所述的监控电路,其中所述故障检测电路包括延迟电路,用于延迟所述设备响应于所述故障事件的发生而从所述数据总线的隔离。
3.根据权利要求2所述的监控电路,其中所述延迟电路包括RC电路。
4.根据权利要求1所述的监控电路,其中所述监控电路包括在所述设备中。
5.根据权利要求1所述的监控电路,其中所述监控电路包括一个或者多个开关,用于从所述数据总线隔离所述设备。
6.根据权利要求5所述的监控电路,其中所述一个或者多个开关包括一个或者多个晶体管。
7.根据权利要求1所述的监控电路,其中所述数据总线是I2C总线。
8.根据权利要求1所述的监控电路,其中所述设备是I2C设备。
9.一种配置为可耦合至I2C总线的I2C设备,所述I2C设备包括:
故障检测电路,用于检测所述I2C设备内的故障事件的发生;以及
隔离电路,用于响应于所述故障事件的发生而从所述I2C总线隔离所述I2C设备。
10.根据权利要求9所述的I2C设备,其中所述故障检测电路包括延迟电路,用于延迟所述I2C设备响应于所述故障事件的发生而从所述I2C总线的隔离。
11.根据权利要求10所述的I2C设备,其中所述延迟电路包括RC电路。
12.根据权利要求9所述的I2C设备,其中所述监控电路包括一个或者多个开关,用于从所述I2C总线隔离所述I2C设备。
13.根据权利要求12所述的I2C设备,其中所述一个或者多个开关包括一个或者多个晶体管。
14.一种用于在数据总线上监控故障事件的发生的监控电路,所述监控电路包括:
故障检测电路,用于检测耦合至所述数据总线的设备内的故障事件的发生;以及
隔离电路,用于响应于所述故障事件的发生而从所述数据总线隔离所述设备;
其中所述故障检测电路包括延迟电路,用于延迟所述设备响应于所述故障事件的发生而从所述数据总线的隔离。
15.根据权利要求14所述的监控电路,其中所述延迟电路包括RC电路。
16.根据权利要求15所述的监控电路,其中所述RC电路配置用于控制所述故障检测电路内的第一开关的操作。
17.根据权利要求16所述的监控电路,其中所述第一开关配置用于控制所述隔离电路内的至少一个第二开关,其中所述至少一个第二开关配置用于响应于所述故障事件的发生而从所述数据总线隔离所述设备。
18.根据权利要求17所述的监控电路,其中所述监控电路包括在所述设备内。
19.根据权利要求18所述的监控电路,其中至少一个所述第一开关和所述至少一个第二开关包括一个或者多个晶体管。
20.根据权利要求14所述的监控电路,其中所述数据总线是I2C总线。
21.根据权利要求14所述的监控电路,其中所述设备是I2C设备。
CN2010102977395A 2010-09-30 2010-09-30 监控电路 Pending CN102445899A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN2010102977395A CN102445899A (zh) 2010-09-30 2010-09-30 监控电路
US13/105,500 US8868980B2 (en) 2010-09-30 2011-05-11 Monitoring circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010102977395A CN102445899A (zh) 2010-09-30 2010-09-30 监控电路

Publications (1)

Publication Number Publication Date
CN102445899A true CN102445899A (zh) 2012-05-09

Family

ID=45890860

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010102977395A Pending CN102445899A (zh) 2010-09-30 2010-09-30 监控电路

Country Status (2)

Country Link
US (1) US8868980B2 (zh)
CN (1) CN102445899A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106789386A (zh) * 2015-11-24 2017-05-31 广达电脑股份有限公司 检测通信总线上错误的方法以及用于网络系统的检错器

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104515945B (zh) * 2013-09-27 2018-04-17 伊姆西公司 隐藏故障检测电路及利用隐藏故障检测电路检测隐藏故障的方法
US10296434B2 (en) * 2017-01-17 2019-05-21 Quanta Computer Inc. Bus hang detection and find out
JP2018174451A (ja) * 2017-03-31 2018-11-08 ルネサスエレクトロニクス株式会社 通信システム、バス負荷監視装置、バス負荷監視方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3192449A (en) * 1962-08-13 1965-06-29 Lab For Electronics Inc Timing circuit
US20020194548A1 (en) * 2001-05-31 2002-12-19 Mark Tetreault Methods and apparatus for computer bus error termination
US7085863B2 (en) * 2003-10-30 2006-08-01 International Business Machines Corporation I2C device including bus switches and programmable address
TW200708937A (en) * 2005-08-19 2007-03-01 Wistron Corp Methods and devices for detecting and isolating serial bus faults
US7478286B2 (en) * 2005-04-08 2009-01-13 Linear Technology Corporation Circuit and method of detecting and resolving stuck I2C buses
US7721155B2 (en) * 2007-06-27 2010-05-18 International Business Machines Corporation I2C failure detection, correction, and masking

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6874052B1 (en) * 2000-09-29 2005-03-29 Lucent Technologies Inc. Expansion bridge apparatus and method for an I2C bus

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3192449A (en) * 1962-08-13 1965-06-29 Lab For Electronics Inc Timing circuit
US20020194548A1 (en) * 2001-05-31 2002-12-19 Mark Tetreault Methods and apparatus for computer bus error termination
US7085863B2 (en) * 2003-10-30 2006-08-01 International Business Machines Corporation I2C device including bus switches and programmable address
US7478286B2 (en) * 2005-04-08 2009-01-13 Linear Technology Corporation Circuit and method of detecting and resolving stuck I2C buses
TW200708937A (en) * 2005-08-19 2007-03-01 Wistron Corp Methods and devices for detecting and isolating serial bus faults
US7721155B2 (en) * 2007-06-27 2010-05-18 International Business Machines Corporation I2C failure detection, correction, and masking

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106789386A (zh) * 2015-11-24 2017-05-31 广达电脑股份有限公司 检测通信总线上错误的方法以及用于网络系统的检错器
CN106789386B (zh) * 2015-11-24 2019-06-14 广达电脑股份有限公司 检测通信总线上错误的方法以及用于网络系统的检错器

Also Published As

Publication number Publication date
US8868980B2 (en) 2014-10-21
US20120084596A1 (en) 2012-04-05

Similar Documents

Publication Publication Date Title
CN100517250C (zh) 控制raid阵列重建的装置和方法
CN106610712B (zh) 基板管理控制器复位系统及方法
CN102445899A (zh) 监控电路
US7719255B2 (en) Safe input circuit with one-channel peripheral connection for the input of a bus participant
KR20170009362A (ko) 전력 제어용 스위칭 소자의 구동회로
CN104135398A (zh) 一种智能rs485集线器及总线锁死检测方法
KR102071404B1 (ko) Bms의 페일 세이프 장치 및 방법
BR102014007710A2 (pt) método para detectar e prever uma falha elétrica em um nó de uma rede elétrica
CN106814604B (zh) 一种三冗余无源独立电流互检断电重启系统及方法
US20160156170A1 (en) Server with power source protection system and power source protection method
US9053245B2 (en) Partial redundancy for I/O modules or channels in distributed control systems
CN102375775A (zh) 一种系统不可恢复错误指示信号检测电路
JP6334208B2 (ja) 電源装置、及び、電源異常判定方法
US20150095734A1 (en) Detecting hidden fault using fault detection circuit
KR101553793B1 (ko) Sram 메모리 카드 및 전압 감시 회로
US9442478B2 (en) Systems, circuits and a method for generating a configurable feedback
KR101448013B1 (ko) 항공기용 다중 컴퓨터의 고장 허용 장치 및 방법
JP2012068907A (ja) バス接続回路及びバス接続方法
JP6227170B2 (ja) 耐故障性送受信機
US20070043981A1 (en) Methods and devices for detecting and isolating serial bus faults
JP2013121169A (ja) 故障検知機能付デジタル出力回路
KR101631631B1 (ko) 보호계전기의 고장진단 및 복구방법
JP2016191771A (ja) 多重化表示システム
JP2003242048A (ja) バスシステム
JPH08123705A (ja) 電気系とケーブル系の障害識別方法及び識別回路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20120509