CN102411994A - 集成电路内置存储器的数据校验方法及装置 - Google Patents

集成电路内置存储器的数据校验方法及装置 Download PDF

Info

Publication number
CN102411994A
CN102411994A CN2011103786455A CN201110378645A CN102411994A CN 102411994 A CN102411994 A CN 102411994A CN 2011103786455 A CN2011103786455 A CN 2011103786455A CN 201110378645 A CN201110378645 A CN 201110378645A CN 102411994 A CN102411994 A CN 102411994A
Authority
CN
China
Prior art keywords
data
check
integrated circuit
rom recorder
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011103786455A
Other languages
English (en)
Other versions
CN102411994B (zh
Inventor
刘小灵
乔爱国
齐凡
谢韶波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chipsea Technologies Shenzhen Co Ltd
Original Assignee
Chipsea Technologies Shenzhen Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chipsea Technologies Shenzhen Co Ltd filed Critical Chipsea Technologies Shenzhen Co Ltd
Priority to CN201110378645.5A priority Critical patent/CN102411994B/zh
Publication of CN102411994A publication Critical patent/CN102411994A/zh
Application granted granted Critical
Publication of CN102411994B publication Critical patent/CN102411994B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明公开一种集成电路内置存储器的数据校验方法及装置,其中集成电路内置存储器的数据校验方法包括以下步骤:烧录器将源数据写入到集成电路内置的数据校验电路中;数据校验电路根据烧录器发送的数据校验请求从集成电路内置存储器中读取目标数据,根据源数据对目标数据进行校验运算,并输出校验结果至烧录器。本发明既保证了集成电路内置存储器中数据的正确性,又保证了集成电路内置存储器中数据的安全性。

Description

集成电路内置存储器的数据校验方法及装置
技术领域
本发明涉及存储器数据校验技术领域,尤其涉及一种集成电路内置存储器的数据校验方法及装置。
背景技术
现有技术中,为了能够对集成电路内置存储器中的数据进行校验,通常是在集成电路的内部设置一个数据读取电路,通过该数据读取电路把集成电路内置存储器中的数据重新读出到烧录器后再与其源数据进行对比校验,以确保所写入到集成电路内置存储器中数据的正确性。同时为了保护集成电路内置存储器中的数据不被其他非法人员读取而导致数据的泄密,现有技术中是通常采用一种称为“读保护”的加密方式,令“读保护”生效后,集成电路内置存储器中的数据就不能再被任何人读取出来,从而保证了集成电路内置存储器中数据的安全性。
然而,由于集成电路中数据读取电路的存在,无论采用何种数据读取加密方式,破解者总能找到相应的破解方法破解其数据读取加密方式而读取到集成电路内置存储器中的数据,从而导致集成电路内置存储器中的数据被非法读取而导致泄密。
发明内容
本发明的主要目的是提供一种集成电路内置存储器的数据校验方法及装置,旨在既确保集成电路内置存储器中数据的正确性又避免集成电路内置存储器中数据被非法读取而导致泄密的风险。
为了达到上述目的,本发明提出一种集成电路内置存储器的数据校验方法,包括以下步骤:
烧录器将源数据写入到集成电路内置的数据校验电路中;
数据校验电路根据烧录器发送的数据校验请求从集成电路内置存储器中读取目标数据,根据所述源数据对所述目标数据进行校验运算,并输出校验结果至烧录器。
优选地,所述烧录器将源数据写入到集成电路内置的数据校验电路中的步骤之前还包括以下步骤:
烧录器向所述数据校验电路发送数据校验请求;
数据校验电路响应数据校验请求,进入等待校验状态。
优选地,所述烧录器将源数据写入到集成电路内置的数据校验电路中具体为:
烧录器从源数据的地址零开始依次把相应的源数据写入到集成电路内置的数据校验电路中。
优选地,所述数据校验电路从集成电路内置存储器中读取目标数据具体为:
数据校验电路从集成电路内置存储器中目标数据的地址零开始依次读取相应的目标数据。
优选地,所述数据校验电路根据源数据,对目标数据进行的校验运算为异或校验运算。
优选地,所述校验结果为校验错误标志位,所述数据校验电路将校验结果输出至烧录器具体为:
当异或校验运算的结果不为零时,输出至烧录器的校验错误标志位为1;
当异或校验运算的结果为零时,输出至烧录器的校验错误标志位为0。
本发明还提出一种集成电路内置存储器的数据校验装置,包括集成电路,所述集成电路内置有存储器,所述集成电路还内置有数据校验电路,所述数据校验电路用于接受烧录器写入的源数据,并根据烧录器发送的数据校验请求从集成电路内置存储器中读取目标数据,根据所述源数据对所述目标数据进行校验运算,并输出校验结果至烧录器。
优选地,所述数据校验电路包括:
数据接收模块,用于接收所述烧录器所写入的源数据;
数据读取模块,用于读取所述存储器中的目标数据;
数据校验模块,用于根据源数据,对目标数据进行异或校验运算;
校验结果输出模块,用于根据所述数据校验模块的异或校验运算情况,将相应的校验错误标志位输出至烧录器。
优选地,所述烧录器为离线烧录器或在线烧录器。
优选地,所述集成电路与所述烧录器之间的通信接口为IIC、SPI或UART中的任一种接口,或者为自定义的通信接口。
本发明提出的集成电路内置存储器的数据校验方法及装置,通过在集成电路的内部设置一数据校验电路,由该数据校验电路完成集成电路内置存储器中数据的校验运算工作,从而无需把集成电路内置存储器中的数据读出到烧录器后再与其源数据进行校验运算,从而使得本发明既保证了集成电路内置存储器中数据的正确性,又保证了集成电路内置存储器中数据的安全性。
附图说明
图1是本发明集成电路内置存储器的数据校验方法一实施例的流程示意图;
图2是本发明集成电路内置存储器的数据校验方法另一实施例的流程示意图;
图3是本发明集成电路内置存储器的数据校验方法一实施例中数据校验电路将校验结果输出至烧录器的流程示意图;
图4是本发明集成电路内置存储器的数据校验装置一实施例的电路结构示意图;
图5是本发明集成电路内置存储器的数据校验装置一实施例中数据校验电路的电路结构示意图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
以下结合说明书附图及具体实施例进一步说明本发明的技术方案。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定发明。
参照图1,图1是本发明集成电路内置存储器的数据校验方法一实施例的流程示意图,该实施例包括以下步骤:
步骤S101、烧录器将源数据写入到集成电路内置的数据校验电路中;
其中,烧录器从源数据的地址零开始依次把相应的源数据写入到集成电路内置的数据校验电路中。
步骤S102、数据校验电路根据烧录器发送的数据校验请求从集成电路内置存储器中读取目标数据,根据所述源数据对所述目标数据进行校验运算,并输出校验结果至烧录器。
其中,步骤S102具体为:数据校验电路根据烧录器发送的数据校验请求,从集成电路内置存储器中目标数据的地址零开始依次读取相应的目标数据,并根据所写入的源数据,对所读取的目标数据进行异或校验运算,异或校验运算结束后,数据校验电路将校验结果以校验错误标志位的形式输出至烧录器。
本发明集成电路内置存储器的数据校验方法,通过集成电路内置的数据校验电路完成集成电路内置存储器中数据的校验运算工作,而无需把集成电路内置存储器中的数据读出到烧录器后再与其源数据进行校验运算,从而使得本发明集成电路内置存储器的数据校验方法既保证了集成电路内置存储器中数据的正确性,又保证了集成电路内置存储器中数据的安全性。
参照图2,图2是本发明集成电路内置存储器的数据校验方法另一实施例的流程示意图,该实施例包括以下步骤:
步骤S1011、烧录器向所述数据校验电路发送数据校验请求;
步骤S1012、数据校验电路响应数据校验请求,进入等待校验状态;
集成电路内置的数据校验电路接收到烧录器发送过来的数据校验请求后依据相应的数据通信协议对该数据校验请求进行响应,进入等待校验状态,并把该等待校验状态发送给烧录器,以通知烧录器可以把源数据写入到集成电路内置的数据校验电路中。
步骤S101、烧录器将源数据写入到集成电路内置的数据校验电路中;
当烧录器接收到来自集成电路内置的数据校验电路的等待校验状态后,烧录器从源数据的地址零开始依次把相应的源数据写入到集成电路内置的数据校验电路中。
步骤S102、数据校验电路根据烧录器发送的数据校验请求从集成电路内置存储器中读取目标数据,根据所述源数据对所述目标数据进行校验运算,并输出校验结果至烧录器。
数据校验电路根据烧录器发送的数据校验请求,从集成电路内置存储器中目标数据的地址零开始依次读取相应的目标数据,并根据所写入的源数据,对所读取的目标数据进行异或校验运算,异或校验运算结束后,数据校验电路将校验结果以校验错误标志位的形式输出至烧录器。
参照图3,图3是本发明集成电路内置存储器的数据校验方法一实施例中数据校验电路将校验结果输出至烧录器的流程示意图,包括:
S201、数据校验电路根据对目标数据的异或校验运算情况,输出相应的校验错误标志位至烧录器;
S202、当异或校验运算的结果不为零时,输出至烧录器的校验错误标志位为1;
S203、当异或校验运算的结果为零时,输出至烧录器的校验错误标志位为0。
烧录器根据校验错误标志位判定集成电路内置存储器中目标数据的正确性,当校验错误标志位为零时,所写入的源数据和所读取的目标数据一致,集成电路内置存储器中的目标数据正确;当校验错误标志位不为零时,所写入的源数据和所读取的目标数据不一致,集成电路内置存储器中的目标数据有误。
参照图4,图4是本发明集成电路内置存储器的数据校验装置一实施例的电路结构示意图,本发明实施例中集成电路内置存储器的数据校验装置包括集成电路100和烧录器200,其中集成电路100内置有存储器101及数据校验电路102,烧录器200为离线烧录器或在线烧录器。
具体的,烧录器200用于向集成电路100内置的数据校验电路102发送数据校验请求,烧录器200还用于把源数据写入到集成电路100内置的数据校验电路102中;而集成电路100内置的数据校验电路102用于接收烧录器200所写入的源数据,还用于从集成电路100内置的存储器101中读取目标数据,数据校验电路102根据所写入的源数据,对所读取的目标数据进行异或校验运算,异或校验运算结束后,数据校验电路102把校验结果经集成电路100与烧录器200之间的通信接口输出给烧录器200。其中,校验结果是以校验错误标志位的形式输出给烧录器200,且本实施例中集成电路100与烧录器200之间的通信接口为IIC、SPI或UART中的任一种接口,或者为自定义的通信接口。
当集成电路100内置的数据校验电路102根据所写入的源数据,对所读取的集成电路100内置的存储器101中的目标数据的异或校验运算结果为零时,集成电路100内置的数据校验电路102输出给烧录器200的校验错误标志位为0;
当集成电路100内置的数据校验电路102根据所写入的源数据,对所读取的集成电路100内置的存储器101中的目标数据的异或校验运算结果不为零时,集成电路100内置的数据校验电路102输出给烧录器200的校验错误标志位为1。
烧录器200根据所接收的校验错误标志位判定集成电路100内置存储器101中目标数据的正确性,当烧录器200接收到的校验错误标志位为零时,则烧录器200判定集成电路100内置存储器101中的目标数据和所写入的源数据一致,集成电路100内置存储器101中的目标数据正确;当烧录器200接收到的校验错误标志位不为零时,则烧录器200判定集成电路100内置存储器101中的目标数据和所写入的源数据不一致,集成电路100内置存储器101中的目标数据有误。
本发明集成电路内置存储器的数据校验装置,由于通过在集成电路的内部设置一数据校验电路,由该数据校验电路完成对集成电路内置存储器中数据的校验运算工作,从而无需把集成电路内置存储器中的数据读出到烧录器后再与其源数据进行校验运算,从而使得本发明集成电路内置存储器的数据校验装置既保证了集成电路内置存储器中数据的正确性,又保证了集成电路内置存储器中数据的安全性。
参照图5,图5是本发明集成电路内置存储器的数据校验装置一实施例中数据校验电路的电路结构示意图,数据校验电路102包括数据接收模块1021、数据读取模块1022、数据校验模块1023及校验结果输出模块1024。
其中数据接收模块1021用于接收烧录器所写入的源数据;数据读取模块1022用于读取集成电路内置的存储器中的目标数据;数据校验模块1023用于根据所写入的源数据,对所读取的集成电路内置存储器中的目标数据进行异或校验运算;校验结果输出模块1024用于根据数据校验模块1023的异或校验运算情况,将相应的校验错误标志位输出至烧录器。
以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种集成电路内置存储器的数据校验方法,其特征在于,包括以下步骤:
烧录器将源数据写入到集成电路内置的数据校验电路中;
数据校验电路根据烧录器发送的数据校验请求从集成电路内置存储器中读取目标数据,根据所述源数据对所述目标数据进行校验运算,并输出校验结果至烧录器。
2.根据权利要求1所述的校验方法,其特征在于,所述烧录器将源数据写入到集成电路内置的数据校验电路中的步骤之前还包括以下步骤:
烧录器向所述数据校验电路发送数据校验请求;
数据校验电路响应数据校验请求,进入等待校验状态。
3.根据权利要求1或2所述的校验方法,其特征在于,所述烧录器将源数据写入到集成电路内置的数据校验电路中具体为:
烧录器从源数据的地址零开始依次把相应的源数据写入到集成电路内置的数据校验电路中。
4.根据权利要求3所述的校验方法,其特征在于,所述数据校验电路从集成电路内置存储器中读取目标数据具体为:
数据校验电路从集成电路内置存储器中目标数据的地址零开始依次读取相应的目标数据。
5.根据权利要求1所述的校验方法,其特征在于,所述数据校验电路根据源数据,对目标数据进行的校验运算为异或校验运算。
6.根据权利要求5所述的校验方法,其特征在于,所述校验结果为校验错误标志位,所述数据校验电路将校验结果输出至烧录器具体为:
当异或校验运算的结果不为零时,输出至烧录器的校验错误标志位为1;
当异或校验运算的结果为零时,输出至烧录器的校验错误标志位为0。
7.一种集成电路内置存储器的数据校验装置,包括集成电路,所述集成电路内置有存储器,其特征在于,所述集成电路还内置有数据校验电路,所述数据校验电路用于接受烧录器写入的源数据,并根据烧录器发送的数据校验请求从集成电路内置存储器中读取目标数据,根据所述源数据对所述目标数据进行校验运算,并输出校验结果至烧录器。
8.根据权利要求7所述的校验装置,其特征在于,所述数据校验电路包括:
数据接收模块,用于接收所述烧录器所写入的源数据;
数据读取模块,用于读取所述存储器中的目标数据;
数据校验模块,用于根据源数据,对目标数据进行异或校验运算;
校验结果输出模块,用于根据所述数据校验模块的异或校验运算情况,将相应的校验错误标志位输出至烧录器。
9.根据权利要求7或8所述的校验装置,其特征在于,所述烧录器为离线烧录器或在线烧录器。
10.根据权利要求7或8所述的校验装置,其特征在于,所述集成电路与所述烧录器之间的通信接口为IIC、SPI或UART中的任一种接口,或者为自定义的通信接口。
CN201110378645.5A 2011-11-24 2011-11-24 集成电路内置存储器的数据校验方法及装置 Active CN102411994B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201110378645.5A CN102411994B (zh) 2011-11-24 2011-11-24 集成电路内置存储器的数据校验方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110378645.5A CN102411994B (zh) 2011-11-24 2011-11-24 集成电路内置存储器的数据校验方法及装置

Publications (2)

Publication Number Publication Date
CN102411994A true CN102411994A (zh) 2012-04-11
CN102411994B CN102411994B (zh) 2015-01-07

Family

ID=45914029

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110378645.5A Active CN102411994B (zh) 2011-11-24 2011-11-24 集成电路内置存储器的数据校验方法及装置

Country Status (1)

Country Link
CN (1) CN102411994B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105868044A (zh) * 2016-05-13 2016-08-17 成都四象联创科技有限公司 一种不可逆存储器数据校验系统
CN106792186A (zh) * 2016-11-29 2017-05-31 青岛海信宽带多媒体技术有限公司 媒体网络终端的中间件访问控制方法和装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1677570A (zh) * 2004-03-30 2005-10-05 株式会社瑞萨科技 写入多值数据的非易失性半导体存储装置
CN1708808A (zh) * 2002-12-16 2005-12-14 国际商业机器公司 在测试期间启动存储器冗余
CN1949761A (zh) * 2005-10-13 2007-04-18 腾讯科技(深圳)有限公司 一种数据同步方法及其差分编码和解码方法
CN101013456A (zh) * 2007-01-29 2007-08-08 杭州华为三康技术有限公司 可插拔电子组件中数据存储器件及实现防伪的系统及方法
JP2007272981A (ja) * 2006-03-31 2007-10-18 Matsushita Electric Ind Co Ltd 半導体記憶装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1708808A (zh) * 2002-12-16 2005-12-14 国际商业机器公司 在测试期间启动存储器冗余
CN1677570A (zh) * 2004-03-30 2005-10-05 株式会社瑞萨科技 写入多值数据的非易失性半导体存储装置
CN1949761A (zh) * 2005-10-13 2007-04-18 腾讯科技(深圳)有限公司 一种数据同步方法及其差分编码和解码方法
JP2007272981A (ja) * 2006-03-31 2007-10-18 Matsushita Electric Ind Co Ltd 半導体記憶装置
CN101013456A (zh) * 2007-01-29 2007-08-08 杭州华为三康技术有限公司 可插拔电子组件中数据存储器件及实现防伪的系统及方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105868044A (zh) * 2016-05-13 2016-08-17 成都四象联创科技有限公司 一种不可逆存储器数据校验系统
CN106792186A (zh) * 2016-11-29 2017-05-31 青岛海信宽带多媒体技术有限公司 媒体网络终端的中间件访问控制方法和装置

Also Published As

Publication number Publication date
CN102411994B (zh) 2015-01-07

Similar Documents

Publication Publication Date Title
CN101382920A (zh) 访问控制装置、访问控制方法及访问控制程序
GB2505601A (en) Credential authentication methods and systems
CN103400062A (zh) 一种软件授权使用的方法及系统
CN110087241B (zh) 业务授权方法、设备及系统
CN101321068A (zh) 实现双重身份认证的方法及装置
CN102768851A (zh) 数据存储设备验证装置及包括连接器的数据存储设备
CN102184143B (zh) 一种存储设备数据的保护方法、装置及系统
RU2010154162A (ru) Способ и система проведения дистанционной диагностики автотранспортных средств
CN103034801A (zh) 基于模式的安全微控制器
CN101923494A (zh) 一种存储器控制器验证系统、方法及记分板
CN205451071U (zh) 机箱开盖数据自毁装置
CN102411994B (zh) 集成电路内置存储器的数据校验方法及装置
CN110321725A (zh) 一种防止篡改系统数据与时钟的方法及装置
CN103389923B (zh) 随机存储器访问总线ecc校验装置
CN102750230B (zh) 一种通用串行总线存储设备的访问控制系统及方法
CN103389924B (zh) 应用于随机存储器的ecc存储系统
CN105989316A (zh) 银行卡信息的读取方法和装置
CN105490809A (zh) 信息获取方法、装置、终端及服务器
CN103942485B (zh) 一种移动智能终端的加密器及其加密方法
CN102647415A (zh) 基于音频接口提供身份认证的方法及系统
CN102722919B (zh) 一种列车监控记录装置数据更新设备及其方法
CN103389922B (zh) 用于随机存储器的总线ecc校验系统
WO2013065939A1 (ko) Ic 칩 및 이에 대한 데이터 검증 방법
CN106571914A (zh) 一种基于otp器件的密钥管理装置
CN101674581B (zh) 一种安全无线接入私有网络的方法以及无线终端

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP03 Change of name, title or address

Address after: 518000, A building, block 9, garden city digital garden, 1079 Nanhai Road, Guangdong, Shenzhen, Nanshan District

Patentee after: Chipsea Technology (Shenzhen) Co., Ltd.

Address before: 518000 Nanshan District, Shenzhen City, Guangdong Province, 1079 Nanhai Avenue, Shekou, 9th Floor, Block A, Garden City Digital Building

Patentee before: Xinhai Science and Technology Co., Ltd., Shenzhen City

CP03 Change of name, title or address