CN103389922B - 用于随机存储器的总线ecc校验系统 - Google Patents

用于随机存储器的总线ecc校验系统 Download PDF

Info

Publication number
CN103389922B
CN103389922B CN201310316543.XA CN201310316543A CN103389922B CN 103389922 B CN103389922 B CN 103389922B CN 201310316543 A CN201310316543 A CN 201310316543A CN 103389922 B CN103389922 B CN 103389922B
Authority
CN
China
Prior art keywords
bus
ecc
random access
input end
access memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310316543.XA
Other languages
English (en)
Other versions
CN103389922A (zh
Inventor
郑茳
肖佐楠
匡启和
竺际隆
张艳丽
李利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CCore Technology Suzhou Co Ltd
Original Assignee
CCore Technology Suzhou Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CCore Technology Suzhou Co Ltd filed Critical CCore Technology Suzhou Co Ltd
Priority to CN201310316543.XA priority Critical patent/CN103389922B/zh
Publication of CN103389922A publication Critical patent/CN103389922A/zh
Application granted granted Critical
Publication of CN103389922B publication Critical patent/CN103389922B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明提供一种用于随机存储器的总线ECC校验系统,其随机存储器和总线连接器之间设有一总线ECC桥接模块,该总线ECC桥接模块包括至少2个选通寄存器、至少2个总线应答选通器、至少2个总线传输选通器和ECC控制器;总线传输选通器的第一总线输入端和ECC控制器的编码输入端均连接到总线,ECC控制器的编码输出端连接到所述总线传输选通器的第二总线输入端;所述总线应答选通器的第一应答输入端和ECC控制器的解码输入端均连接到随机存储器,ECC控制器的解码输出端连接到总线应答选通器的第二应答输入端。本发明可根据不同的应用场合灵活选择各个随机存储器是否需要ECC校验或者随机存储器内是否需要ECC校验,方便系统的扩展应用。

Description

用于随机存储器的总线ECC校验系统
技术领域
本发明涉及一种随机存储器系统,具体涉及一种用于随机存储器的总线ECC校验系统。
背景技术
受电磁干扰或工艺缺陷的影响,随机存储设备或总线传输存在一定的单Bit状态翻转错误的几率。这在汽车电子等可靠性要求极高的系统中是不能允许的。所以在可靠性要求较高的嵌入式系统中一般会在总线级加入支持纠错和检错的ECC功能。挂载在总线上的Slave可以共享ECC逻辑,而且原IP基本可以在重用的基础上得到ECC保护。
在现有的技术中,挂载在总线上的需要ECC保护的Slave是通过外挂一个ECC模块实现的,所以系统设计人员要在设计初始阶段就分配好需要ECC保护的memory区域,并将该区域映射到相应的Slave端口,在外部通过ECC模块进行保护。该方法比较不灵活,而且一旦相应的memory空间被设定为受ECC保护的区域,即使在不同的应用场合不再需要该区域的ECC保护,仍然不能重用该区域,不仅灵活性差,而且可移植性也较低,不利于系统性能的提升。
发明内容
本发明目的是提供一种用于随机存储器的总线ECC校验系统,该总线ECC校验系统可根据不同的应用场合灵活选择各个随机存储器是否需要ECC校验或者随机存储器内是否需要ECC校验,方便系统的扩展应用,且灵活实现可重用该区域,而且可移植性也好,有利于系统性能的提升。
为达到上述目的,本发明采用的技术方案是:一种用于随机存储器的总线ECC校验系统,包括主设备模块、随机存储器和位于主设备模块和随机存储器之间的总线连接器;所述随机存储器和总线连接器之间设有一总线ECC桥接模块,该总线ECC桥接模块包括至少2个选通寄存器、至少2个总线应答选通器、至少2个总线传输选通器和ECC控制器;所述总线传输选通器的第一总线输入端和ECC控制器的编码输入端均连接到所述总线连接器,所述ECC控制器的编码输出端连接到所述总线传输选通器的第二总线输入端,所述总线传输选通器的第一总线输入端用于接收来自主设备模块的存储数据,所述总线传输选通器的第二总线输入端用于接收来自ECC控制器的具有ECC校验码的编码存储数据,总线传输选通器的输出端和控制端分别连接到随机存储器和选通寄存器,所述总线传输选通器根据选通寄存器配置从而将第一总线输入端、第二总线输入端中一端数据传输给所述随机存储器;
所述总线应答选通器的第一应答输入端和ECC控制器的解码输入端均连接到所述随机存储器,所述ECC控制器的解码输出端连接到所述总线应答选通器的第二应答输入端,所述总线应答选通器的第一应答输入端用于接收来自随机存储器的存储数据,所述总线应答选通器的第二应答输入端用于接收来自ECC控制器的解码存储数据,总线应答选通器的输出端和控制端分别连接到总线连接器和选通寄存器,所述总线应答选通器根据选通寄存器配置从而将第一应答输入端、第二应答输入端中一端数据传输给所述供主设备模块读取的总线连接器;
所述选通寄存器、总线应答选通器和总线传输选通器的数目相等。
上述技术方案中的进一步改进方案如下:
1.上述方案中,所述随机存储器内分为校验数据存储区和非校验数据存储区,所述校验数据存储区用于存储经所述ECC控制器生成相应校验码的存储数据,所述非校验数据存储区用于存储来自总线的存储数据。
2.上述方案中,所述随机存储器数目至少2个,其中部分随机存储器用于存储校验数据,其余随机存储器用于存储非校验数据。
由于上述技术方案运用,本发明与现有技术相比具有下列优点和效果:
本发明用于随机存储器的总线ECC校验系统,可根据不同的应用场合灵活选择各个随机存储器是否需要ECC校验或者随机存储器内是否需要ECC校验,方便系统的扩展应用,且灵活实现可重用该区域,而且可移植性也好,有利于系统性能的提升。
附图说明
附图1为现有随机存储器的总线系统示意图;
附图2为本发明用于随机存储器的总线ECC校验系统示意图。
以上附图中:1、主设备模块;2、随机存储器;3、总线连接器;4、总线ECC桥接模块;5、选通寄存器;6、总线应答选通器;7、总线传输选通器;8、ECC控制器。
具体实施方式
下面结合附图及实施例对本发明作进一步描述:
实施例:一种用于随机存储器的总线ECC校验系统,包括主设备模块1、随机存储器2和位于主设备模块1和随机存储器2之间的总线连接器3;所述随机存储器2和总线连接器3之间设有一总线ECC桥接模块4,该总线ECC桥接模块4包括至少2个选通寄存器5、至少2个总线应答选通器6、至少2个总线传输选通器7和ECC控制器8;所述总线传输选通器7的第一总线输入端和ECC控制器的编码输入端均连接到所述总线连接器3,所述ECC控制器8的编码输出端连接到所述总线传输选通器7的第二总线输入端,所述总线传输选通器7的第一总线输入端用于接收来自主设备模块1的存储数据,所述总线传输选通器7的第二总线输入端用于接收来自ECC控制器8的具有ECC校验码的编码存储数据,总线传输选通器7的输出端和控制端分别连接到随机存储器2和选通寄存器5,所述总线传输选通器7根据选通寄存器5的配置从而将第一总线输入端、第二总线输入端中一端数据传输给所述随机存储器2;
所述总线应答选通器6的第一应答输入端和ECC控制器8的解码输入端均连接到所述随机存储器2,所述ECC控制器8的解码输出端连接到所述总线应答选通器6的第二应答输入端,所述总线应答选通器6的第一应答输入端用于接收来自随机存储器的存储数据,所述总线应答选通器6的第二应答输入端用于接收来自ECC控制器8的解码存储数据,总线应答选通器6的输出端和控制端分别连接到总线连接器3和选通寄存器5,所述总线应答选通器6根据选通寄存器5的配置从而将第一应答输入端、第二应答输入端中一端数据传输给所述供主设备模块1读取的总线连接器3;
所述选通寄存器5、总线应答选通器6和总线传输选通器7的数目相等。
上述主设备模块1可以为CPU处理单元,也可以为DMA单元等能主动发送遵循特定协议请求的模块;
上述随机存储器2内分为校验数据存储区和非校验数据存储区,所述校验数据存储区用于存储经所述ECC控制器8生成相应校验码的存储数据,所述非校验数据存储区用于存储来自总线3的存储数据。
上述随机存储器2数目至少2个,其中部分随机存储器2用于存储校验数据,其余随机存储器2用于存储非校验数据。
通过一组寄存器0~寄存器n来控制相应的n个slave即随机存储器2,是否要进行ECC保护,当寄存器n为“0”时,默认不需要对slave_n进行ECC保护;当寄存器n设为“1”时,表示需要对slave_n进行ECC保护;通过该组寄存器产生的控制信号来选通总线连接器(busmatrix)输出的slave总线传输信号;从图中可以看到,总线连接器输出的总线传输信号一路直接输入到了总线传输MUX的一个输入端,总线连接器输出的总线传输信号经过ECC编码后得到了带有ECC编码的另一路总线传输信号输入到了总线传输MUX的另外一个输入端;同理,总线应答信号也是一样,连接总线应答MUX的一路输入直接来自于slave的输出端口,另一路是slave输出的应答信号经过ECC译码后的信号;总线传输MUX和总线应答MUX的选通端是由控制寄存器0~控制寄存器n来控制的。这种总线ECC校验的特点就是将ECC模块耦合在原总线连接器中,系统可以灵活控制各个slave是否需要ECC校验,方便系统的扩展应用。
上述实施例只为说明本发明的技术构思及特点,其目的在于让熟悉此项技术的人士能够了解本发明的内容并据以实施,并不能以此限制本发明的保护范围。凡根据本发明精神实质所作的等效变化或修饰,都应涵盖在本发明的保护范围之内。

Claims (3)

1.一种用于随机存储器的总线ECC校验系统,包括主设备模块(1)、随机存储器(2)和位于主设备模块(1)和随机存储器(2)之间的总线连接器(3);其特征在于:所述随机存储器(2)和总线连接器(3)之间设有一总线ECC桥接模块(4),该总线ECC桥接模块(4)包括至少2个选通寄存器(5)、至少2个总线应答选通器(6)、至少2个总线传输选通器(7)和ECC控制器(8);所述总线传输选通器(7)的第一总线输入端和ECC控制器的编码输入端均连接到所述总线连接器(3),所述ECC控制器(8)的编码输出端连接到所述总线传输选通器(7)的第二总线输入端,所述总线传输选通器(7)的第一总线输入端用于接收来自主设备模块(1)的存储数据,所述总线传输选通器(7)的第二总线输入端用于接收来自ECC控制器(8)的具有ECC校验码的编码存储数据,总线传输选通器(7)的输出端连接到随机存储器(2),总线传输选通器(7)的控制端连接到选通寄存器(5),所述总线传输选通器(7)根据选通寄存器(5)的配置从而将第一总线输入端、第二总线输入端中一端数据传输给所述随机存储器(2);
所述总线应答选通器(6)的第一应答输入端和ECC控制器(8)的解码输入端均连接到所述随机存储器(2),所述ECC控制器(8)的解码输出端连接到所述总线应答选通器(6)的第二应答输入端,所述总线应答选通器(6)的第一应答输入端用于接收来自随机存储器的存储数据,所述总线应答选通器(6)的第二应答输入端用于接收来自ECC控制器(8)的解码存储数据,总线应答选通器(6)的输出端连接到总线连接器(3),总线应答选通器(6)的控制端连接到选通寄存器(5),所述总线应答选通器(6)根据选通寄存器(5)的配置从而将第一应答输入端、第二应答输入端中一端数据传输给总线连接器(3);
所述选通寄存器(5)、总线应答选通器(6)和总线传输选通器(7)的数目相等。
2.根据权利要求1所述的总线ECC校验系统,其特征在于:所述随机存储器(2)内分为校验数据存储区和非校验数据存储区,所述校验数据存储区用于存储经所述ECC控制器(8)生成相应ECC码的存储数据,所述非校验数据存储区用于存储来自总线连接器(3)的存储数据。
3.根据权利要求1所述的总线ECC校验系统,其特征在于:所述随机存储器(2)数目至少2个,其中部分随机存储器(2)用于存储校验数据,其余随机存储器(2)用于存储非校验数据。
CN201310316543.XA 2013-07-25 2013-07-25 用于随机存储器的总线ecc校验系统 Active CN103389922B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310316543.XA CN103389922B (zh) 2013-07-25 2013-07-25 用于随机存储器的总线ecc校验系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310316543.XA CN103389922B (zh) 2013-07-25 2013-07-25 用于随机存储器的总线ecc校验系统

Publications (2)

Publication Number Publication Date
CN103389922A CN103389922A (zh) 2013-11-13
CN103389922B true CN103389922B (zh) 2016-03-02

Family

ID=49534201

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310316543.XA Active CN103389922B (zh) 2013-07-25 2013-07-25 用于随机存储器的总线ecc校验系统

Country Status (1)

Country Link
CN (1) CN103389922B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102324769B1 (ko) 2015-06-29 2021-11-10 삼성전자주식회사 반도체 메모리 장치의 에러 정정 회로, 반도체 메모리 장치 및 이를 포함하는 메모리 시스템
CN111637914B (zh) * 2020-07-06 2022-01-18 山西省煤炭地质物探测绘院 一种基于大数据分析方法的计量数据采集、分析控制系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4201337A (en) * 1978-09-01 1980-05-06 Ncr Corporation Data processing system having error detection and correction circuits
CN1635477A (zh) * 2003-12-30 2005-07-06 中国科学院空间科学与应用研究中心 实时差错检测与纠错芯片
CN102831028A (zh) * 2012-09-07 2012-12-19 苏州国芯科技有限公司 基于数据总线的ecc纠错方法及系统

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4201337A (en) * 1978-09-01 1980-05-06 Ncr Corporation Data processing system having error detection and correction circuits
CN1635477A (zh) * 2003-12-30 2005-07-06 中国科学院空间科学与应用研究中心 实时差错检测与纠错芯片
CN102831028A (zh) * 2012-09-07 2012-12-19 苏州国芯科技有限公司 基于数据总线的ecc纠错方法及系统

Also Published As

Publication number Publication date
CN103389922A (zh) 2013-11-13

Similar Documents

Publication Publication Date Title
CN102257504B (zh) 使用captcha提问来保护可移除移动闪存存储器件的方法
US9231331B2 (en) Connector identification through proximity sensing
KR20190043540A (ko) 메모리 시스템에서의 링크 에러 정정
CN103389923B (zh) 随机存储器访问总线ecc校验装置
US9633196B2 (en) Electronic system, electronic apparatus and access authentication method thereof
CN103092798A (zh) 片上系统及总线下的访问设备的方法
CN105068955B (zh) 一种局部总线结构及数据交互方法
CN104021104A (zh) 一种基于双总线结构的协同系统及其通信方法
CN105790830A (zh) 光模块在位检测方法和装置
CN103389924B (zh) 应用于随机存储器的ecc存储系统
CN106897247B (zh) 计算系统及控制计算系统的方法
CN103389922B (zh) 用于随机存储器的总线ecc校验系统
CN103514074A (zh) Mvb网卡开发方法及平台
CN105573947B (zh) 一种基于apb总线的sd/mmc卡控制方法
TWI512475B (zh) 有助於在記憶體模組和中央處理器之間進行通信的方法及相關機器可讀儲存媒體
KR20130045894A (ko) 인터럽트 요인 관리 장치 및 인터럽트 처리 시스템
US20180181757A1 (en) Firmware loader for electronic devices
CN103838638A (zh) Fpga外挂存储器校验方法及装置
CN106571914B (zh) 一种基于otp器件的密钥管理装置
CN108038061B (zh) 一种地址分配方法及plc系统
CN103077104B (zh) 一种片上系统的验证方法、装置和系统
US20150286584A1 (en) Method and apparatus for providing memory protection
CN102411994B (zh) 集成电路内置存储器的数据校验方法及装置
CN103399829B (zh) 高可靠性随机存储系统
CN105788639A (zh) 基于eMMC的雷达数据记录仪断电续存装置及续存方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 215011 Zhuyuan Road 209, New District, Suzhou City, Jiangsu Province

Patentee after: Suzhou Guoxin Technology Co., Ltd.

Address before: 215011 Zhuyuan Road 209, New District, Suzhou City, Jiangsu Province

Patentee before: C*Core Technology (Suzhou) Co., Ltd.

CP01 Change in the name or title of a patent holder