双沟槽隔离结构的形成方法
技术领域
本发明涉及半导体制作技术领域,特别涉及一种双沟槽隔离结构的形成方法。
背景技术
以绝缘体上硅(SiliconOnInsulator,SOI)为衬底的集成电路具有低压低功耗,高速度,高集成度的特点,是半导体技术向纳米级发展的主流工艺。双极型晶体管是模拟集成电路中非常重要的器件单元,基于绝缘体上硅工艺的双极型晶体管需要使用双沟槽隔离(Dual-STI)结构,其需要特别的制作方法。现有的形成双沟槽隔离结构的方法参考附图1,1A,1B至附图5,5A,5B。
参考图1,1A,1B,其中,附图1为半导体结构的俯视图,图1A,1B分别为半导体结构在AA,BB方向的截面结构示意图;首先,提供半导体衬底,所述的半导体衬底为绝缘体上硅(SiliconOnInsulator,SOI),包括衬底硅100,以及依次位于衬底硅100上的掩埋绝缘层101,顶层硅102。所述的掩埋绝缘层101厚度例如为1500埃,顶层硅102厚度例如为1000埃。随后在所述顶层硅102上依次形成衬垫层103,硬掩膜层104,所述衬垫层103厚度例如为100埃,硬掩膜层104厚度例如为1100埃,材料例如为氮化硅。
参考图2,2A,2B,其中,附图2为半导体结构的俯视图,图2A,2B分别为半导体结构在AA,BB方向的截面结构示意图,以图案化的第一掩膜层105为掩膜,刻蚀所述硬掩膜层104,衬垫层103以及顶层硅102至暴露出掩埋绝缘层101,形成第一沟槽,所述的第一沟槽在AA,BB方向的截面形状分别为106A,106B。所述的第一沟槽深度大于1000埃。在刻蚀形成第一沟槽之后,在沟槽内有部分掩埋绝缘层101需要被过刻蚀,在第一沟槽对应位置剩余的掩埋绝缘层101的厚度例如为1300埃。
参考图3,3A,3B,其中,附图3为半导体结构的俯视图,图3A,3B分别为半导体结构在AA,BB方向的截面结构示意图,在所述的硬掩膜层上,以及第一沟槽内形成完全覆盖所述半导体结构的光刻胶层,随后,曝光,显影所述光刻胶层,形成第二掩膜层图案107,在AA方向,第一沟槽与第二掩膜层图案重叠部分里的光刻胶层被去除,形成光刻胶的开口,在图BB方向,光刻胶层被完全去除,包括第一沟槽与第二掩膜层图案重叠部分里光刻胶。
随后,以所述的第二掩膜层107为掩膜,刻蚀所述硬掩膜层,至BB方向暴露出衬垫层103,形成所述的第二沟槽。在BB方向,第二沟槽109暴露出衬垫层103,第一沟槽和第二掩膜层图案重叠部分,即光刻胶开口暴露出的掩埋绝缘层101被大部分去除,形成附图AA方向的第二沟槽108A和BB方向的108B。形成第二沟槽工艺中采用的刻蚀气体包括CHF3,由于其对SiN:SiO2的刻蚀选择比通常只是稍大于1,掩埋绝缘层101将变得很薄,例如200埃。
参考图4,4A,4B,其中,附图4为半导体结构的俯视图,图4A,4B分别为半导体结构在AA,BB方向的截面结构示意图,沿第二沟槽继续刻蚀所述衬垫层至BB方向暴露出顶层硅,最终形成的第二沟槽的深度例如为400埃。由于刻蚀剂对掩埋绝缘层101继续刻蚀,直至衬底硅100,导致SOI器件被刻穿。
参考图5,5A,5B,去除所述的光刻胶图案107,其中,附图5为半导体结构的俯视图,图5A,5B分别为半导体结构在AA,BB方向的截面结构示意图。从附图中可以看出,在AA方向和BB方向,在刻蚀形成第一沟槽和第二沟槽的工艺中被重复刻蚀的部分110A和110B,掩埋绝缘层被刻穿。
发明内容
本发明解决的问题是:在现有的双沟槽的刻蚀工艺中,在刻蚀形成第一沟槽和第二沟槽的工艺中被重复刻蚀的部分,掩埋绝缘层被刻穿的缺陷。
一种双沟槽隔离结构的形成方法,包括:提供包括衬底硅,掩埋绝缘层和顶层硅的SOI,在顶层硅上依次形成衬垫层,硬掩膜层和第一掩膜层;以图案化第一掩膜层为掩膜,刻蚀硬掩膜层,衬垫层和部分顶层硅至设定深度,形成第一开口;去除第一掩膜层,在所述硬掩膜层上以及第一开口内形成第二掩膜层,以所述第二掩膜层图案为掩膜,刻蚀部分硬掩膜层至暴露出衬垫层,形成第二开口,第二开口区域第一开口区域部分重叠;去除所述第二掩膜层;继续刻蚀所述第一开口暴露出的顶层硅至掩埋绝缘层,形成第一沟槽,第二开口也同时被刻蚀,暴露出衬垫层和顶层硅,形成第二沟槽。
采用本发明所述的双沟槽隔离结构的形成方法,避免了在形成第一沟槽和第二沟槽之后,第一沟槽和第二沟槽重叠区域的掩埋绝缘层被刻穿的缺陷。
附图说明
图1至图5为现有的双沟槽隔离工艺各步骤器件结构的俯视图;
图1A至图5A为图1至图5沿AA方向的截面结构示意图;
图1B至图5B为图1至图5沿BB方向的截面结构示意图;
图6至图11为本发明具体实施方式所述的的双沟槽隔离工艺各步骤器件结构的俯视图;
图6A至图11A为图6至图11沿AA方向的截面结构示意图;
图6B至图11B为图6至图11沿BB方向的截面结构示意图;
具体实施方式
下面结合附图对本发明的具体实施方式做详细的说明。
参考图6,6A,6B,其中,附图6为半导体结构的俯视图,图6A,6B分别为半导体结构在AA,BB方向的截面结构示意图;首先,提供半导体衬底,所述的半导体衬底为绝缘体上硅(SiliconOnInsulator,SOI),包括衬底硅200,以及依次位于衬底硅200上的掩埋绝缘层201,顶层硅202。所述的掩埋绝缘层201材料例如为氧化硅,厚度例如为1500埃,顶层硅202厚度例如为1000埃。随后在所述顶层硅202上依次形成衬垫层203,硬掩膜层204,所述衬垫层203材料例如为氧化硅,厚度例如为100埃,硬掩膜层204材料例如为氮化硅,厚度例如为1100埃。形成衬垫层203和硬掩膜层204的工艺例如为热氧化和化学气相沉积工艺。
参考图7,7A,7B,其中,附图7为半导体结构的俯视图,图7A,7B分别为半导体结构在AA,BB方向的截面结构示意图,刻蚀所述硬掩膜层204,衬垫层203以及部分顶层硅202至设定深度,形成第一开口,刻蚀之后剩余的顶层硅的厚度应为第二沟槽的最终深度,例如为400埃。刻蚀硬掩膜层,衬垫层和部分顶层硅形成第一开口的刻蚀气体包括CHF3和Cl2。
参考图8,8A,8B,其中,附图8为半导体结构的俯视图,图8A,8B分别为半导体结构在AA,BB方向的截面结构示意图,在所述的硬掩膜层204上,以及第一开口内形成完全覆盖所述半导体结构的第二掩膜层,随后,曝光,显影所述第二掩膜层,形成第二掩膜层图案207,在AA方向,第一开口与第二开口重叠部分的光刻胶层被完全去除,在图BB方向,第二开口内的光刻胶层被完全去除,包括与第一开口重叠的部分。
之后,以所述的第二掩膜层图案207为掩膜,刻蚀第二开口内,第一开口外的硬掩膜层204至暴露出衬垫层203,形成第二开口,参考附图8A,8B,第二开口与部分第一开口重叠,这就导致刻蚀形成第二开口的工艺中,第一开口和第二开口重叠部分208A,208B的顶层硅被进一步刻蚀,但未刻穿至掩埋绝缘层201,这是由于刻蚀硬掩膜层204的工艺,可以获得对于顶层硅202较好的选择比。形成第二开口工艺中采用的刻蚀气体包括CHF3,Cl2等。
参考图9,9A,9B,其中,附图9为半导体结构的俯视图,图9A,9B分别为半导体结构在AA,BB方向的截面结构示意图,去除所述的光刻胶图案207,暴露出第一开口和第二开口的。在AA方向,第一开口与第二开口重叠部分的顶层硅被过刻蚀,剩余厚度小于第二沟槽的最终深度,例如为400埃,第一开口其余部分的顶层硅仍然为400埃。在BB方向,第二开口与第一开口不重叠部分暴露至衬垫层。
参考图10,10A,10B,其中,附图10为半导体结构的俯视图,图10A,10B分别为半导体结构在AA,BB方向的截面结构示意图,继续同时刻蚀所述第一开口和第二开口,至第一开口暴露出的顶层硅被完全去除,形成第一沟槽,第二开口暴露出的衬垫层和部分顶层硅被去除,形成第二沟槽,两个沟槽同时形成,此即为自对准的方法。所述的第一沟槽的深度大于等于1000埃,优选的第一沟槽的深度为1000埃,优选的,第二沟槽的深度例如为400埃。参考附图10A,在AA方向,在第一沟槽和第二沟槽的重叠区域,被刻蚀至暴露出掩埋绝缘层,掩埋绝缘层未被刻蚀穿,剩余厚度大于1000埃。参考附图9B,在BB方向,第二沟槽中的部分顶层硅被刻蚀去除,达到设定的第二沟槽的深度,例如为400埃。
参考图11,11A,11B,其中,附图11为半导体结构的俯视图,图11A,11B分别为半导体结构在AA,BB方向的截面结构示意图,去除所述的硬掩膜层204,形成第一沟槽和第二沟槽。所述的第一沟槽的深度大于等于1000埃,优选的第一沟槽的深度为1000埃,第二沟槽的深度例如为400埃。第一沟槽和第二沟槽重叠部分被部分过刻蚀,但未刻穿掩埋绝缘层。这是由于在刻蚀第二沟槽硬掩膜层时,第一沟槽仍保留有400埃的顶层硅,而刻蚀工艺对于硬掩膜层和顶层硅的选择比较高,这部分顶层硅保护了下面的掩埋绝缘层。
虽然本发明已以较佳实施例披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。