CN102237890A - Rf数字杂散减少 - Google Patents

Rf数字杂散减少 Download PDF

Info

Publication number
CN102237890A
CN102237890A CN2011101142025A CN201110114202A CN102237890A CN 102237890 A CN102237890 A CN 102237890A CN 2011101142025 A CN2011101142025 A CN 2011101142025A CN 201110114202 A CN201110114202 A CN 201110114202A CN 102237890 A CN102237890 A CN 102237890A
Authority
CN
China
Prior art keywords
frequency
signal
local oscillator
oscillator signals
generator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011101142025A
Other languages
English (en)
Other versions
CN102237890B (zh
Inventor
文森特·菲拉特
让-罗伯特·图雷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of CN102237890A publication Critical patent/CN102237890A/zh
Application granted granted Critical
Publication of CN102237890B publication Critical patent/CN102237890B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B15/00Suppression or limitation of noise or interference
    • H04B15/02Reducing interference from electric apparatus by means located at or near the interfering apparatus
    • H04B15/04Reducing interference from electric apparatus by means located at or near the interfering apparatus the interference being caused by substantially sinusoidal oscillations, e.g. in a receiver or in a tape-recorder
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/30Circuits for homodyne or synchrodyne receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2215/00Reducing interference at the transmission system level
    • H04B2215/064Reduction of clock or synthesizer reference frequency harmonics

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Noise Elimination (AREA)
  • Transceivers (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

本申请涉及数字杂散减少,其中将杂散保持在感兴趣的选定信道的外部,示意实施例涉及一种具有数字部件(209)和模拟部件(202、203、204)的集成射频收发机电路(200),所述电路包括:射频信号接收机,包括:本地振荡器信号发生器(205)和混频器(203),本地振荡器信号发生器(205)被配置为在频率fLO处提供本地振荡器信号,混频器(203)被配置为将输入射频信号与本地振荡器信号相组合以产生中频信号;时钟信号发生器(208),被配置为在频率fDIG处产生数字时钟信号用于数字部件的操作,其中,产生本地振荡器信号和/或从中导出本地振荡器信号的基准信号,使得数字杂散位于接收机选择的频带之外。

Description

RF数字杂散减少
技术领域
本发明涉及具有混合的数字和模拟RF电路(尤其涉及基于CMOS技术的电路)的RF收发机中的杂散(spur)减少。
背景技术
现代RF收发机趋向于广泛使用针对各种功能(包括集成电路通信协议、校准算法以及调整算法)的数字设计。在集成RF收发机中,数字和模拟模块必须被设计为在同一管芯(作为同一集成电路的一部分)上共同正确工作。针对这种设计的许多约束是由于模拟部分。具体地,集成RF收发机的模拟部分的性能主要依赖于输入至模拟电路的信号质量,该质量会受到由收发机的数字部分产生的噪声的影响。任何数字换相(commutation)杂散或落入感兴趣RF频带中的寄生谱线会由模拟部分作为RF信号来处理,并且随着感兴趣的信号而被放大。上述的直接结果是不良的信噪比,导致不良的性能。
在图1中示出了集成模拟和数字RF收发机的接收机部分100的示意说明。在天线101处接收到RF信号,并且该信号由放大器102、103进行放大,通过滤波器104来限制带宽,并且使用具有本地振荡器信号LO的混频器105对带宽进行混频。所获得的中频信号的带宽由另一滤波器16来限制,并且提供IF输出信号IFout,然后将IF输出信号提高给电路的其他部分以进行解调和处理。
连同模拟部件101-106一起,接收机100还包括数字部件107,数字部件107可以包括诸如锁相环(PLL)、模数转换器(ADC)和数模转换器(DAC)之类的部件。这些数字部件易于产生寄生谱线或杂散108,寄生谱线或杂散108会在各个点处干扰模拟部件101-106。
在这种接收机中,当频率fspur处的杂散信号108或者杂散信号108的一个或多个谐波分量干扰混频器105之前的任何模块中的模拟信号时,杂散信号108还会与LO信号(具有频率fLO)混合,引起fspur-fLO频率处中频输出中的杂散。在接收机100是低外差接收机的情况下,如果利用具有带宽fbw_IF的低通滤波器106对IF频谱进行滤波,则fLO-fbw_IF至fLO范围内的任何杂散频率在输出IF信号IFout中是可见的。在低外差接收机的情况下,该范围是fLO至fLO+fbw_IF
尽管其他技术是可能的,但是集成电路设计中的面积约束以及工艺约束倾向于通常引起使用CMOS技术的数字设计的考虑。CMOS逻辑电路是不对称逻辑类型,意味着大多数换相杂散在电源或地中仍未被补偿。这通常不是具有不同逻辑类型(例如,电流型逻辑电路、发射极耦合逻辑电路或源极耦合逻辑电路)的情况,但是在这种备选类型中,集成电路所要求的面积倾向于更大。
在传统电路设计中,CMOS部分需要与集成电路的任何模拟部分隔离,使得换相杂散不会落入模拟模块中,由于这会导致不期望的放大信号。已知解决上述问题的各种隔离技术,例如,独立电源的使用、深-N阱或三阱隔离、时钟树的优化、或者进一步远离任何苛刻模拟时钟(例如压控振荡器(VCO)或低噪声放大器(LNA))放置数字部分。采用良好限定的电压策略也可以确保不存在不期望的电流回路,不期望的电流回路最终会通过PCB接线被闭合回到RF地或电源中。
然而,RF收发机有时必须处理非常小的输入功率信号,对杂散更敏感。甚至在使用上述那些隔离技术的情况下,落入模拟RF信号处理链中的数字杂散也成为问题,这是因为RF信号与杂散信号之比太大。
减少或减轻杂散的其他技术也是已知的,例如,经由FM调制器扩展时钟频率、∑Δ调制器、或利用易于扩展谐波的随机化技术。然而,这些技术本身不足以将杂散效应减少到期望水平以下。因此还需要用于减少杂散信号效应的其他技术。
发明内容
本发明的目的是解决一个或多个上述问题。
根据总体方面,本发明涉及一种具有数字部件和模拟部件的集成射频收发机电路,所述电路包括:
射频信号接收机,包括:本地振荡器信号发生器,被配置为在频率fLO处提供本地振荡器信号,以及混频器,被配置为将输入射频信号与本地振荡器信号相组合以产生中频信号;以及
时钟信号发生器,被配置为在频率fDIG处产生数字时钟信号用于数字部件的操作,
其中,产生本地振荡器信号和/或从中导出本地振荡器信号的基准信号,使得由数字部件的操作产生的杂散位于接收机选定频带的外部。
根据本发明的第一方面,提供了一种具有数字部件和模拟部件的集成射频收发机电路,所述电路包括:
射频信号接收机,包括:本地振荡器信号发生器,被配置为在频率fLO处提供本地振荡器信号,以及混频器,被配置为将输入射频信号与本地振荡器信号相组合以产生中频信号;
时钟信号发生器,被配置为在频率fDIG处产生数字时钟信号用于数字部件的操作;
其中,时钟信号发生器被配置为从本地振荡器信号中导出时钟信号,使得
Figure BSA00000488189500031
其中,N是正整数。
本发明的优点在于,通过确保任何杂散远离中频频带,来保护电路的模拟部件不受由电路的数字部件产生的杂散效应的影响。具体地,通过确保本地振荡器信号是数字时钟频率的整数倍,在整数倍处的任何数字时钟信号谐波会落在本地振荡器频率处,使得杂散信号被混合到中频信号的DC中。
电路典型地包括连接至混频器的输出的中频滤波器,以将中频信号滤波至带宽fIF_bw,其中fDIG>fIF_bw。数字时钟频率的任何较高次谐波倾向于落在中频带宽的外部,并且可以通过使用低通滤波器来滤除。
因此,本发明使得能够最小化由电路的数字部件产生的任何杂散效应,并且提高了所获得的IF信号的信噪比。
根据本发明的第二方面,提供了一种在根据第一方面的集成射频收发机电路中产生数字时钟信号的方法,所述方法包括:
本地振荡器信号发生器在fLO处产生本地振荡器信号;
将本地振荡器信号提供给混频器;
混频器将输入射频信号与本地振荡器信号相组合,以产生中频信号;
时钟信号发生器在频率fDIG处产生数字时钟信号用于数字部件的操作,
其中,通过时钟信号发生器从本地振荡器信号中导出时钟信号,使得
Figure BSA00000488189500041
其中,N是正整数。
根据本发明的第三方面,提供了一种被配置为在第一选定频带和不同的第二选定频带处接收信道的集成射频收发机电路,所述电路包括:第一和第二射频信号接收机,用于在相应的选定频带处接收信道,所述接收机包括:本地振荡器信号发生器,被配置为在频率fLO1、fLO2处提供相应的第一和第二本地振荡器信号;以及相应的第一和第二混频器,被配置为将输入射频信号与相应的本地振荡器信号相组合,以产生相应的第一和第二中频信号,所述电路还包括:
时钟信号发生器,被配置为在频率fDIG处产生数字时钟信号用于数字部件的操作,
其中时钟信号发生器被配置为从第一本地振荡器信号的倍数的分频(division)导出数字时钟信号,使得数字时钟信号的较高次谐波位于第二选定频带的外部。
优选地,第一本地振荡器信号的倍数具有比第二选定频带更高的频率。
优选地,第一和第二频带由相应的第一和第二中频滤波器来限定,第一和第二中频滤波器被配置为接收相应的第一和第二中频信号并且分别具有滤波器带宽fIF_bw
时钟信号发生器可以被配置为选择第一本地振荡器信号的倍数和第一本地振荡器信号的倍数的分频,使得对于i大于1的所有整数值
| i Mf LO 1 N - f LO 2 | > f IF _ bw
其中,MFLO1是第一本地振荡器信号的倍数的频率,N是正整数。
根据本发明的第四方面,提供了一种在根据第三方面的集成射频收发机电路中产生数字时钟信号的方法,所述方法包括:
本地振荡器信号发生器在频率fLO1、fLO2处产生第一和第二本地振荡器信号;
将第一和第二本地振荡器信号提供给相应的第一和第二混频器;
第一和第二混频器将输入射频信号与相应的本地振荡器信号相组合,以产生相应的第一和第二中频信号;
时钟信号发生器在频率fDIG处产生数字时钟信号用于数字部件的操作,
其中从第一本地振荡器信号的倍数的分频中产生数字时钟信号,使得数字时钟信号的较高次谐波位于第二选定频带的外部。
如同第一和第二方面,本发明的第三和第四的优点在于,由数字时钟信号产生的任何杂散位于感兴趣信道的外部,并且因此可以通过中频滤波器来滤除。
根据本发明的第五方面,提供了一种具有数字部件和模拟部件的集成射频收发机电路,所述电路包括:
固定频率振荡器,被配置为在频率fXTAL处产生固定频率信号;
基准信号发生器,被配置为根据固定频率信号的分频,在频率fREF处提供基准信号;
本地振荡器信号发生器,被配置为根据基准信号的倍数,提供具有频率fLO的本地振荡器信号;
射频信号接收机,包括:混频器,被配置为将输入射频信号与本地振荡器信号相结合,以产生中频信号;以及滤波器,具有滤波器带宽fif_bw,并连接至混频器的输出,
其中,基准信号发生器被配置为产生基准信号,使得基准信号的所有谐波位于本地振荡器信号频率和滤波器带宽所限定的选定频带的外部。
基准信号频率可以是
Figure BSA00000488189500051
其中R是正整数且α<1,基准信号发生器被配置为选择R+α的值,使得对于i大于1的所有正整数值 | i f XTAL R + α - f LO | > f IF _ bw
基准信号发生器可以被配置为调整α的值,使得频率
Figure BSA00000488189500062
处基准信号的较高次谐波位于选定频带的外部。
基准信号发生器可以被配置为以0与1之间的离散步长调整α的值。
在第一实施例中,基准信号发生器包括:
分频器模块和复数滤波器模块,分别被配置为接收来自固定频率振荡器的固定频率信号;以及
单边带混频器,被配置为接收来自分频器和复数滤波器模块的同相和正交输出信号,并且提供基准信号。
复数滤波器模块可以是多相滤波器模块。单边带混频器可以是谐波抑制单边带混频器。
其中,所考虑的分频器模块是第一分频器模块,复数滤波器模块是第一复数滤波器模块,以及单边带混频器是第一单边带混频器,收发机还可以包括:
第二分频器模块,被配置为接收来自固定频率振荡器的固定频率信号;
第二复数滤波器模块,被配置为根据第一单边带混频器的输出信号产生同相和正交信号;以及
第二单边带混频器,被配置为接收来自第二分频器模块和第二单边带混频器的同相和正交输出信号,并产生基准信号输出。
在第二实施例中,基准信号发生器包括:
双模量分频器模块,被配置为接收来自固定频率振荡器的固定频率信号,并且根据两个整数值N和N+1之一对固定频率信号进行分频;以及
∑Δ调制器,被配置为向分频器模块提供信号,以从每个q周期中k次选择模量值之一,使得分频器模块在频率
Figure BSA00000488189500063
处输出基准信号。
根据本发明的第六方面,提供了一种用于在根据第五方面的集成射频收发机电路中产生基准信号的方法,所述方法包括:
固定频率振荡器在频率fXTAL处产生固定频率信号;
基准信号发生器根据固定频率信号的分频,在fREF频率处提供基准信号;
本地振荡器信号发生器根据基准信号的倍数,提供具有频率fLO的本地振荡器信号;
混频器将输入射频信号与本地振荡器信号相结合,以产生中频信号;以及
滤波器将中频信号滤波至滤波器带宽fif_bw
其中,基准信号发生器产生基准信号,使得基准信号的所有谐波位于本地振荡器信号频率和滤波器带宽所限定的选定频带的外部。
本发明的第五和第六方面的优点在于,α的选择确保了基准频率的谐波不会落在RF频带(如滤波器的带宽和本地振荡器频率所限定的)的期望信道中。因此来自电路的数字部件的任何杂散会位于期望信道的外部。
附图说明
参照附图,以下通过示意示例实施例更详细描述本发明,在附图中:
图1是集成数字和模拟RF收发机的接收机部分的示意图;
图2是具有模拟和数字部件的示例单信道接收机电路的示意图;
图3是示出了本地振荡器信号与导出的数字时钟信号之间的关系的示意图;
图4是具有模拟和数字部件的示例两信道接收机电路的示意图;
图5是示出了从限定第一信道的第一本地振荡器信号的倍数中导出的数字时钟信号的范围与可能的第二信道的范围之间的比较的示意图;
图6是示出了用于根据固定频率信号产生基准信号的分频器的优选方案的示意图;
图7是示出了用于根据公共基准信号产生数字时钟信号和本地振荡器信号的电路的示意图;
图8a是基准信号发生器的第一实施例的示意图;
图8b是基准信号发生器的备选第一实施例的示意图;
图9是基准信号发生器的第二实施例的示意图;以及
图10是在图9的基准信号发生器中使用的∑Δ调制器模块的示意图。
具体实施方式
作为本发明背景技术的一部分上述已经描述了图1所示的RF接收机100。
在本文提供的示例实施例的描述中使用以下限定的术语:
fLO:在RF接收机链中提供给混频器的本地振荡器信号的频率。本地振荡器信号通常通过频率合成器输出。
fRF:输入至RF接收机的混频器的RF信号输入的频率。这与要接收的RF信号相对应。
fIF:在混频器的输出处提供的信号的频率,也被称作中频信号。如果混频器是对称的,则中频可以被限定为fLO+fRF或fRF-fIF处。然而,在一些系统中,混频器可以仅处理RF频谱的左侧或右侧。这样的混频器被称作复数混频器。
fREF:针对本地振荡器信号合成器用作精度和低噪声基准的基准信号的频率。通常,fLO=NfREF,其中N是有理数。
fDIG:用于对电路的数字分量进行计时的数字时钟信号的频率。
典型地与接收到的RF信号的频率相比,fDIG和fREF均在低频处,典型地,与GHz范围中的RF信号相比,在几十MHz的范围内。然而,由于这些是数字信号,数字信号的形式接近为方波,所获得效果是,信号的谐波能够表现出高达GHz范围的高水平,这可能在要接收的RF信号的范围内。
本发明的主要特征涉及频率fDIG或fREF与fLO之间的关系,这些关系被定义为,使得由电路的数字部件的操作产生的任何杂散对于要接收的RF信号具有减少或最小的效果。
图2示出了具有数字部件209和模拟部件201、202、203、204的集成射频收发机电路200的示意图。电路200包括射频信号接收机,射频信号接收机包括连接至输入级202的天线201,输入级202例如可以包含低噪声放大器和输入级滤波器。输入级202将RF信号提供给混频器203,混频器203将包括频率fRF的RF信号与频率fLO处的本地振荡器信号进行混频,所述本地振荡器信号由本地振荡器发生器205产生。将中频处的输出信号提供给滤波器204,滤波器204限制中频信号的带宽,并且提供输出IF信号以由电路200的其他部件进一步处理。
电路还包括基准信号发生器206,基准信号发生器206从固定频率信号源207中导出频率fREF处的基准信号,固定频率信号源207提供频率fXTAL处的信号。固定频率源207例如可以包括晶体振荡器。
在图2所示的实施例中,本地振荡器信号发生器205将频率fLO处的本地振荡器信号提供给混频器203和时钟信号发生器208,时钟信号发生器产生提供给电路200的数字部件209的频率fDIG处的时钟信号。如下所述,时钟信号发生器208和本地振荡器发生器205可以由公共电路来提供。
考虑数字时钟信号频率fDIG,这可以被选择为本地振荡器信号的子谐波,使得两个信号之间的关系限定为:
f DIG = f LO N - - - ( 1 )
其中N是正整数。
存在至少两个优点,以使数字时钟信号是本地振荡器信号的子谐波。第一优点是fDIG的第N次谐波始终在频率fLO处。因此,等同的杂散转换至混频器的中频侧上的DC,因为fIF=fLO-fLO=0Hz。典型地,由于杂散的电平非常小,对IF级的DC偏置的影响可以忽略,甚至在使用低中频的架构中也是如此。在任何情况下,在IF混频器之后使用AC耦合会去除任何这样的DC分量(假如这些DC分量是显著的)。
第二优点在于,假设数字时钟频率高于选定信道的带宽,即,fDIG>fbw_IF,那么数字时钟信号的第(N±1)次谐波落在fLO±fDIG处,并因此被混频器之后IF路径中的低通滤波器抑制。
图3示意性示出了本地振荡器信号频率fLO与数字时钟信号频率fDIG之间的关系。所示的数字时钟信号频率是fLO/Nsub限定的频率处本地振荡器信号频率的子谐波,其中Nsub是正整数。数字时钟信号的谐波将出现在fDIG的倍数处,即等于kfDIG的频率处。假设数字时钟信号频率大于选定信道的带宽fIF_bw,那么在本地振荡器信号两侧的数字时钟信号的谐波(即,在频率kfDIG处的谐波,其中k是Nsub-1和Nsub+1)将位于由本地振荡器频率和带宽fIF_bw所限定的选定信道的外部。
根据落在本发明的第二方面的实施例,集成射频收发机可以被配置为在不同频率处接收两个分离信道,如同根据落在上述本发明第一方面内的实施例,仍确保从本地振荡器信号导出的数字时钟信号不会落在两个信道内。在图4中示出了这种多信道接收机400的示例。如同图2的接收机200,多信道接收机400包括天线401、输入级402、固定频率信号发生器407、基准频率信号发生器406、本地振荡器信号发生器405、数字时钟信号发生器408和数字分量409。在这种情况下,接收机400包括第一和第二混频器403a、403b以及第一和第二中频滤波器404a、404b。混频器403a、403b具备输入射频信号fRF并且具备来自本地振荡器信号发生器405的频率fLO1,fLO2处的相应第一和第二本地振荡器信号。
数字时钟信号发生器408具备本地振荡器信号,并且从这些本地振荡器信号中导出具有频率fDIG的数字时钟信号。如果选择第一本地振荡器信号,并且根据图2的实施例导出数字时钟信号,则数字时钟信号具有fLOI/N的频率fDIG。这确保了数字时钟信号的谐波不会落在由第一本地振荡器信号限定的第一选定频带内。然而,在这种情况下,由于可以单独选择第一和第二频带,这不能确保没有谐波落在第二频带内。为了解决这个问题,可以使用以下准则来确保谐波不会落在任一选定频带内。
首先,使用乘数M来限定第一本地振荡器信号的倍数,使得MfLO1高于第二选定频带,即,具有由第二本地振荡器信号限定的信道和第二滤波器404b的带宽以上的频率。
其次,用第一本地振荡器信号的倍数除以整数N,以产生数字时钟信号,使得对于所有大于1的整数i,
| i Mf LO 1 N - f LO 2 | > f IF _ bw - - - ( 2 )
其中,fIF_bw是第二滤波器304b的带宽(典型地,与第一滤波器304a的带宽相同)。
换言之,数字时钟信号发生器308被配置为从第一本地振荡器信号的倍数的分频中导出数字时钟信号,使得数字时钟信号的较高次谐波位于第二选定频带的外部。
在图5中进一步示出了该操作原理。在正交轴上指示两个信道或流,其中流1(第一信道)在x轴上,流2(第二信道)在y轴上。在刚好大于第二选定RF信道的最大可能频率fRF2_max的频率MfLO1处示出了倍乘的第一本地振荡器频率。使用倍乘的第一本地振荡器频率来产生数字时钟频率。在图5中示出了三个不同的候选频率502a、502b、502c。这三个不同的候选频率表示应用于倍乘的第一本地振荡器频率的除数N的不同值。根据第二信道的位置(例如,可以在备选频带503a、503b、503c所指的不同位置处),一个或多个候选频率可以引起位于第二信道内的谐波。在第一备选频带503a的情况下,来自第二和第三候选频率502b、502c的谐波位于频带503a内,从而应当选择第一候选频率502a。在第二备选频带503b的情况下,来自第二和第三候选频率502b、502c的谐波位于频带之外,而来自第一候选频率502a的谐波位于频带之内,从而应当选择第二或第三候选频率502b、502c中的任一个。在第三备选频带503c的情况下,来自第三候选频率502c的谐波位于频带503c之内,从而应当选择第一或第二候选频率502b、502c中的任一个。
根据落在本发明的第三实施例中的实施例,可以使由基准信号发生器206、406(图2、4)所产生的基准信号频率fREf可编程,使得基准频率的任何谐波不会落在期望的RF频带(即,期望的信道)内。这可以由以下公式来描述:
f REF = f XTAL R + α - - - ( 3 )
其中,fXTAL是高于fREF的固定频率,R是正整数,且|α|<1。
假设|α|的两个连续值之间的步长足够小,那么能够找到针对α的值,使得对于i大于1的任何正整数,以下关系成立:
| i f XTAL R + α - f LO | > f IF _ bw - - - ( 4 )
根据该实施例,基准频率信号发生器206、406可以被配置为通过用固定频率信号发生器407在频率fXTAL处提供的固定频率信号除以分数比R+α使得上述关系对于任何ι值都成立,来产生提供给本地振荡器信号发生器205,405的基准信号。
图6示意性示出了上述实施例的原理。固定频率fXTAL用于通过分频来产生基准频率。给出α的可能范围,该范围可以从0到1,并且给出整数P的值,导出的基准频率可以在下端的
Figure BSA00000488189500123
与上端的之间变化。在αmax值与αmin值之间改变α的值允许调整基准信号,使得任何谐波位于本地振荡器信号频率fLO和中频带宽fIF_bw所指示的选定频带的外部。如果基准信号的可能频率的范围的整数倍所指示的频率范围与选定频带601交叠,则该范围的第一部分(从
Figure BSA00000488189500125
Figure BSA00000488189500126
)在选定频带的外部,而该范围的第二部分(从
Figure BSA00000488189500127
Figure BSA00000488189500128
)在选定频带601内。因此α的值应当被选择为使得α>αlim,以免来自基准信号的任何谐波落在选定频带601内。换言之,参照图2的实施例,基准信号发生器206被配置为产生基准信号,使得基准信号的所有谐波位于本地振荡器信号频率和滤波器带宽(即滤波器204所限定的带宽)所限定的选定频带之外。
图7示出了时钟信号和本地振荡器发生器700的示例实施例的示意电路,其中,时钟信号和本地振荡器发生器700等同于图2的本地振荡器信号发生器205和时钟信号发生器208,其中本地振荡器信号输出LO 701(包括同相和正交分量LO_I、LO_Q)是从1:2分频模块702a-e的序列的输出获得的,并且提供给混频器703。针对电路700的1:N分频部分的输入基准信号由压控振荡器704和预分频器705来提供。可以根据连接至1:2分频模块702a-d中的每一个的复用器707的输入选择来选择预分频的输入信号的分频次数。来自VCO 704的输入基准信号可以保持固定,这是由于电路中的所有分频器是整数分频器,使得任何获得的谐波始终落在本地振荡器信号频率fLO处。
将来自另一分频器706的时钟信号提供给电路700的数字部件709,另一分频器706接收来自1:2分频模块702a-e序列的分频信号之一作为输入,并且进一步对接收到的信号的频率进行分频。
在集成电路的典型实施例中,数字时钟信号的频率范围可以在14.5至17.5MHz的范围(即,具有10%或更少的可调整范围)内。保持小的可调整范围确保可以满足数字部件所执行的算法的任何时间常数。
分频器706与预分频器705和复用器707相结合允许使用大范围的分频值。所获得数字时钟频率可以被选择为,使得数字时钟频率与最优时钟频率之间的差最小化。
在图8a中示出了用于在频率fREF处产生基准信号的基准信号发生器206(图2)的示例实施例。晶体振荡器807将输入的固定频率信号提供给基准信号发生器电路806。将固定频率信号fXTAL提供给分频器模块802和复数滤波器(例如,PPF(多相滤波器)模块803)。复数滤波器可以通过除了多相滤波器模块803以外的装置来提供,例如使用诸如延迟锁定环(DLL)之类的相移器模块的装置,只要该模块能够根据输入信号产生I和Q信号即可。分频器和多相滤波器模块分别将同相和正交输出提供给HRM SSB(谐波抑制、单边带)混频器801。PPF模块803根据仅具有0°和180°两个相位的输入信号产生具有相对相位0°、90°、180°和270°的信号。HRM SSB混频器801在频率f1-f2处产生输出信号,并在f2-f1(其中,f2和f1是不同的输入信号频率)处不产生信号,这在仅需要单频输出的应用中是重要的。混频器801将输出信号提供给放大器804,放大器804在频率fREF处输出基准信号。在该实施例中,由于基准频率fREF通过单边带混频器401来获得,以便产生单频输出,因此通过将同相和正交信号输入I和Q交换给混频器801,可以将基准信号发生器806的输出选择为
Figure BSA00000488189500142
中的任一个,其中Nvar是分频器802所应用的整数除数。
该电路的输出频率是
Figure BSA00000488189500143
这里,根据公式(3),并且考虑R=1,则
Figure BSA00000488189500144
由于Nvar是整数,能够产生的α的值可以由该等式给出。
还提供了这种布置的备选方案以便增加α可能值的数目。例如,来自混频器801的输出信号本身能够与第二分频器(用固定频率fXTAL除以第二整数N2var)所获得另一低频信号相混频,使得新的输出频率成为
Figure BSA00000488189500145
其中,N1var是第一整数除数。这在图8b中示出,在图8b中,将来自第一混频器8011的输出提供给第二多相滤波器8032,将固定频率信号提供给第二分频器模块8022。在第二混频器8012中组合来自第二多相滤波器8032和第二分频器模块8022的输出,以在频率fREF处提供输出基准信号,该输出基准信号可以由放大器804来放大。
对上述进行延伸,可以使用m个混频器、分频器和复数滤波器的链,使得最后输出频率fREF
Figure BSA00000488189500146
给出。提供其他分频器、滤波器和混频器模块的优点在于,针对输出基准频率fREF的更多数目的值可以通过改变N1var,N2var...Nmvar的值来选择。
如图7的实施例所示,1/Nvar的分频可以通过单频分频器来执行(其中Nvar是整数),或者可以通过直接数字合成来实现,分频的结果是更接近纯正弦波的输出。因此,可以减少混频器输出处可能的谐波组合的数目,并且增强fREF的谱纯度。这在频率合成器的范围内是重要的,其中基准信号必须尽可能干净。如果多相滤波器803和分频器802的输出是正弦波,则混频器801可能不需要抑制谐波,这是由于不存在谐波,但是如果输出不是正弦波(例如,方波),则混频器801优选地是谐波抑制混频器。
从基准信号导出的数字时钟信号可以以产生本地振荡器信号的方式相同的方式来产生。条件是将fDIG保持在可接受的范围内,这既是由于在电路的数字部件中需要稳定的时间常数,也是由于针对给定技术中针对数字设计的最大可能频率。在任何情况下,fDIG可以如上在等式(1)中所定义的,即,根据本地振荡器信号的整数分频。
在图9中示出了用于在频率fREF处产生基准信号的基准信号发生器906的备选实施例。在该实施例中,通过可编程分频器908的调制,在时域中直接获得分数部分α。在该实施例中,由于引入短期抖动而引起的所产生的杂散通过合成器本身来补偿,或者在模拟域,或者在数字域。
在这种情况下,可编程分频器908是双模量分频器(dual modulusdivider),这意味着当至分频器的输入为0时,分频器除以N,当输入为1时分频器除以N+1。模量信号在输入固定频率信号fXTAL的有效边沿期间必须是稳定的。∑Δ调制器909在提供给分频器908的载波输出处产生0s和1s的比特流,输出的时间平均等于值k/2m
通过利用分频器908的输出对调制器909进行计时,在每个输出上升沿处,调制器909输出计数器的新计数目标,新计数目标为N或N+1。与分频器908的输出频率相比,调制器909的输出所占用的要更新的时间较小。
因此,平均计数为N+k/2m,并且输出频率基于k的输入值是可选的。
在图10中示出了用于驱动双模量分频器的∑Δ调制器909的示例实施例,其中,通过可编程分频器的调制,在时域中直接获得分数部分α。在该实施例中,由于引入的短期抖动而引起的所产生的杂散可以在模拟或数字域中通过合成器来补偿。
在时域中获得分数α的方式是考虑如果数字装置能够在总数为q的周期内提供被k次设置为‘1’的输出,则输出平均值为
Figure BSA00000488189500161
这样的装置被称作∑Δ(西格玛德耳塔)调制器。如图10所示,调制器909包括2输入加法器1001和寄存器1002,寄存器1002的输出被反馈至加法器1001的输入之一。在每个时钟上升沿处,加法器1001将其第一输入k与当前寄存器内容进行求和,使得reg(t+1)=reg(t)+k。由于寄存器1002具有有限数目的比特m,因此寄存器1002可以填充至2m-1。因此,如果reg(t+1)=reg*>2m-1,则寄存器1002上溢,并且寄存器1002的实际值reg(t+1)变成reg*-(2m-1)。上溢信号是调制器909的输出。可以表示为,在q=2m-1个周期之后,上溢信号k次达到‘1’,从而实现要求的时间平均。
在图9中,调制器输出连接至可编程分频器或计数器909。该计数器在上溢为‘0’时对其输入信号的N个周期进行计数,并且在上溢为‘1’时对其输入的(N+1)个周期进行计数。这意味着在计数器的q个周期期间,计数器对(N+1)计数了k次,对N计数了q-k次。因此,时间平均计数为
Figure BSA00000488189500162
尽管输入周期的总数是正确的,但是每次设置新计数(设置为N或N+1)时在分频器输出处存在突然相位跳变。那些相位跳变也被称作短期抖动。这种短期抖动可以例如通过使用PLL、数字PLL或抖动消除器在模拟或数字域中得到补偿。
其他实施例也在由所附权利要求限定的本发明的范围内。

Claims (8)

1.一种具有数字部件(209)和模拟部件(202、203、204)的集成射频收发机电路(200),所述电路包括:
射频信号接收机,包括:本地振荡器信号发生器(205)和混频器(203),本地振荡器信号发生器(205)被配置为在频率fLO处提供本地振荡器信号,混频器(203)被配置为将输入射频信号与本地振荡器信号相组合以产生中频信号;
时钟信号发生器(208),被配置为在频率fDIG处产生数字时钟信号用于数字部件的操作,
其中,时钟信号发生器(208)被配置为从本地振荡器信号导出时钟信号,使得其中N是正整数。
2.根据权利要求1所述的电路,包括:中频滤波器,连接至混频器的输出以将中频信号滤波至带宽fIF_bw,其中fDIG>fIF_bw
3.一种在根据权利要求1或2所述的集成射频收发机电路(200)中产生数字时钟信号的方法,所述方法包括:
本地振荡器信号发生器(205)在fLO处产生本地振荡器信号;
将本地振荡器信号提供给混频器(203);
混频器(203)将输入射频信号与本地振荡器信号相组合,以产生中频信号;
时钟信号发生器(208)在频率fDIG处产生数字时钟信号用于数字部件(209)的操作,
其中,通过时钟信号发生器从本地振荡器信号中导出数字时钟信号,使得
Figure FSA00000488189400012
其中,N是正整数。
4.一种集成射频收发机电路(400),被配置为在第一选定频带和不同的第二选定频带处接收信道,所述电路包括:第一和第二射频信号接收机,用于在相应的选定频带处接收信道,所述接收机包括:本地振荡器信号发生器(405),被配置为在频率fLO1、fLO2处提供相应的第一和第二本地振荡器信号;以及相应的第一和第二混频器(403a、403b),被配置为将输入射频信号与相应的本地振荡器信号相组合,以产生相应的第一和第二中频信号,所述电路还包括:
时钟信号发生器(408),被配置为在频率fDIG处产生数字时钟信号用于数字部件(409)的操作,
其中时钟信号发生器(408)被配置为从第一本地振荡器信号的倍数的分频导出数字时钟信号,使得数字时钟信号的较高次谐波位于第二选定频带的外部。
5.根据权利要求4所述的电路(400),其中,第一本地振荡器信号的倍数具有比第二选定频带更高的频率。
6.根据权利要求4或5所述的电路,其中,第一和第二频带由相应的第一和第二中频滤波器(404a、404b)来限定,所述第一和第二中频滤波器(404a、404b)被配置为接收相应的第一和第二中频信号并且分别具有滤波器带宽fIF_bw
7.根据权利要求5所述的电路,其中,时钟信号发生器(408)被配置为选择第一本地振荡器信号的倍数和第一本地振荡器信号的倍数的分频,使得对于i大于1的所有整数值
| i Mf LO 1 N - f LO 2 | > f IF _ bw
其中,MfLO1是第一本地振荡器信号的倍数的频率,N是正整数。
8.一种在权利要求4至7中任一项所述的集成射频收发机电路(400)中产生数字时钟信号的方法,所述方法包括:
本地振荡器信号发生器(405)在频率fLO1、fLO2处产生第一和第二本地振荡器信号;
将第一和第二本地振荡器信号提供给相应的第一和第二混频器(403a、403b);
第一和第二混频器(403a、403b)将输入射频信号与相应的本地振荡器信号相组合,以产生相应的第一和第二中频信号;
时钟信号发生器(408)在频率fDIG处产生数字时钟信号用于数字部件(409)的操作,
其中从第一本地振荡器信号的倍数的分频中产生数字时钟信号,使得数字时钟信号的较高次谐波位于第二选定频带的外部。
CN201110114202.5A 2010-04-30 2011-04-29 一种集成射频收发机电路及其产生数字时钟信号的方法 Active CN102237890B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP10290226.9 2010-04-30
EP10290226.9A EP2383913B1 (en) 2010-04-30 2010-04-30 RF digital spur reduction

Publications (2)

Publication Number Publication Date
CN102237890A true CN102237890A (zh) 2011-11-09
CN102237890B CN102237890B (zh) 2014-07-09

Family

ID=42760624

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110114202.5A Active CN102237890B (zh) 2010-04-30 2011-04-29 一种集成射频收发机电路及其产生数字时钟信号的方法

Country Status (3)

Country Link
US (1) US8682273B2 (zh)
EP (1) EP2383913B1 (zh)
CN (1) CN102237890B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104734906A (zh) * 2013-12-24 2015-06-24 是德科技股份有限公司 用于数字网络分析器的信号处理
CN114465632A (zh) * 2020-11-10 2022-05-10 澜至电子科技(成都)有限公司 多信道接收机及多信道接收方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2383914B1 (en) 2010-04-30 2015-01-28 Nxp B.V. RF digital spur reduction
US9112748B2 (en) * 2012-02-13 2015-08-18 Qualcomm Incorporated Reduction of small spurs in transmitters
CN106549656A (zh) * 2016-11-22 2017-03-29 章策珉 一种频率拓展器
CN107359883B (zh) * 2017-08-08 2022-11-18 歌尔股份有限公司 射频发送、接收装置、收发系统及无人机、无人机系统
WO2020051798A1 (zh) * 2018-09-12 2020-03-19 华为技术有限公司 辐射杂散信号的对消方法和装置
EP4391394A1 (en) * 2022-12-22 2024-06-26 STMicroelectronics (Grand Ouest) SAS Method for demodulating a rf signal in the presence of inband harmonic spurs

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6415001B1 (en) * 1998-12-01 2002-07-02 Conexant Systems, Inc. System and process for shared frequency source multi-band transmitters and receivers
CN1538628A (zh) * 2003-04-16 2004-10-20 �����ɷ� 集成收发器电路
CN101023577A (zh) * 2004-05-25 2007-08-22 高通股份有限公司 复合信号电路中数字噪声耦合的降低及可变中频的产生

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FI100929B (fi) * 1996-04-26 1998-03-13 Nokia Mobile Phones Ltd Menetelmä ja järjestely kellotaajuuden muodostamiseksi radiolaitteessa
WO1999049582A2 (en) * 1998-03-20 1999-09-30 Koninklijke Philips Electronics N.V. Receiver with a clock signal generator
US6192228B1 (en) 1998-09-11 2001-02-20 Conexant Systems, Inc. Method and apparatus for improving the sensitivity of an RF receiver at certain frequencies
US6999723B2 (en) * 2001-11-29 2006-02-14 Kyocera Wireless Corp. System and method for reducing the effects of clock harmonic frequencies
US7373119B2 (en) * 2002-03-07 2008-05-13 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for analog-to-digital conversion
DE10330822A1 (de) * 2003-07-08 2005-02-10 Infineon Technologies Ag Zwei-Punkt-Modulator-Anordnung sowie deren Verwendung in einer Sende- und in einer Empfangsanordnung
US7376400B2 (en) * 2003-09-25 2008-05-20 Texas Instruments Incorporated System and method for digital radio receiver
US20060274215A1 (en) 2005-06-06 2006-12-07 Chao-Wen Tseng Single-conversion integrated circuit TV tuner
US7391347B2 (en) * 2005-11-22 2008-06-24 Sigmatel, Inc. Radio receiver, system on a chip integrated circuit and methods for use therewith
US7656968B2 (en) * 2005-11-22 2010-02-02 Sigmatel, Inc. Radio receiver, system on a chip integrated circuit and methods for use therewith
US8130971B2 (en) * 2006-01-04 2012-03-06 Werner Theodore J Manually switching dual-mode hearing protector
US8160117B1 (en) * 2008-04-08 2012-04-17 Texas Instruments Incorporated Line rate spread spectrum clock generator for use in line imaging systems
US20100073052A1 (en) * 2008-09-19 2010-03-25 Samsung Electro-Mechanics Company, Ltd Fractional resolution integer-n frequency synthesizer
US8280340B2 (en) * 2009-09-01 2012-10-02 Quintic Holdings Clock generation for integrated radio frequency receivers

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6415001B1 (en) * 1998-12-01 2002-07-02 Conexant Systems, Inc. System and process for shared frequency source multi-band transmitters and receivers
CN1538628A (zh) * 2003-04-16 2004-10-20 �����ɷ� 集成收发器电路
CN101023577A (zh) * 2004-05-25 2007-08-22 高通股份有限公司 复合信号电路中数字噪声耦合的降低及可变中频的产生

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104734906A (zh) * 2013-12-24 2015-06-24 是德科技股份有限公司 用于数字网络分析器的信号处理
CN104734906B (zh) * 2013-12-24 2019-07-26 是德科技股份有限公司 用于数字网络分析器的信号处理
CN114465632A (zh) * 2020-11-10 2022-05-10 澜至电子科技(成都)有限公司 多信道接收机及多信道接收方法
CN114465632B (zh) * 2020-11-10 2023-05-16 澜至电子科技(成都)有限公司 多信道接收机及多信道接收方法

Also Published As

Publication number Publication date
CN102237890B (zh) 2014-07-09
US8682273B2 (en) 2014-03-25
EP2383913A1 (en) 2011-11-02
EP2383913B1 (en) 2013-10-23
US20110268164A1 (en) 2011-11-03

Similar Documents

Publication Publication Date Title
CN102237889B (zh) Rf数字杂散减少
CN102237890B (zh) 一种集成射频收发机电路及其产生数字时钟信号的方法
CN103490777B (zh) 低杂散频率合成器
US20090086844A1 (en) Method And System For A Programmable Local Oscillator Generator Utilizing A DDFS For Extremely High Frequencies
US7251468B2 (en) Dynamically matched mixer system with improved in-phase and quadrature (I/Q) balance and second order intercept point (IP2) performance
US7103343B2 (en) Receiver, in particular for mobile radio
CN113162617B (zh) 一种低相噪x波段频率源及其调制方法
EP1647097B1 (en) Transceiver architecture with reduced VCO-pulling sensitivity
JP2003534700A (ja) 回転周波数合成器
US20100189194A1 (en) Frequency generation circuit
CN117081583B (zh) 一种提高相位噪声的频率源
US9432236B2 (en) System for generating a calibration signal, related transceiver and method
CN211239828U (zh) 一种X波段10Hz步进低杂散频率源
JP4076558B2 (ja) Am/fmラジオ受信機およびこれに用いる局部発振回路
US20030092419A1 (en) Method and apparatus for a near-unity divider in a direct conversion communication device
US7772932B1 (en) Quadrature local oscillator generation for direct conversion radio transceiver
WO2006065031A1 (en) Signal generator for multi-band uwb
CN111355451A (zh) 一种上变频电路
TW201444296A (zh) 使用鎖相迴路之頻率合成
Wang et al. A 3–10 GHz full-band single VCO agile switching frequency generator for MB-OFDM UWB
RU70059U1 (ru) Цифровой синтезатор частот
JP2013135296A (ja) 無線送信機
JP2012049790A (ja) 送信装置及び受信装置
JPH10303776A (ja) 受信装置
JP2014072859A (ja) 信号発生装置および無線機

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant