CN102223333A - 一种差分四相相移键控解调器偏置点控制方法和装置 - Google Patents
一种差分四相相移键控解调器偏置点控制方法和装置 Download PDFInfo
- Publication number
- CN102223333A CN102223333A CN2011101572555A CN201110157255A CN102223333A CN 102223333 A CN102223333 A CN 102223333A CN 2011101572555 A CN2011101572555 A CN 2011101572555A CN 201110157255 A CN201110157255 A CN 201110157255A CN 102223333 A CN102223333 A CN 102223333A
- Authority
- CN
- China
- Prior art keywords
- road
- peak detection
- detection signal
- gain
- bias point
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/18—Phase-modulated carrier systems, i.e. using phase-shift keying
- H04L27/22—Demodulator circuits; Receiver circuits
- H04L27/223—Demodulation in the optical domain
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B10/00—Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
- H04B10/60—Receivers
- H04B10/66—Non-coherent receivers, e.g. using direct detection
- H04B10/67—Optical arrangements in the receiver
- H04B10/676—Optical arrangements in the receiver for all-optical demodulation of the input optical signal
- H04B10/677—Optical arrangements in the receiver for all-optical demodulation of the input optical signal for differentially modulated signal, e.g. DPSK signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B10/00—Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
- H04B10/60—Receivers
- H04B10/66—Non-coherent receivers, e.g. using direct detection
- H04B10/69—Electrical arrangements in the receiver
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Optical Communication System (AREA)
Abstract
本发明公开了一种DQPSK解调器偏置点控制方法和装置,涉及光相位解调技术领域。本发明公开的方法包括:在DQPSK解调器的两路偏置点上叠加周期性抖动信号后输入给双平衡接收机,对双平衡接收机输出的两路峰值检测信号依次进行低增益放大和高增益放大,根据两级放大后的两路峰值检测信号的大小变化,调整DQPSK解调器的两路偏置点位置;其中,周期性抖动信号的每个周期内包括有无抖动、负向抖动和正向抖动,在各路偏置点上叠加的抖动信号为无抖动时,调整各路峰值检测信号所要进行的高增益放大的直流偏置量,直到高增益放大后的峰值检测信号直流分量为零。本申请的技术方案提高了DQPSK解调器偏置点控制的精度,优化其解调性能。
Description
技术领域
本发明涉及DWDM(Dense Wavelength Division Multiplexing,密集波分复用)光纤传输技术中的光相位解调技术领域,特别涉及一种DQPSK(Differential Quadrature Reference Phase Shift Keying,差分四相相移键控)解调器偏置点控制方法和装置。
背景技术
近几年来,随着光传输系统速度的提高和容量的增大,以DQPSK为代表的光相位调制方法越来越受到业界的重视。DQPSK调制方法,是以光波的四个不同相位来代表不同的数据信号,因此其码元速度只有传统光幅度调制方法的一半,对于光器件的要求小了许多。此外DQPSK调制相比幅度调制还具有更加优越的色散容限和偏振模色散容限性能,更加适用于大容量、长距离的光传输系统。
在光纤通讯中,我们假设光载波可以表示为:其中E为场强,ω0为光载波的角频率,为调制相位。DQPSK调制的原理为:将要传输的信息编码于连续光比特的差分相位中,用表示,可取[0,π/2,π,3π/2]中的值。假设第k-1个光比特脉冲的相位为θ(k-1)。如果紧接下来的比特是0、0,则θ(k)=θ(k-1)+π,如果紧接下来的比特是0、1,则θ(k)=θ(k-1)+π/2;如果紧接下来的比特是1、1,则θ(k)=θ(k-1);如果紧接下来的比特是1、0,则θ(k)=θ(k-1)+3π/2。
基于上述DQPSK调制过程,DQPSK的解调原理为,通过DQPSK解调器对接收到的光信号进行解调,获得两个差分电流,这两个差分电流携带了相邻光比特的调制相位差,根据该调制相位差即可获得所传输的bit信息流。为了能够可靠地获得可以提取调制相位差的I路差分电流信号和Q路差分电流信号,进而准确地恢复出传送信息,要求解调器的I路、Q路锁定到正确的相位点上,否则就会引入额外的光信噪比代价。
目前,为了控制DQPSK解调器I路和Q路的相位偏置点,常用的控制方法是直接采集平衡接收机输出的峰值检测信号进行反馈控制。以I路偏置点的调整控制为例,其偏置点电压VI与峰值检测信号输出Ipeak之间的关系如图1上图所示。当I路的峰值检测信号调到最小值时,即可认为I路的相位偏置点已经锁定到了正确点上。为了判断I路的峰值检测信号是否已经到达最低点,可以采用图2所示的装置进行反馈控制。首先在I路的偏置点上加一个“负向——正向——负向——正向......”的dither(抖动)信号,同时将此时的I路峰值检测信号Ipeak进行放大后,输入到I路DLI(Delay LineInterferometer,延迟线干涉仪)调整控制器,设负向抖动时的I路峰值检测信号为Ipeak0,正向抖动时为Ipeak1。I路的DLI调整控制器则对Ipeak0-Ipeak1的差值进行判断,如果差值小于0,则证明I路偏置点过大,控制器则反馈将偏置点调小;如果差值大于0,则证明I路偏置点过小,控制器则反馈将偏置点调大;如果差值等于0,则可以判断I路偏置点已经锁定到正确的偏置点(及峰值检测信号最小点)上了。对于Q路偏置点的控制与之类似,此处不再累述。
发明内容
本发明所要解决的技术问题是,实现对平衡接收机峰值检测信号输出的高增益放大,从而提供一种DQPSK解调器偏置点控制方法和装置。
为了解决上述问题,本发明公开了一种差分四相相移键控(DQPSK)解调器偏置点控制方法,包括:
在DQPSK解调器的两路偏置点上分别叠加周期性抖动信号后输入给双平衡接收机,再对所述双平衡接收机输出的两路峰值检测信号依次进行低增益放大和高增益放大,根据两级放大后的两路峰值检测信号的大小变化,分别调整DQPSK解调器的两路偏置点位置;
其中,所述周期性抖动信号的每个周期内包括有无抖动、负向抖动和正向抖动,当在各路偏置点上叠加的周期性抖动信号为无抖动时,分别调整各路峰值检测信号所要进行的高增益放大的直流偏置量,直到高增益放大后的峰值检测信号直流分量为零。
较佳地,上述方法中,对两路峰值检测信号依次进行低增益放大和高增益放大指:
将两路峰值检测信号先通过低增益放大器放大,再经过高增益放大器放大。
较佳地,上述方法中,分别调整各路峰值检测信号所要进行的高增益放大的直流偏置量,直到高增益放大后的峰值检测信号直流分量为零指:
通过直流偏置归零控制器分别调整各路峰值检测信号所要经过的高增益放大器的直流偏置量控制脚,直到经过高增益放大器处理后的峰值检测信号直流分量为零。
较佳地,上述方法中,分别调整各路峰值检测信号所要进行的高增益放大的直流偏置量,直到高增益放大后的峰值检测信号直流分量为零指:
分别对各路峰值检测信号进行模数采样,并输入数字处理单元,通过所述数字处理单元调整所述高增益放大器的直流偏置量,直到经过高增益放大器处理后的峰值检测信号直流分量为零。
较佳地,上述方法中,根据两级放大后的两路峰值检测信号的大小变化,分别调整DQPSK解调器的两路偏置点位置的过程如下:
针对各路峰值检测信号,根据负向抖动时放大处理后的该路峰值检测信号与正向抖动时放大处理后的该路峰值检测信号的差值大小调整所述DQPSK解调器的该路偏置点位置。
本发明还公开了一种DQPSK解调器偏置点控制装置,包括:
信号叠加单元,在DQPSK解调器的两路偏置点上分别叠加周期性抖动信号,该抖动信号的每个周期内包括有无抖动、负向抖动和正向抖动;
双平衡接收机,对两路光信号进行光电转换,并生成两路峰值检测信号;
放大单元,包括I路放大子单元和Q路放大子单元,各路放大子单元,分别对所述双平衡接收机生成的各路峰值检测信号依次进行低增益放大和高增益放大;
控制单元,包括I路控制子单元和Q路控制子单元,各路控制子单元,分别根据各路放大单元处理后的峰值检测信号的大小变化,调整DQPSK解调器的各路偏置点位置;
其中,所述信号叠加单元在两路偏置点上叠加无抖动的抖动信号时,各路控制子单元,分别调整各路放大单元中所要进行的高增益放大的直流偏置量,直到高增益放大后的峰值检测信号直流分量为零。
较佳地,上述装置中,所述各路放大子单元采用一个低增益放大器和一个高增益放大器实现。
较佳地,上述装置中,所述各路控制子单元采用直流偏置归零控制器调整各路放大单元中高增益放大器的直流偏置量,其中,所述直流偏置归零控制器调整所述高增益放大器的直流偏置量控制脚,以调整所述高增益放大器的直流偏置量。
较佳地,上述装置中,所述各路控制子单元采用模数采样器和数字处理单元实现;
所述模数采样器,对经过该路放大子单元处理的峰值检测信号进行模数采样,并输入所述数字处理单元;
所述数字处理单元调整所述高增益放大器的直流偏置量,直到经过高增益放大器处理后的峰值检测信号直流分量为零。
较佳地,上述装置中,所述各路控制子单元,在所述信号叠加单元在该路偏置点上叠加负向抖动的抖动信号时,采样该路放大子单元处理后的峰值检测信号,在所述信号叠加单元在该路偏置点上叠加正向抖动的抖动信号时,采样该路放大子单元处理后的峰值检测信号,并根据负向抖动时采样的峰值检测信号和正向抖动时采样的峰值检测信号的差值大小调整所述DQPSK解调器的该路偏置点位置。
本申请的技术方案对双平衡接收机峰值检测信号放大电路的直流偏置做了动态控制,故可提高峰值检测信号的放大倍率,进而提高DQPSK解调器偏置点控制的精度,优化其解调性能。另外,本申请的技术方案与传统的偏置点控制方案相比,具有原理直观,实现方便快捷,易于数字化等优点。
附图说明
图1为偏置点电压与峰值检测信号之间的关系及低增益放大下的峰值检测信号输出示意图;
图2为传统的基于峰值检测信号的DQPSK解调器偏置点控制装置结构示意图;
图3为实施例1中叠加的周期性抖动信号的波形示意图;
图4为实施例1中偏置点电压与峰值检测信号之间的关系及高增益放大下的峰值检测信号输出示意图;
图5为实施例2提出的DQPSK解调器偏置点控制装置示意图;
图6为实施例3提出的DQPSK解调器偏置点控制装置示意图;
图7为实施例3中FPGA实现DC归零控制功能的流程示意图。
具体实施方式
为了使本发明的目的、技术方案和优点更加清楚明白,下文将结合附图对本发明技术方案作进一步详细说明。需要说明的是,在不冲突的前提下,本申请的实施例和实施例中的特征可以任意相互组合。
本案申请人考虑到,目前DQPSK解调器的I路和Q路的相位偏置点调整过程中,由于采集的峰值检测信号中含有直流信号,故对峰值检测信号的放大并未采用高增益放大(否则放大器会出现饱和)。而因此导致输入到DLI调整控制器的信号幅度有限,从而影响控制的精度,进而劣化DQPSK解调器的性能。针对这种情况,申请人首次想到增加可动态调整直流偏置的高增益放大处理操作,以提高控制精度,优化DQPSK调制器的接收性能。
实施例1
基于上述思想,本实施例提出一种DQPSK解调器偏置点控制方法,该方法的实现过程如下:
在DQPSK解调器的I路和Q路这两路偏置点驱动电路上分别叠加周期性抖动信号后输入给双平衡接收机,双平衡接收机对输入光信号进行解调,并生成两路峰值检测信号,然后对各路峰值检测信号依次进行低增益放大和高增益放大,根据两级放大后的各路峰值检测信号的大小变化,分别调整DQPSK解调器的各路偏置点位置;
其中,周期性抖动信号的每个周期内包括有无抖动、负向抖动和正向抖动(本实施例中的周期性抖动信号如图3所示。在其他场景中,周期性抖动信号中的无抖动、负向抖动以及正向抖动的时间先后顺序可以任意调整)。而在各路偏置点上叠加的周期性抖动信号为无抖动时,分别调整各路峰值检测信号所要进行的高增益放大的直流偏置量,直到高增益放大后的峰值检测信号直流分量为零,此时即消除了经过高增益放大的峰值检测信号中的直流信号。
而在各路偏置点上叠加的周期性拉动信号为负向抖动和正向抖动时,针对各路峰值检测信号的操作是,根据负向抖动时该路峰值检测信号与正向抖动时该路峰值检测信号的差值大小调整所述DQPSK解调器的该路偏置点位置即可。具体地,以I路峰值检测信号为例说明该调整过程,设在负向抖动时间内,经过低增益和高增益两级放大处理后的峰值检测信号为Ipeak0,在正向抖动时间内,经过低增益和高增益两级放大处理后的峰值检测信号为Ipeak1,根据Ipeak0与Ipeak1的差值大小调整I路偏置点的大小即可。其中:
当Ipeak0-Ipeak1<0时,将偏置点调小;
当Ipeak0-Ipeak1>0时,则将偏置点调大;
当Ipeak0-Ipeak1=0时,则不调整。
具体地,对各路峰值检测信号依次进行低增益放大和高增益放大可以是将各路峰值检测信号先通过一个低增益放大器放大,再经过一个高增益放大器放大。这样,当在各路偏置点上叠加的周期性抖动信号为无抖动时,通过直流偏置控制器(本实施例采用具有直流偏置功能的DC归零控制器)来调整各路峰值检测信号所要经过的高增益放大器的直流偏置量控制脚(即能够影响输出直流偏置的输入信号),即可消除高增益放大的峰值检测信号中的直流信号。图4所示即为采用了本实施例的方案后,偏置点电压与峰值检测信号之间的关系及高增益放大下的峰值检测信号输出。
还有一些方案中,依次通过低增益放大器和高增益放大器对各路峰值检测信号进行放大后,可以再对各路峰值检测信号进行模数采样,采样的峰值检测信号输入到数字处理单元(例如,现场可编程门阵列(FPGA)),由数据处理单元调整高增益放大器的直流偏置量,来消除高增益放大的峰值检测信号中的直流信号。
实施例2
本实施例提出一种DQPSK解调器偏置点控制装置,其结构如图5所示。下面介绍各部分的组成。
信号叠加单元,在DQPSK解调器的两路偏置点上分别叠加周期性抖动信号,该周期性抖动信号的每个周期内包括有无抖动、负向抖动和正向抖动。其中,在每个周期内无抖动、负向抖动和正向抖动的时间先后顺序可任意调整
本实施例中,信号叠加单元可具体地,分为I路信号叠加子单元和Q路信号叠加单元,详见图5所示。
双平衡接收机,对输入光信号进行解调,并输出可以用于DQPSK解调器偏置点控制的两路峰值检测信号;
放大单元,包括I路放大子单元和Q路放大子单元,各路放大子单元,分别对双平衡接收机生成的各路峰值检测信号依次进行低增益放大和高增益放大;
本实施例中,各路放大子单元采用一个低增益放大器和一个高增益放大器组成,如图5所示。
控制单元,包括I路控制子单元和Q路控制子单元,各路控制子单元,分别根据各路放大单元处理后的峰值检测信号的大小变化,调整DQPSK解调器的各路偏置点位置,其中,信号叠加单元在两路偏置点上叠加的周期性抖动信号为无抖动时,各路控制子单元,分别调整各路放大单元中所要进行的高增益放大的直流偏置量,直到高增益放大后的峰值检测信号直流分量为零。
本实施例中,各路控制子单元采用一个DLI调整控制器和一个DC归零控制器构成。具体地,各路控制子单元在信号叠加单元叠加无抖动的抖动信号的时间内,禁能DLI调整控制器,使能DC归零控制器,此时,使能的DC归零控制器根据经过了两级放大的峰值检测信号(此时可认为峰值检测信号为Ipeak)的大小,调整高增益放大器的直流偏置量控制脚,直到将Ipeak调整为0为止,此时即消除了高增益放大的峰值检测信号中的直流信号。而在信号叠加单元叠加“负向抖动”和“正向抖动”时间内,禁能DC归零控制器,使能DLI调整控制器,并根据负向抖动时经过放大处理的峰值检测信号(假设为Ipeak0),以及正向抖动时经过放大处理的峰值检测信号(假设为Ipeak1)的差值大小调整偏置点的位置。其中,Ipeak0-Ipeak1<0时,DLI调整控制器将偏置点调小;当Ipeak0-Ipeak1>0时,DLI调整控制器则将偏置点调大;当Ipeak0-Ipeak1=0时,DLI调整控制器则不调整。
实施例3
本实施再提供一种DQPSK解调器偏置点控制装置,其不同于实施例2之处在于,将各路控制单元集成到数字处理单元中。具体地,本实施例中的数字处理单元采用了一个FPGA芯片来实现,如图6所示。
DQPSK调制格式的输入光首先通过DQPSK解调器(601),将调制光中的调制信息解调出来,形成I路、Q路两路的光输出。以I路为例,I路的光输出EI,cos,EI,des输入到双平衡接收机(602),双平衡接收机将光信号转变为电信号,同时输出I路的峰值检测信号。该峰值检测信号经过低增益放大器(603A)和高增益放大器(604A)的两级放大,经过高增益放大后的峰值检测信号由本实施例中所采用的ADC(605A)采集进FPGA(610),由FPGA实现I路DLI调整控制和I路DC归零控制功能。另外,FPGA上还连接有两个DAC(606A、607A),通过606A可以对I路高增益放大器的直流偏置进行调整,而通过607A则可以对I路偏置点进行调整控制。
其中,FPGA实现DC归零控制功能的过程,即对高增益放大器直流偏置的控制过程,如图7所示。先利用比较器(701),将ADC(605A)采集到的高增益放大器输出值(即经过两级放大的峰值检测信号),与预设值(本实施例中预设值为0),进行比较。得到其差值ERROR,该差值经过比例放大环节(702)放大K倍,得到K*ERROR。该误差信号再输入到累加器(703),形成输出去反馈控制高增益放大器的直流偏置调整端。
本领域普通技术人员可以理解上述方法中的全部或部分步骤可通过程序来指令相关硬件完成,所述程序可以存储于计算机可读存储介质中,如只读存储器、磁盘或光盘等。可选地,上述实施例的全部或部分步骤也可以使用一个或多个集成电路来实现。相应地,上述实施例中的各模块/单元可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。本发明不限制于任何特定形式的硬件和软件的结合。
从上述实施例可以看出,本申请的技术方案对峰值检测信号进行了两级放大,且对放大电路的直流偏置做了动态控制,故可提高峰值检测信号的放大倍率,进而提高DQPSK解调器偏置点控制的精度,优化其解调性能。
以上所述,仅为本发明的较佳实例而已,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种差分四相相移键控(DQPSK)解调器偏置点控制方法,其特征在于,该方法包括:
在DQPSK解调器的两路偏置点上分别叠加周期性抖动信号后输入给双平衡接收机,再对所述双平衡接收机输出的两路峰值检测信号依次进行低增益放大和高增益放大,根据两级放大后的两路峰值检测信号的大小变化,分别调整DQPSK解调器的两路偏置点位置;
其中,所述周期性抖动信号的每个周期内包括有无抖动、负向抖动和正向抖动,当在各路偏置点上叠加的周期性抖动信号为无抖动时,分别调整各路峰值检测信号所要进行的高增益放大的直流偏置量,直到高增益放大后的峰值检测信号直流分量为零。
2.如权利要求1所述的方法,其特征在于,
对两路峰值检测信号依次进行低增益放大和高增益放大指:
将两路峰值检测信号先通过低增益放大器放大,再经过高增益放大器放大。
3.如权利要求2所述的方法,其特征在于,
分别调整各路峰值检测信号所要进行的高增益放大的直流偏置量,直到高增益放大后的峰值检测信号直流分量为零指:
通过直流偏置归零控制器分别调整各路峰值检测信号所要经过的高增益放大器的直流偏置量控制脚,直到经过高增益放大器处理后的峰值检测信号直流分量为零。
4.如权利要求2所述的方法,其特征在于,
分别调整各路峰值检测信号所要进行的高增益放大的直流偏置量,直到高增益放大后的峰值检测信号直流分量为零指:
分别对各路峰值检测信号进行模数采样,并输入数字处理单元,通过所述数字处理单元调整所述高增益放大器的直流偏置量,直到经过高增益放大器处理后的峰值检测信号直流分量为零。
5.如权利要求1至4任一项所述的方法,其特征在于,
根据两级放大后的两路峰值检测信号的大小变化,分别调整DQPSK解调器的两路偏置点位置的过程如下:
针对各路峰值检测信号,根据负向抖动时放大处理后的该路峰值检测信号与正向抖动时放大处理后的该路峰值检测信号的差值大小调整所述DQPSK解调器的该路偏置点位置。
6.一种差分四相相移键控(DQPSK)解调器偏置点控制装置,其特征在于,该装置包括:
信号叠加单元,在DQPSK解调器的两路偏置点上分别叠加周期性抖动信号,该抖动信号的每个周期内包括有无抖动、负向抖动和正向抖动;
双平衡接收机,对两路光信号进行光电转换,并生成两路峰值检测信号;
放大单元,包括I路放大子单元和Q路放大子单元,各路放大子单元,分别对所述双平衡接收机生成的各路峰值检测信号依次进行低增益放大和高增益放大;
控制单元,包括I路控制子单元和Q路控制子单元,各路控制子单元,分别根据各路放大单元处理后的峰值检测信号的大小变化,调整DQPSK解调器的各路偏置点位置;
其中,所述信号叠加单元在两路偏置点上叠加无抖动的抖动信号时,各路控制子单元,分别调整各路放大单元中所要进行的高增益放大的直流偏置量,直到高增益放大后的峰值检测信号直流分量为零。
7.如权利要求6所述的装置,其特征在于,
所述各路放大子单元采用一个低增益放大器和一个高增益放大器实现。
8.如权利要求7所述的装置,其特征在于,
所述各路控制子单元采用直流偏置归零控制器调整各路放大单元中高增益放大器的直流偏置量,其中,所述直流偏置归零控制器调整所述高增益放大器的直流偏置量控制脚,以调整所述高增益放大器的直流偏置量。
9.如权利要求7所述的装置,其特征在于,所述各路控制子单元采用模数采样器和数字处理单元实现;
所述模数采样器,对经过该路放大子单元处理的峰值检测信号进行模数采样,并输入所述数字处理单元;
所述数字处理单元调整所述高增益放大器的直流偏置量,直到经过高增益放大器处理后的峰值检测信号直流分量为零。
10.如权利要求6至9任一项所述的装置,其特征在于,
所述各路控制子单元,在所述信号叠加单元在该路偏置点上叠加负向抖动的抖动信号时,采样该路放大子单元处理后的峰值检测信号,在所述信号叠加单元在该路偏置点上叠加正向抖动的抖动信号时,采样该路放大子单元处理后的峰值检测信号,并根据负向抖动时采样的峰值检测信号和正向抖动时采样的峰值检测信号的差值大小调整所述DQPSK解调器的该路偏置点位置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2011101572555A CN102223333A (zh) | 2011-06-13 | 2011-06-13 | 一种差分四相相移键控解调器偏置点控制方法和装置 |
PCT/CN2012/072920 WO2012171383A1 (zh) | 2011-06-13 | 2012-03-23 | 一种差分四相相移键控解调器偏置点控制方法和装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2011101572555A CN102223333A (zh) | 2011-06-13 | 2011-06-13 | 一种差分四相相移键控解调器偏置点控制方法和装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102223333A true CN102223333A (zh) | 2011-10-19 |
Family
ID=44779765
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2011101572555A Pending CN102223333A (zh) | 2011-06-13 | 2011-06-13 | 一种差分四相相移键控解调器偏置点控制方法和装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN102223333A (zh) |
WO (1) | WO2012171383A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012171383A1 (zh) * | 2011-06-13 | 2012-12-20 | 中兴通讯股份有限公司 | 一种差分四相相移键控解调器偏置点控制方法和装置 |
CN105897345A (zh) * | 2016-05-27 | 2016-08-24 | 华中科技大学 | 一种差分四相相移键控的解调装置 |
CN107547140A (zh) * | 2016-06-28 | 2018-01-05 | 中兴通讯股份有限公司 | 一种光解调器偏置点的控制方法及装置 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020110956A1 (ja) * | 2018-11-29 | 2020-06-04 | 日本電気株式会社 | 光受信機及び光空間通信システム |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1430335A (zh) * | 2001-12-25 | 2003-07-16 | 株式会社东芝 | 无线接收机及无线接收方法 |
CN101043269A (zh) * | 2006-03-22 | 2007-09-26 | 富士通株式会社 | I-q正交调制发射机及其i-q路间相位偏置的监测装置和方法 |
US20080240294A1 (en) * | 2007-04-02 | 2008-10-02 | Hall Steven D | Method and system for determining and removing DC offset in communication signals |
CN101425849A (zh) * | 2007-11-01 | 2009-05-06 | 希尔纳公司 | 利用选择性注入的抖动音来实现dqpsk调制器控制的系统和方法 |
WO2009109582A1 (en) * | 2008-03-06 | 2009-09-11 | Coreoptics Inc. | Phase control circuit and method for optical receivers |
CN101977080A (zh) * | 2010-10-27 | 2011-02-16 | 中兴通讯股份有限公司 | 一种dqpsk解调器偏置点控制装置及方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4563944B2 (ja) * | 2006-01-31 | 2010-10-20 | 富士通株式会社 | 光送信器 |
CN102223333A (zh) * | 2011-06-13 | 2011-10-19 | 中兴通讯股份有限公司 | 一种差分四相相移键控解调器偏置点控制方法和装置 |
-
2011
- 2011-06-13 CN CN2011101572555A patent/CN102223333A/zh active Pending
-
2012
- 2012-03-23 WO PCT/CN2012/072920 patent/WO2012171383A1/zh active Application Filing
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1430335A (zh) * | 2001-12-25 | 2003-07-16 | 株式会社东芝 | 无线接收机及无线接收方法 |
CN101043269A (zh) * | 2006-03-22 | 2007-09-26 | 富士通株式会社 | I-q正交调制发射机及其i-q路间相位偏置的监测装置和方法 |
US20080240294A1 (en) * | 2007-04-02 | 2008-10-02 | Hall Steven D | Method and system for determining and removing DC offset in communication signals |
CN101425849A (zh) * | 2007-11-01 | 2009-05-06 | 希尔纳公司 | 利用选择性注入的抖动音来实现dqpsk调制器控制的系统和方法 |
WO2009109582A1 (en) * | 2008-03-06 | 2009-09-11 | Coreoptics Inc. | Phase control circuit and method for optical receivers |
CN101977080A (zh) * | 2010-10-27 | 2011-02-16 | 中兴通讯股份有限公司 | 一种dqpsk解调器偏置点控制装置及方法 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012171383A1 (zh) * | 2011-06-13 | 2012-12-20 | 中兴通讯股份有限公司 | 一种差分四相相移键控解调器偏置点控制方法和装置 |
CN105897345A (zh) * | 2016-05-27 | 2016-08-24 | 华中科技大学 | 一种差分四相相移键控的解调装置 |
CN105897345B (zh) * | 2016-05-27 | 2019-05-14 | 华中科技大学 | 一种差分四相相移键控的解调装置 |
CN107547140A (zh) * | 2016-06-28 | 2018-01-05 | 中兴通讯股份有限公司 | 一种光解调器偏置点的控制方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2012171383A1 (zh) | 2012-12-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN206472133U (zh) | 收发器系统 | |
JP4516501B2 (ja) | Dqpsk光受信回路 | |
EP3272038B1 (en) | Optical receivers | |
US9306780B2 (en) | Optical transmission for binary and duobinary modulation formats | |
JPH11355080A (ja) | 受信装置 | |
JP2014503153A (ja) | インタリーブされたゼロ復帰(irz)偏光分割多重(pdm)信号を生成するための装置および方法 | |
CN102223333A (zh) | 一种差分四相相移键控解调器偏置点控制方法和装置 | |
US7643761B2 (en) | Method and apparatus for processing optical duobinary signals | |
WO2009109582A1 (en) | Phase control circuit and method for optical receivers | |
WO2008072476A1 (ja) | 光受信装置および光受信方法 | |
Vanhoecke et al. | Segmented optical transmitter comprising a CMOS driver array and an InP IQ-MZM for advanced modulation formats | |
CN108491016B (zh) | 一种无扰动的电光调制器的最佳工作点控制装置及方法 | |
US7436882B2 (en) | Decision feedback equalizer and clock and data recovery circuit for high speed applications | |
US7421213B2 (en) | Optical receiver control device with a switchable bandwidth | |
US20080175602A1 (en) | Optical Reception Device | |
US9319147B2 (en) | Optical receiver for quadrature-phase-shift-keying and quadrature-duobinary signals | |
JP2005287019A (ja) | 光ファイバ通信リンク用の低電力低ジッタ光受信器 | |
US9794001B2 (en) | Optical receiver with multiple transimpedance amplifiers | |
WO2009076836A1 (zh) | 一种光中继系统和方法 | |
KR101347294B1 (ko) | 차동 사분위상 천이방식의 광 신호 수신장치 및 위상 오프셋 제어 방법 | |
US11012265B1 (en) | Systems and methods for relative intensity noise cancelation | |
US9369264B2 (en) | Method and apparatus of algorithm for coherent receivers with M-QAM modulation format | |
US7088174B2 (en) | Offset cancellation and slice adjust amplifier circuit | |
US9025969B2 (en) | Method with improved phase robustness in coherent detected optical system | |
US10097277B2 (en) | Optical modulator bias locking |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20111019 |