CN102097932B - 电荷泵装置与方法 - Google Patents
电荷泵装置与方法 Download PDFInfo
- Publication number
- CN102097932B CN102097932B CN201010587869.2A CN201010587869A CN102097932B CN 102097932 B CN102097932 B CN 102097932B CN 201010587869 A CN201010587869 A CN 201010587869A CN 102097932 B CN102097932 B CN 102097932B
- Authority
- CN
- China
- Prior art keywords
- output
- current
- current sensor
- charge pump
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/06—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
- H02M3/07—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0045—Converters combining the concepts of switch-mode regulation and linear regulation, e.g. linear pre-regulator to switching converter, linear and switching converter in parallel, same converter or same transistor operating either in linear or switching mode
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Dc-Dc Converters (AREA)
Abstract
本发明的一实施例提供了一种电荷泵装置与方法。该装置包含一电荷泵、一电容负载、一电流源、一电流传感器、及一反馈网络。该电荷泵用以接收表示相位侦测结果的一相位信号,且输出一电流以流经一内部节点与一输出节点之间。电容负载用以在输出节点进行分流。电流源依据一偏压的控制输出一补偿电流至输出节点。电流传感器设于内部节点与输出节点间,用以感测电流。反馈网络用以依据电流传感器输出的感测电流产生该偏压。
Description
技术领域
本发明关于一种电荷泵装置与方法。
背景技术
在许多的应用中,锁相回路是一重要的装置。锁相回路接收一参考频率且因此产生一锁定参考频率的输出频率。锁相回路一般包含有一控制器与一控制振荡器。控制振荡器输出一输出频率,且该输出频率的频率由该控制器产生的一控制信号控制。输出频率一般以一整数N除频,以产生一降频频率。控制器根据侦测出的参考频率与降频频率的相位差来产生该控制信号。因此,参考频率的频率可由闭回路的方式来控制,而最小化参考频率与降频频率的相位差,并且于稳态时,输出频率可锁定参考频率的相位。
一般锁相回路的控制器包含一相位侦测器与一滤波器。相位侦测器接收该参考频率与该降频频率,且输出一侦测输出信号。其中侦测输出信号用以表示参考频率与降频频率的相位差。滤波器接收并将侦测输出信号转换为控制信号,以控制控制振荡器。
一般锁相回路的相位侦测器包含一相位频率侦测器与一电荷泵电路。而上述侦测输出信号为一电流模式信号(current-mode signal)。滤波器作为电荷泵电路的电容负载,有效地滤波并将电流模式的侦测输出信号转换为电压模式控制信号,以控制一压控振荡器。现今的锁相回路通常以互补金氧半导体(CMOS)集成电路实施。在深次微米互补金氧半集成电路(deepsubmicron CMOS integrated circuit),短信道长度的高速装置容易产生泄漏电荷,详细地说,即电容负载容易有泄漏电荷,其原因为使用易泄漏的金氧半晶体管(MOS)作为电容,或是以容易泄漏的金氧半晶体管作为接口。此泄漏电荷会使电容负载的相位侦测产生错误(error),而导致电压模式控制信号的错误,造成输出频率的相位/频率错误。输出频率相位频率的错误,一般称为频率抖动(clock jitter)。
因此,如何减少电荷泵电容负载的泄漏电荷所引起的频率抖动实为一即须克服的问题。
发明内容
本发明的目的之一,在于提供一种电荷泵装置与方法,其可减缓电荷泵电容负载泄漏电荷的问题。
本发明的一实施例提供了一种电荷泵装置,包含一电荷泵、一电容负载、一电流源、一电流传感器、及一反馈网络。该电荷泵用以接收表示相位侦测结果的一相位信号,且输出一电流以流经一内部节点与一输出节点之间。电容负载用以在输出节点进行分流。电流源依据一偏压的控制输出一补偿电流至输出节点。电流传感器设于内部节点与输出节点间,用以感测电流。反馈网络用以依据电流传感器输出的感测电流产生该偏压。
本发明的一实施例提供了一种电荷泵控制方法,包含下列步骤:首先,接收一表示相位侦测结果的相位信号。利用一电荷泵转换相位信号至一电流信号。传送电流信号至一电容负载。利用一电流传感器侦测该电流信号。依据一控制电压提供一补偿电流至该电容负载。依据电流传感器的输出调整一反馈网络提供的控制电压。
本发明的实施例利用虚拟分流电路补偿电容负载的泄漏电荷,从而可达到减少频率抖动的效果。
附图说明
图1为示出本发明一实施例的电路的示意图。
主要组件符号说明
100电路 110电荷泵
120电容负载 130虚拟分流电路
140电流传感器 150反馈网络
160补偿网络
具体实施方式
以下参考附图详细说明本发明的实施例,各个实施例皆可实施。另外,众所知悉的细节不再重复显示或赘述,以避免模糊本发明的重点。各实施例不需相互排他,也可与其它一个或多个相结合成为本发明的实施例。以下的说明将举出本发明的数个示范的实施例,本领域技术人员应可理解,本发明可采用各种可能的方式实施,并不限于下列示范的实施例或实施例中的特征。
本发明的一实施例公开了一种装置,该装置包含一电荷泵、一电容负载、一电流源、及一反馈网络(feedback network)。该电荷泵用以接收一表示相位侦测结果的相位信号,且输出一流经内部节点与输出节点间的一电流。电容负载设于输出节点用以进行分流(shunt)。电流源由一偏压控制,用以输出一补偿电流至输出节点。电流传感器设于内部节点与输出节点间,用以感测电流。反馈网络用以依据电流传感器的输出产生该偏压。
本发明的一实施例公开了一种方法,该方法包含下列步骤:首先,接收一表示相位侦测结果的相位信号。利用一电荷泵转换相位信号成为电流信号。传输电流信号至一电容负载。利用一电流传感器侦测电流信号。依据控制电压使补偿电流流入电容负载。之后,利用反馈网络依据电流传感器的输出调整控制电压。
图1示出本发明一实施例的电路100。电路100包含一电荷泵110、一电容负载120、虚拟分流电路(fictitious shunt circuit)130、一电流传感器140、一反馈网络150、及一补偿网络160。
电荷泵110用以接收一相位信号,且输出一电流信号IOUT至节点105。一实施例,相位信号可包含一第一逻辑信号UP与一第二逻辑信号DN。
电容负载120包含有一电容CL,用以接收电流信号IOUT并将电流信号IOUT转换为输出电压VOUT以输出至输出节点107。
电流传感器140设于内部节点105与输出节点107之间,用以感测电流信号IOUT。一实施例中,电流传感器可用一电阻RS实施。
补偿网络160用以提供补偿电流IC至输出节点107。一实施例中,补偿网络可用一PMOS晶体管M1实施,依据偏压VBP提供补偿电流IC至输出节点107。
反馈网络150用以产生偏压VBP。一实施例中,反馈网络150可采用一运算放大器152挂载一集成电路电容(integrating capacitor)CI来实施。于此,标号VDD代表一可提供实质上恒定大小的第一电压的节点(通常可为电源供应器的输出),而标号VSS代表一可提供实质上恒定大小的第二电压的节点(通常可指“接地”)。
以下说明仅为示例说明,本发明并不限于此。本发明图1的装置可包含虚拟分流电路(fictitious shunt circuit)130,虚拟分流电路130包含一设于输出节点107的负载电阻RL,该负载电阻RL可作为一等效电路用以仿真电容负载120的充电泄漏现象。须注意地,本发明中是一虚拟分流电路,若于一实施例的实际电路的输出节点特意加入实质的(real)分流电路例如电路130可能会对电路造成影响。
本发明的原理详述如下:
于锁相回路的一实施例中,电路100接收相位信号(包含逻辑信号UP与DN)作为先前相位侦测(未图示)的一时序(timing)侦测结果,且输出用以控制后续压控振荡器(未图示)的输出电压VOUT。压控振荡器的输出频率的时序是借由与一参考频率(通常由晶体振荡器提供)比较而由先前的相位侦测器(未图示)侦测出。当压控振荡器的一输出频率频率过高,则输出频率的时序通常会超前,如此,将引起第二逻辑信号DN操作地更频繁,导致输出电压VOUT降低,进而使输出频率的频率降低。而当压控振荡器的输出频率的频率太低,则输出频率的时序通常会落后,如此,将引起第一逻辑信号UP操作地更频繁,导致输出电压VOUT的提高,进而使输出频率的频率提高。依此闭回路的方式,输出电压VOUT将被调整并设定至一数值,以使输出频率的频率不会太高或太低,而达到适当的频率。对于稳态,输出电压VOUT须设定至稳定,且会符合下列状态:
<IOUT+IC-IL>=0 (1)
其中,<·>表示一统计平均数(statistical mean)。方程式(1)表示流过节点107的平均净值电流(mean net current)须为零,否则输出电压VOUT无法达至稳态。假若电流IOUT的平均值为正(positive),电流传感器140将更频繁地感测到正电流,引起反馈网络150逐渐降低偏压VBP,而导致补偿电流IC的增加,亦即使输出电压VOUT提高。如此,将导致输出频率的频率提高且造成时序超前(earlier timing),结果第二逻辑信号DN操作的更频繁,使得电流IOUT的平均值降低。而若电流IOUT的平均值为负(negative),则电流传感器140将更频繁地感测到负电流,引起反馈网络150逐渐提高偏压VBP,导致补偿电流IC逐渐降低,且输出电压VOUT亦降低,如此,将使输出频率的频率降低且造成时序落后(later timing),结果第一逻辑信号UP操作地更频繁,使得电流IOUT的平均值增加(但是因为电流IOUT为负,因此电流IOUT平均值取绝对值后的大小是变小的)。上述任一状况中,锁相回路均会作出反应以降低电流IOUT平均值的绝对值。对于稳态,电流IOUT的平均值必须为零,否则偏压VBP将会持续增加或持续降低。带入<IOUT>=0至方程式(1),可得到
IC-IL=0 (2)
也就是,泄漏电流IL可完全地由补偿电流IC补偿。依此方式,泄漏电流的不利影响即可减缓。
然而,为确定系统能正确运作,于实务上须选择具有足够大电容值的集成电路电容CI,这样偏压VBP的调整才会比锁相回路调整输出电压VOUT慢(否则锁相回路可能会出现不稳定的状况)。
一实施例中,电荷泵110包含一电流源I1、一电流槽(电流沉,currentsink)I2、一第一开关S1、一第二开关S2。当第一逻辑信号UP驱动,电流源I1传送电流至内部节点105。当第二逻辑信号DN驱动,电流槽I2将电流自节点105排出(drain)。
在另一实施例中,电容负载120可包含一串联的电阻与电容。
在电路100的实施例中,假设电容负载120作为一独立电路(stand-alone circuit),朝向VSS产生泄漏电流,因此等效电路130包含一电阻在电容负载与VSS间分流,且因此补偿网络160必须提供电流至电容负载的输出以补偿电荷泄漏。然而,依据实务上,电容负载120可能作为一独立电路,并朝向VDD产生泄漏。于此状况,等效电路130须设置一电阻在电容负载120与VDD间以进行分流,且因此补偿网络160须自电容负载120排出(drain)电流。此种设计,可借由将PMOS晶体管M1换为NMOS晶体管来实现。当然,本领域技术人员可依据其需求自行改变等效电路的细节,且均应落入本发明的申请专利范围。
以上虽以实施例说明本发明,但并不因此限定本发明的范围,只要不脱离本发明的要旨达到相同目标,本领域技术人员可进行各种变形或变更,均应落入本发明的保护范围。
Claims (20)
1.一种电荷泵装置,包含:
一电荷泵,用以接收表示相位侦测结果的一相位信号,且输出一电流以流经一内部节点与一输出节点之间;
一电容负载,用以在所述输出节点进行分流;
一电流源,依据一偏压的控制输出一补偿电流至所述输出节点;
一电流传感器,设于所述内部节点与所述输出节点间,用以感测电流;以及
一反馈网络,用以依据所述电流传感器输出的感测电流产生所述偏压。
2.根据权利要求1所述的装置,其中所述相位信号包含一第一逻辑信号与一第二逻辑信号。
3.根据权利要求2所述的装置,其中所述电荷泵包含一电流源与一电流槽(current sink)。
4.根据权利要求3所述的装置,其中所述电荷泵还包含:
一第一开关,耦接于所述电流源与所述内部节点间,由所述第一逻辑信号控制;以及
一第二开关,耦接于所述电流槽与所述内部节点间,由所述第二逻辑信号控制。
5.根据权利要求1所述的装置,其中所述电流传感器包含一电阻。
6.根据权利要求5所述的装置,其中所述电流传感器的输出为所述电阻的第一端与第二端的一电压差。
7.根据权利要求1所述的装置,其中所述反馈网络包含一运算放大器,用以接收所述电流传感器的输出,且放大所述电流传感器的输出以产生所述偏压。
8.根据权利要求7所述的装置,其中所述运算放大器的输出端连接用以储存(holding)所述偏压的集成电路电容。
9.根据权利要求1所述的装置,其中所述输出节点的一电压用以控制一时序装置的时序。
10.根据权利要求9所述的装置,其中所述相位信号表示侦测所述时序装置的时序的侦测结果。
11.一种电荷泵控制方法,包含:
接收一表示相位侦测结果的相位信号;
利用一电荷泵转换所述相位信号至一电流信号;
传送所述电流信号至一电容负载;
利用一电流传感器侦测所述电流信号;
依据一控制电压提供一补偿电流至所述电容负载;以及
依据所述电流传感器的输出调整一反馈网络提供的所述控制电压。
12.根据权利要求11所述的方法,其中所述相位信号包含一第一逻辑信号与一第二逻辑信号。
13.根据权利要求12所述的方法,其中所述电荷泵包含一电流源与一电流槽(current sink)。
14.根据权利要求13所述的方法,其中所述电荷泵还包含:
一第一开关,耦接于所述电流源与内部节点间,由所述第一逻辑信号控制;以及
一第二开关,耦接于所述电流槽与所述内部节点间,由所述第二逻辑信号控制。
15.根据权利要求11所述的方法,其中所述电流传感器包含一电阻。
16.根据权利要求15所述的方法,其中所述电流传感器的输出为所述电阻的第一端与第二端的一电压差。
17.根据权利要求11所述的方法,其中所述反馈网络包含一运算放大器,用以接收所述电流传感器的输出,且放大所述电流传感器的输出以产生偏压。
18.根据权利要求17所述的方法,其中所述运算放大器的输出端连接用以储存(holding)所述偏压的集成电路电容。
19.根据权利要求11所述的方法,其中所述电流传感器的输出节点的一电压用以控制一时序装置的时序。
20.根据权利要求19所述的方法,其中所述相位信号表示侦测所述时序装置的时序的侦测结果。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US28633809P | 2009-12-14 | 2009-12-14 | |
US61/286,338 | 2009-12-14 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102097932A CN102097932A (zh) | 2011-06-15 |
CN102097932B true CN102097932B (zh) | 2014-04-23 |
Family
ID=44130839
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201010587869.2A Active CN102097932B (zh) | 2009-12-14 | 2010-12-14 | 电荷泵装置与方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9570975B2 (zh) |
CN (1) | CN102097932B (zh) |
TW (1) | TWI509960B (zh) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI411208B (zh) * | 2009-12-14 | 2013-10-01 | Realtek Semiconductor Corp | 電荷幫浦裝置及其方法 |
US8415999B2 (en) * | 2010-07-28 | 2013-04-09 | International Business Machines Corporation | High frequency quadrature PLL circuit and method |
TWI469525B (zh) * | 2011-06-22 | 2015-01-11 | Realtek Semiconductor Corp | 具有電荷洩漏補償之電荷泵裝置及其方法 |
US8581647B2 (en) * | 2011-11-10 | 2013-11-12 | Qualcomm Incorporated | System and method of stabilizing charge pump node voltage levels |
US9166607B2 (en) | 2012-03-01 | 2015-10-20 | Qualcomm Incorporated | Capacitor leakage compensation for PLL loop filter capacitor |
JP6072480B2 (ja) * | 2012-09-19 | 2017-02-01 | サイプレス セミコンダクター コーポレーション | 調整装置、および調整方法 |
US9099916B2 (en) | 2013-01-02 | 2015-08-04 | Tci, Llc | Paralleling of active filters with independent controls |
US9172381B2 (en) * | 2013-03-15 | 2015-10-27 | Hittite Microwave Corporation | Fast turn on system for a synthesized source signal |
KR102054368B1 (ko) | 2013-09-09 | 2019-12-11 | 삼성디스플레이 주식회사 | 표시장치 및 그 구동 방법 |
KR102527676B1 (ko) * | 2018-07-13 | 2023-05-03 | 삼성전자주식회사 | 위상 고정 루프 회로 |
US11067608B2 (en) * | 2019-06-14 | 2021-07-20 | Novatek Microelectronics Corp. | Current sensor and frequency compensation method thereof |
US10790007B1 (en) * | 2019-11-22 | 2020-09-29 | Winbond Electronics Corp. | Memory device and method for assiting read operation |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6064243A (en) * | 1997-05-20 | 2000-05-16 | Fujitsu Limited | Current switch and PLL in which it is used |
US6208216B1 (en) * | 1998-09-28 | 2001-03-27 | Mikko J. Nasila | Phase-locked-loop pulse-width modulation system |
CN1490935A (zh) * | 2002-10-14 | 2004-04-21 | 联发科技股份有限公司 | 回路滤波器及其补偿电流调整方法 |
CN101106375A (zh) * | 2006-07-10 | 2008-01-16 | 联发科技股份有限公司 | 锁相回路装置以及电流补偿方法 |
CN101443997A (zh) * | 2006-11-30 | 2009-05-27 | 松下电器产业株式会社 | 运算放大器 |
CN101588178A (zh) * | 2008-05-23 | 2009-11-25 | 中芯国际集成电路制造(上海)有限公司 | 自偏置锁相环 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7002418B2 (en) * | 2004-05-07 | 2006-02-21 | Lattice Semiconductor Corporation | Control signal generation for a low jitter switched-capacitor frequency synthesizer |
US7288976B2 (en) * | 2006-03-31 | 2007-10-30 | Realtek Semiconductor Corp. | Charge pump circuit and method thereof |
US7668279B1 (en) * | 2006-06-30 | 2010-02-23 | Cirrus Logic, Inc. | Signal processing system with low bandwidth phase-locked loop |
JP4629648B2 (ja) * | 2006-11-28 | 2011-02-09 | ザインエレクトロニクス株式会社 | コンパレータ方式dc−dcコンバータ |
US7564280B2 (en) * | 2006-11-30 | 2009-07-21 | Broadcom Corporation | Phase locked loop with small size and improved performance |
US7960997B2 (en) * | 2007-08-08 | 2011-06-14 | Advanced Analogic Technologies, Inc. | Cascode current sensor for discrete power semiconductor devices |
-
2010
- 2010-12-14 TW TW099143616A patent/TWI509960B/zh active
- 2010-12-14 US US12/967,108 patent/US9570975B2/en active Active
- 2010-12-14 CN CN201010587869.2A patent/CN102097932B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6064243A (en) * | 1997-05-20 | 2000-05-16 | Fujitsu Limited | Current switch and PLL in which it is used |
US6208216B1 (en) * | 1998-09-28 | 2001-03-27 | Mikko J. Nasila | Phase-locked-loop pulse-width modulation system |
CN1490935A (zh) * | 2002-10-14 | 2004-04-21 | 联发科技股份有限公司 | 回路滤波器及其补偿电流调整方法 |
CN101106375A (zh) * | 2006-07-10 | 2008-01-16 | 联发科技股份有限公司 | 锁相回路装置以及电流补偿方法 |
CN101443997A (zh) * | 2006-11-30 | 2009-05-27 | 松下电器产业株式会社 | 运算放大器 |
CN101588178A (zh) * | 2008-05-23 | 2009-11-25 | 中芯国际集成电路制造(上海)有限公司 | 自偏置锁相环 |
Also Published As
Publication number | Publication date |
---|---|
TW201136117A (en) | 2011-10-16 |
CN102097932A (zh) | 2011-06-15 |
TWI509960B (zh) | 2015-11-21 |
US9570975B2 (en) | 2017-02-14 |
US20110140767A1 (en) | 2011-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102097932B (zh) | 电荷泵装置与方法 | |
US6586976B2 (en) | Charge pump circuit for improving switching characteristics and reducing leakage current and phase locked loop having the same | |
CN102163914B (zh) | 具有电荷泵电路的集成电路及操作该集成电路的方法 | |
US7397296B1 (en) | Power supply detection circuit biased by multiple power supply voltages for controlling a signal driver circuit | |
CN101420136B (zh) | 频率合成器及校正装置 | |
EP1511174A1 (en) | Charge pump phase locked loop with improved power supply rejection | |
US8334713B2 (en) | Charge pumping circuit and clock generator | |
US20070018864A1 (en) | PVT variation detection and compensation circuit | |
CN105388957B (zh) | 一种反馈控制电路及电源管理模块 | |
US8040167B1 (en) | Method and apparatus for charge leakage compensation for charge pump | |
CN102097933B (zh) | 一种电荷泵浦装置及其方法 | |
US20120007577A1 (en) | Dynamically scaling apparatus for a system on chip power voltage | |
KR100264077B1 (ko) | 반도체 소자의 클럭보상장치 | |
US9843256B2 (en) | Internal voltage generation circuit | |
US8836414B2 (en) | Device and method for compensating for voltage drops | |
CN101378252A (zh) | 延迟电路、半导体控制电路、显示设备和电子装置 | |
US7541852B2 (en) | Self-correcting buffer | |
CN116401192B (zh) | 一种检测电路及终端设备 | |
US7961016B2 (en) | Charge pump and charging/discharging method capable of reducing leakage current | |
US7132865B1 (en) | Mitigating parasitic current that leaks to the control voltage node of a phase-locked loop | |
US7812650B2 (en) | Bias voltage generation circuit and clock synchronizing circuit | |
US8400183B1 (en) | Voltage conversion | |
US20040119513A1 (en) | Charge pump architecture | |
KR20040073300A (ko) | 서로 상보인 두 개의 클럭 신호를 이용하여 통신을 행하는통신 장치 | |
WO2015000156A1 (en) | Apparatus and method in apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |