CN102063357A - Sas接口测试装置 - Google Patents

Sas接口测试装置 Download PDF

Info

Publication number
CN102063357A
CN102063357A CN2009103096630A CN200910309663A CN102063357A CN 102063357 A CN102063357 A CN 102063357A CN 2009103096630 A CN2009103096630 A CN 2009103096630A CN 200910309663 A CN200910309663 A CN 200910309663A CN 102063357 A CN102063357 A CN 102063357A
Authority
CN
China
Prior art keywords
sas
data
links
sata
signal converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2009103096630A
Other languages
English (en)
Inventor
李圣义
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Priority to CN2009103096630A priority Critical patent/CN102063357A/zh
Publication of CN102063357A publication Critical patent/CN102063357A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Information Transfer Systems (AREA)

Abstract

一种SAS接口测试装置包括一SAS信号调节芯片、一SAS/SATA信号转换器、一串行/并行信号转换器及一第二存储芯片。本发明SAS接口测试装置通过所述SAS信号调节芯片确定工作模式,所述SAS/SATA信号转换器进行SATA数据与SAS数据之间的转换,所述串行/并行信号转换器进行SATA数据与并行数据之间的转换,所述第二存储芯片存储并行数据。

Description

SAS接口测试装置
技术领域
本发明涉及一种SAS接口测试装置。
背景技术
SAS(Serial Attached SCSI),即串行连接SCSI(Small computer systems interface,小型计算机系统接口),是新一代的SCSI技术,其是在并行SCSI之后开发出来的全新接口技术。SAS接口的设计是为了改善存储系统的效能、可用性和扩充性。目前测试SAS接口的方法是测试一具有SAS接口的SAS硬盘,从而测试SAS接口的数据读写功能。然而这种测试方法在较恶劣的测试环境下,如高温或低温,容易损坏SAS硬盘,使得测试成本较高。
发明内容
鉴于上述内容,有必要提供一种可以取代SAS硬盘以对SAS接口测试的SAS接口测试装置。
一种SAS接口测试装置,用于测试一SAS接口,所述SAS接口测试装置包括:
一用于接收外部测试指令的SAS信号调节芯片,其与所述SAS接口相连;
一用于存储配置信息的第一存储芯片,其与所述SAS信号调节芯片相连,所述配置信息包含有SAS信号调节芯片的工作模式等信息;
一用于SATA数据与SAS数据转换的SAS/SATA信号转换器,其与所述SAS信号调节芯片相连;
一用于SATA数据与并行数据转换的串行/并行信号转换器,其与所述SAS/SATA信号转换器相连;及
一用于存储并行数据的第二存储芯片,其与所述串行/并行信号转换器相连。
本发明SAS接口测试装置通过所述SAS信号调节芯片确定工作模式,所述SAS/SATA信号转换器进行SATA数据与SAS数据之间的转换,所述串行/并行信号转换器进行SATA数据与并行数据之间的转换,所述第二存储芯片存储并行数据。本发明SAS接口测试装置模拟了SAS硬盘以对SAS接口测试,降低了测试成本。
附图说明
图1为本发明SAS接口测试装置的较佳实施方式的原理图。
具体实施方式
下面参照附图结合具体实施方式对本发明作进一步的描述。
请参照图1,本发明SAS接口测试装置100用于对一SAS接口200进行测试。本发明SAS接口测试装置100的较佳实施方式包括一SAS信号调节芯片102、一第一存储芯片104、一指示灯106、一SAS/SATA信号转换器108、一串行/并行信号转换器110、一石英振荡器112及一第二存储芯片114。
所述SAS接口200包括一供电端PWS、一电源接口PWR、一第一硬盘数据端DH1、一第二硬盘数据端DH2及一主板数据端DB。所述电源接口PWR及主板数据端DB均与一主板300相连。
所述SAS信号调节芯片102的型号为PMC8381,其包括一第一电源端PW1、一第一数据传输端DT1、一第二数据传输端DT2、一第三数据传输端DT3、一第四数据传输端DT4、一通用输入/输出端口(General Purpose Input/Output)GP1、一配置端口TWI及七位寻址端口D1~D7。所述第一电源端PW1与所述SAS接口200的供电端PWS相连。第一数据传输端DT1与所述SAS接口200的第一硬盘数据端DH1相连,第三数据传输端DT3与所述SAS接口200的第二硬盘数据端DH2相连。所述配置端口TWI与所述第一存储芯片104相连。所述通用输入/输出端口GP1与所述指示灯106相连。所述指示灯106用于指示所述SAS信号调节芯片102的工作状态。比如,当所述SAS信号调节芯片102正常工作时,即所述SAS信号调节芯片102成功接收外部的测试指令并设定工作模式时,所述指示灯106显示绿色;当所述SAS信号调节芯片102工作异常时,即所述SAS信号调节芯片102不能根据外部测试指令设定工作模式时,所述指示灯106显示红色。
所述SAS/SATA信号转换器108的型号为LSISS1320,其包括一第一SAS信号端PA1、一第二SAS信号端PA2、一第一SATA信号端PB1及一第二电源端PW2。所述第一SAS信号端PA1与所述SAS信号调节芯片102的第二数据传输端DT2相连,所述第二SAS信号端PA2与所述SAS信号调节芯片102的第四数据传输端DT4相连。所述第二电源端PW2与所述SAS接口200的供电端PWS相连。
所述串行/并行信号转换器110的型号为PS3102,其包括一第二SATA信号端PB2、一时钟输入端CLK、一第一地址端AD1、一第一数据端DA1、一通用输入/输出端口GP2及一第三电源端PW3。所述第二SATA信号端PB2与所述SAS/SATA信号转换器108的第一SATA信号端PB1相连。所述时钟输入端CLK与所述石英振荡器112相连,所述石英振荡器112为所述串行/并行信号转换器110提供工作频率。所述第三电源端PW3与所述SAS接口200的供电端PWS相连。
所述第二存储芯片114的型号为MX29LV160C,其包括一第二地址端AD2、一第二数据端DA2、一工作模式设定端MOD及一第四电源端PW4。所述第二地址端AD2与所述串行/并行信号转换器110的第一地址端AD1相连。所述第二数据端DA2与所述串行/并行信号转换器110的第一数据端DA1相连。所述工作模式设定端MOD与所述串行/并行信号转换器110的通用输入/输出端口GP2相连。所述第四电源端PW4与所述SAS接口200的供电端PWS相连。
下面对本发明SAS接口测试装置100的工作原理进行说明。
所述主板300依次通过所述SAS接口200的电源接口PWR及供电端PWS为所述SAS信号调节芯片102、SAS/SATA信号转换器108、串行/并行信号转换器110及第二存储芯片114供电。一SAS缓冲控制器(图未示)连接于所述主板300的系统总线(图未示)与所述SAS接口200之间。所述SAS缓冲控制器用于传送或接收SAS数据。
所述第一存储芯片104中存储有所述SAS信号调节芯片102的配置信息,比如工作模式信息。测试人员通过设定七位寻址端口D1~D7的电平将一测试指令输入到所述SAS信号调节芯片102中,其中可通过将一寻址端口通过上拉电阻与一电源相连即可将该寻址端口设置为高电平、将一寻址端口接地即可将该寻址端口设置为低电平。当所述SAS信号调节芯片102接收到测试指令后,其即通过配置端口TWI读取所述第一存储芯片104中存储的配置信息,从而设定所述SAS接口测试装置100的工作模式。同时,所述SAS信号调节芯片102还在读取配置信息之后通过所述通用输入/输出端口GP1输出对应的信号以控制指示灯106,以指示用户此时所述SAS信号调节芯片102成功接收外部的测试指令并设定工作模式。
若所述SAS接口测试装置100的工作模式是“写数据”,则所述SAS缓冲控制器将SAS数据依次通过所述SAS接口200的主板数据端DB、第一硬盘数据端DH1或第二硬盘数据端DH2对应传输到所述SAS信号调节芯片102的第一数据传输端DT1或第三数据传输端DT3。
所述SAS信号调节芯片102的第二数据传输端DT2或第四数据传输端DT4再将SAS数据及测试指令对应传送到所述SAS/SATA信号转换器108的第一SAS信号端PA1或第二SAS信号端PA2。
所述SAS/SATA信号转换器108将所述SAS数据转换为串行高级技术附件(Serial Advanced Technology Attachment,SATA)数据并通过所述第一SATA信号端PB1将SATA数据及测试指令传送到所述串行/并行信号转换器110的第二SATA信号端PB2。
所述串行/并行信号转换器110接收到所述测试指令后通过所述通用输入/输出端口GP2控制所述第二存储芯片114的工作模式为“写数据”,并将所述SATA数据转换为并行数据。然后所述串行/并行信号转换器110将并行数据通过所述第一数据端DA1及第二数据端DA2存储到所述第二存储芯片114上。
根据上述描述可知,用户只需测试并行数据是否成功存储到所述第二存储芯片114上,若并行数据能成功存储到114上即代表所述SAS接口200在写数据时工作正常。
若所述SAS接口测试装置100的工作模式是“读数据”,则所述SAS信号调节芯片102通过所述SAS/SATA信号转换器108将测试指令传送给所述串行/并行信号转换器110。所述串行/并行信号转换器110通过所述通用输入/输出端口GP2控制所述第二存储芯片114的工作模式为“读数据”同时将测试指令中的寻址信号通过第一地址端AD1输出给所述第二存储芯片114。
所述第二存储芯片114依据所述寻址信号将所述第二存储芯片114中对应位址的并行数据输出到所述串行/并行信号转换器110的第一数据端DA1。
所述串行/并行信号转换器110将并行数据转换为SATA数据并输出对应的SATA数据到所述SAS/SATA信号转换器108的第一SATA信号端PB1。
所述SAS/SATA信号转换器108将所述SATA数据转换为SAS数据并将所述SAS数据传输到所述SAS信号调节芯片102的第二数据传输端DT2或第四数据传输端DT4。
所述SAS信号调节芯片102将所述SAS数据传输到所述SAS接口200的第一硬盘数据端DH1或第二硬盘数据端DH2。所述SAS数据再通过所述主板数据端DB被传送到所述主板300上的SAS缓冲控制器。
与“写数据”工作模式的原理相同,若所述SAS缓冲控制器成功接收到SAS数据则代表所述SAS接口200在读数据时工作正常。
本发明SAS接口测试装置通过所述SAS信号调节芯片102确定工作模式,所述SAS/SATA信号转换器108进行SATA数据与SAS数据之间的转换,所述串行/并行信号转换器110进行SATA数据与并行数据之间的转换,所述第二存储芯片114存储并行数据。本发明SAS接口测试装置模拟了SAS硬盘以对SAS接口测试,降低了测试成本。

Claims (9)

1.一种SAS接口测试装置,用于测试一SAS接口,所述SAS接口测试装置包括:
一用于接收外部测试指令的SAS信号调节芯片,其与所述SAS接口相连;
一用于存储配置信息的第一存储芯片,其与所述SAS信号调节芯片相连,所述配置信息包含有SAS信号调节芯片的工作模式等信息;
一用于SATA数据与SAS数据转换的SAS/SATA信号转换器,其与所述SAS信号调节芯片相连;
一用于SATA数据与并行数据转换的串行/并行信号转换器,其与所述SAS/SATA信号转换器相连;及
一用于存储并行数据的第二存储芯片,其与所述串行/并行信号转换器相连。
2.如权利要求1所述的SAS接口测试装置,其特征在于:所述SAS信号调节芯片包括一第一电源端、一第一数据传输端、一第二数据传输端、一配置端口及若干寻址端口,所述第一电源端及第一数据传输端均与所述SAS接口相连,所述第二数据传输端与所述SAS/SATA信号转换器相连,所述配置端口与所述第一存储芯片相连,所述若干寻址端口用于接收所述测试指令,所述测试指令通过配置端口读取所述第一存储芯片中存储的配置信息,以设定所述SAS接口测试装置的工作模式。
3.如权利要求2所述的SAS接口测试装置,其特征在于:所述SAS/SATA信号转换器包括一第一SAS信号端、一第一SATA信号端及一第二电源端,所述第一SAS信号端与所述SAS信号调节芯片的第二数据传输端相连,所述第一SATA信号端与所述串行/并行信号转换器相连,所述第二电源端与所述SAS接口相连。
4.如权利要求3所述的SAS接口测试装置,其特征在于:所述串行/并行信号转换器包括一第二SATA信号端、一第一地址端、一第一数据端、一第一通用输入/输出端口及一第三电源端,所述第二SATA信号端与所述SAS/SATA信号转换器的第一SATA信号端相连,所述第一地址端、第一数据端及第一通用输入/输出端口与所述第二存储芯片相连,所述第三电源端与所述SAS接口相连。
5.如权利要求4所述的SAS接口测试装置,其特征在于:所述串行/并行信号转换器还包括一时钟输入端,所述SAS接口测试装置还包括一石英振荡器,所述石英振荡器与所述串行/并行信号转换器的时钟输入端相连,所述石英振荡器为所述串行/并行信号转换器提供工作频率。
6.如权利要求4所述的SAS接口测试装置,其特征在于:所述第二存储芯片包括一第二地址端、一第二数据端、一工作模式设定端及一第四电源端,所述第二地址端与所述串行/并行信号转换器的第一地址端相连,所述第二数据端与所述串行/并行信号转换器的第一数据端相连,所述工作模式设定端与所述串行/并行信号转换器的第一通用输入/输出端口相连,所述第四电源端与所述SAS接口相连。
7.如权利要求6所述的SAS接口测试装置,其特征在于:所述SAS接口包括一供电端、一电源接口、一第一硬盘数据端及一主板数据端,所述电源接口及主板数据端均与一主板相连,所述第一硬盘数据端与所述SAS信号调节芯片的第一数据传输端相连,所述供电端与所述第一电源端、第二电源端、第三电源端及第四电源端均相连。
8.如权利要求7所述的SAS接口测试装置,其特征在于:所述SAS接口还包括一第二硬盘数据端,所述SAS信号调节芯片还包括一第三数据传输端及一第四数据传输端,所述SAS/SATA信号转换器还包括一第二SAS信号端,所述第三数据传输端与所述SAS接口的第二硬盘数据端相连,第四数据传输端与所述第二SAS信号端相连。
9.如权利要求1所述的SAS接口测试装置,其特征在于:所述SAS接口测试装置还包括一指示灯,所述SAS信号调节芯片还包括一第二通用输入/输出端口,所述第二通用输入/输出端口与所述指示灯相连,所述指示灯用于指示所述SAS信号调节芯片的工作状态。
CN2009103096630A 2009-11-13 2009-11-13 Sas接口测试装置 Pending CN102063357A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2009103096630A CN102063357A (zh) 2009-11-13 2009-11-13 Sas接口测试装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009103096630A CN102063357A (zh) 2009-11-13 2009-11-13 Sas接口测试装置

Publications (1)

Publication Number Publication Date
CN102063357A true CN102063357A (zh) 2011-05-18

Family

ID=43998642

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009103096630A Pending CN102063357A (zh) 2009-11-13 2009-11-13 Sas接口测试装置

Country Status (1)

Country Link
CN (1) CN102063357A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103064775A (zh) * 2011-10-21 2013-04-24 鸿富锦精密工业(深圳)有限公司 硬盘状态指示装置
CN103823777A (zh) * 2012-11-16 2014-05-28 英业达科技有限公司 接口转换装置与使用其的储存装置
CN107870834A (zh) * 2016-09-28 2018-04-03 达丰(上海)电脑有限公司 一种硬盘背板的测试治具
CN111241016A (zh) * 2019-12-31 2020-06-05 杭州华澜微电子股份有限公司 一种接口转换装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070061632A1 (en) * 2005-09-13 2007-03-15 Lsi Logic Corporation Methods and structure for verifying domain functionality
US20070079032A1 (en) * 2005-09-30 2007-04-05 Intel Corporation Serial signal ordering in serial general purpose input output (SGPIO)
CN101311906A (zh) * 2007-05-22 2008-11-26 鸿富锦精密工业(深圳)有限公司 Sata接口测试装置及测试方法
CN101382872A (zh) * 2008-10-21 2009-03-11 浪潮电子信息产业股份有限公司 一种通过检测心跳对sas与sata信号进行双控存储切换控制方法
CN101408857A (zh) * 2007-10-09 2009-04-15 鸿富锦精密工业(深圳)有限公司 Sas接口测试装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070061632A1 (en) * 2005-09-13 2007-03-15 Lsi Logic Corporation Methods and structure for verifying domain functionality
US20070079032A1 (en) * 2005-09-30 2007-04-05 Intel Corporation Serial signal ordering in serial general purpose input output (SGPIO)
CN101311906A (zh) * 2007-05-22 2008-11-26 鸿富锦精密工业(深圳)有限公司 Sata接口测试装置及测试方法
CN101408857A (zh) * 2007-10-09 2009-04-15 鸿富锦精密工业(深圳)有限公司 Sas接口测试装置
CN101382872A (zh) * 2008-10-21 2009-03-11 浪潮电子信息产业股份有限公司 一种通过检测心跳对sas与sata信号进行双控存储切换控制方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103064775A (zh) * 2011-10-21 2013-04-24 鸿富锦精密工业(深圳)有限公司 硬盘状态指示装置
CN103823777A (zh) * 2012-11-16 2014-05-28 英业达科技有限公司 接口转换装置与使用其的储存装置
CN107870834A (zh) * 2016-09-28 2018-04-03 达丰(上海)电脑有限公司 一种硬盘背板的测试治具
CN107870834B (zh) * 2016-09-28 2024-03-29 达丰(上海)电脑有限公司 一种硬盘背板的测试治具
CN111241016A (zh) * 2019-12-31 2020-06-05 杭州华澜微电子股份有限公司 一种接口转换装置

Similar Documents

Publication Publication Date Title
US8443238B2 (en) System and method for testing hard disk ports
WO2011019602A3 (en) Controller and method for providing read status and spare block management information in a flash memory system
JP2004222297A5 (zh)
CN103793307A (zh) 电子装置及其管理方法与机柜伺服系统
CN102063357A (zh) Sas接口测试装置
US20120246385A1 (en) Emulating spi or 12c prom/eprom/eeprom using flash memory of microcontroller
CN101206626A (zh) 对共用总线进行控制的方法和设备
US20190227974A1 (en) Hot swap control circuit and related storage server system
US20100262392A1 (en) System and method for implementing data storage modes in a data storage system
CN102736014A (zh) Usb接口测试装置
CN102419722A (zh) 硬盘测试系统
US20060168358A1 (en) Storage control system
CN110058809B (zh) 存储装置及其调试系统
KR100922635B1 (ko) Pci 익스프레스 버스 기반 테스터 인터페이스 장치
CN201562208U (zh) 一种刀片服务器的存储扩展卡
CN101539785B (zh) 集成闪存存储单元的主板
CN102565461A (zh) 矩阵开关模块中继电器开/关次数实时记录装置及采用该装置实现开/关次数记录的方法
CN102568602B (zh) 闪速存储器发展系统
TW201324174A (zh) 調試系統及方法
US20120226371A1 (en) Memory storage apparatus, memory controller, and audio playing method
CN102568539A (zh) 硬盘
CN101923506A (zh) 测试装置
CN101769984B (zh) 存储装置的发光二极管的测试方法及其测试工具
US10120828B2 (en) Bridge for bus-powered peripheral device power management
CN102497375A (zh) 基于NiosII软核的弹上高速1553B通讯设备模拟器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20110518