CN101996553A - 时序控制器、图像显示装置、以及复位信号输出方法 - Google Patents

时序控制器、图像显示装置、以及复位信号输出方法 Download PDF

Info

Publication number
CN101996553A
CN101996553A CN2010102511520A CN201010251152A CN101996553A CN 101996553 A CN101996553 A CN 101996553A CN 2010102511520 A CN2010102511520 A CN 2010102511520A CN 201010251152 A CN201010251152 A CN 201010251152A CN 101996553 A CN101996553 A CN 101996553A
Authority
CN
China
Prior art keywords
signal
reset signal
reset
specific
video data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2010102511520A
Other languages
English (en)
Other versions
CN101996553B (zh
Inventor
小田淳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianma Japan Ltd
Original Assignee
NEC LCD Technologies Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC LCD Technologies Ltd filed Critical NEC LCD Technologies Ltd
Publication of CN101996553A publication Critical patent/CN101996553A/zh
Application granted granted Critical
Publication of CN101996553B publication Critical patent/CN101996553B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明涉及时序控制器、图像显示装置、以及复位信号输出方法。即使当通过使用具有没有被连接至信号线的剩余的输出端子的信号线驱动IC形成图像显示装置时其也能够不管扫描方向如何而正确地显示图像。时序控制器包括:复位信号存储组件,存储包括正常复位信号和特定复位信号的多个复位信号;复位信号设置组件,根据来自于外部的信号为多个端口中的每个设置存储在复位信号存储组件中的多个复位信号中的一个;以及复位信号合成组件,合成由复位信号设置组件设置的复位信号和视频数据,并且将获取的数据同时分别输出到多个端口。

Description

时序控制器、图像显示装置、以及复位信号输出方法
相关申请的交叉引用
本申请基于并且要求于2009年8月7日提交的日本专利申请No.2009-185270的优先权,其内容通过引用整体合并在此。
技术领域
本发明涉及时序控制器、提供有时序控制器的图像显示装置、用于时序控制器的复位信号输出方法等等。
背景技术
近年来,由于图像显示装置的规模增加以及时钟和数据中的速度的增加使得需要减少EMI(电磁干扰)和功率消耗。为了实现此种需求,在图像显示装置中使用的时序控制器和信号线驱动电路之间的数字接口从CMOS(互补金属氧化物半导体)型替换为诸如RSDS(小幅度摆动差分信号)、微型LVDS(低压差分信号)的差分型等等。
分别由美国国家半导体公司和德州仪器公司宣布了RSDS和微型LVDS的标准。当前,许多设计者使用用于时序控制器和信号线驱动电路之间的数字接口的这些标准。
“微型LVDS接口规范(SLDA007A-2001年8月-2003年7月修订,德州仪器公司)”已知为由德州仪器公司宣布的微型LVDS(非专利文献1)。
图9是示出在非专利文献1中公布的标准的一部分的时间图,其中横轴是时间并且纵轴是每个信号的电平。按顺序从顶部开始,纵轴上的信号中的每一个是时钟(LVCLKP)、视频数据线(LV0)的信号、以及视频数据线(LVi)的信号。将在下文中参考图9进行说明。
在时序控制器和信号线驱动IC之间的数字接口是微型LVDS的情况下,用于驱动信号线的复位信号(Reset)被嵌入到从时序控制器输出的并且在视频数据线(LV0)上传输的视频数据。在被嵌入到视频数据的复位信号的格式中,在一条线的最后的数据(最后数据位)之后变成“低”,并且然后在满足规范的“高”时段(TRST)之后的一个时钟内变成“低”。此时序是复位信号(Reset)的基准生成位置。从此“低”的下一个时钟的上升到下一条线的第一数据(第一数据位)被取回到信号线驱动IC(集成电路)。
图10是示出现有技术1的图像显示装置的框图。图11是示出现有技术1的信号线驱动IC的框图。在下文中,通过参考图10和图11将会提供说明。
此情况的图像显示装置50包括显示面板51、时序控制器52、信号线驱动电路53、以及扫描线驱动电路54。显示面板51是液晶显示面板,并且图像显示装置50是液晶显示装置。
尽管在附图中没有示出,但是显示面板51包括:在行方向上以预定的间隔提供的多条扫描线;在列方向上以预定的间隔提供的多条信号线;被提供在信号线和扫描线之间的交叉处的是等效电容的液晶单元(cell);公共电极TFT(薄膜晶体管),该TFT驱动相对应的液晶单元;和电容器,在垂直同步时段该电容器存储数据电荷。信号线驱动电路53被形成有多个信号线驱动IC 55。扫描线驱动电路54被形成有多个扫描线驱动IC 56。信号线驱动IC 55与微型LVDS接口兼容。
时序控制器52包括:复位信号生成组件59,该复位信号生成组件59在非专利文献1中描述的时序生成复位信号RST(Reset);以及未示出的视频数据处理组件和时序生成组件。视频数据处理组件处理从外部提供的视频数据Data。时序生成组件生成用于信号线驱动IC 55的时钟信号HCK(水平时钟)和数据锁存脉冲信号DLP(数据锁存脉冲),生成用于扫描线驱动IC 56的开始脉冲信号VSP(垂直开始脉冲)、时钟信号VCK(垂直时钟)、以及输出使能信号VOE(垂直输出使能),并且生成用于AC(交流)驱动液晶面板51的极性反转信号POL(极性反转)。在下文中,数据锁存脉冲信号DLP、时钟信号HCK、开始脉冲信号VSP、时钟信号VCK、输出使能信号VOE、以及极性反转信号POL被简单地分别称为信号DLP、信号HCK、信号VSP、信号VCK、信号VOE、以及信号POL。
此外,时序控制器52经由FPC(柔性印制电路)61、62、以及TCP(带载封装)63连接至显示面板51的一侧,并且经由FPC 64和TPC 65连接至显示面板51的另一侧。四个端口A、B、C以及D被提供给时序控制器52,并且FPC 61、62分别连接至端口A、B、C以及D。信号线驱动IC 55被安装到TCP 63,并且扫描线驱动IC 56被安装到TCP 65。在端口A、B、C、D、FPC 61、62、以及TCP 63、65上传输上述信号中的每一个。
在图10中,分别存在多个信号线驱动IC 55、扫描线驱动IC 56、FPC 61、62、以及TCP 63、65。然而,附图标记仅被应用于这些中的每一个中的一个。此外,虽然在图10中示出视频数据Data和每个信号DLP等等被直接地提供给TCP 63,但是与复位信号RST的情况一样,这些实际上经由每个端口A等等和FPC 61、62被提供给TCP 63。
在从时序控制器52输出的信号DLP、信号POL、以及信号HCK的时序,每个信号线驱动IC 55取回从时序控制器52输出的视频数据Data。接下来,每个信号线驱动IC 55按一条线的每个像素将视频数据Data转换为电压值,并且经由TFT的漏电极将其电压提供给显示面板51的一条线的相应的像素电极。在这里注意,TFT、像素电极等等是上述的显示面板51的结构元件。
此外,如图11中所示,信号线驱动IC 55包括移位寄存器组件57和信号线输出组件58。信号线驱动IC 55的输出数目是“720”ch(信道)。移位寄存器组件57通过从时序控制器52提供的复位信号RST、信号HCK、以及信号RL执行顺序移位动作。复位信号RST被嵌入到如上所述的视频数据Data。信号RL用于设置确定扫描方向的移位寄存器。信号SP1和SP2是信号线驱动IC 55的内部信号,其为开始脉冲信号。
多个信号线驱动IC 55对应于端口A-D中的每一个,并且多个信号线驱动IC 55通过端口A-D中的每一个单独地进行操作。例如,在存在用于单个端口的三个或者更多信号线驱动IC 55的情况下,当存在复位信号RST的输入时首先进行操作的信号线驱动IC 55从视频数据Data读取预定数目的数据,并且将信号SP2输出到下一个信号线驱动IC 55。下一个信号线驱动IC 55接收信号SP2作为信号SP1,并且开始相同的操作。当最后的信号线驱动IC 55的操作完成时,信号线驱动IC 55中的每一个将读取数据同时输出到各自的信号线。在图10和图11中,当信号RL是“1”时信号线驱动IC 55从左到右移位动作(被称为“左右正向扫描动作”),并且当信号RL是“0”时从右到左移位动作(被称为“左右反向扫描动作”)。
扫描线驱动IC 56基于从时序控制器52输出的信号VSP、信号VOE、以及信号VCK通过与信号VCK同步以一条线为单位控制每一个TFT的所有扫描线。即,扫描线驱动IC 56使从图10的顶部开始的一条线的TFT中的每一个顺序地导通,并且在使TFT导通时将灰阶电压施加到从信号线驱动IC 55提供的像素电极。在这里注意,TFT、扫描线、像素电极等等是如上所述的显示面板51的结构元件。
在图10中,显示面板51的显示分辨率是WUXGA(宽屏超级扩展图形阵列:1920×1200),时序控制器52是具有四个端口的10位输出,并且存在每个具有720ch的输出数目的八个信号线驱动IC 55。将会讨论在此情况下的左右反向扫描动作的情况。在一条线上的像素的数目是“1920(注意,一个像素形成有三个子像素)”并且信号线驱动IC 55的输出数目是720ch的情况下,当使用八个信号线驱动IC 55时在信号线驱动IC 55的输出数目中不存在余数(∵1920=720×8÷3)。时序控制器52是四个端口输出,从而如图10中所示信号线驱动IC 55中的每两个被级联连接。时序控制器52通过复位信号生成组件59生成复位信号RST。
图12是示出根据现有技术1的在执行左右反向扫描时的信号波形的时序图,其中横轴是时间并且纵轴是每个信号的电平。纵轴上从顶到底的信号中的每一个是时钟信号(HCK)、端口A-D的输出信号以及用于说明的输出信号。在下文中,将会参考图10-图12提供说明。
因为在信号线驱动IC 55的输出数目中不存在余数,所以即使在左右反向扫描时与复位信号RST和视频数据Data相关的时序满足非专利文献1的标准。即,关于端口A-D的输出信号,复位信号RST的基准位置相互一致,并且基准位置到读取视频数据Data的开始之间的时间也相互一致。这使得图像显示装置50能够执行正确的显示而没有任何问题。
接下来,将会描述专利文献中公布的技术。
在日本未经审查的专利公开Hei 11-311763(段落009等等:专利文献1)中公布的技术通过关于适当数目的数据更改输入到源极驱动器IC的开始脉冲的时序,移位源极驱动器IC读取数据的时序,来无效源极驱动器IC的前端子的输出。从而,源极驱动器IC的剩余的端子被分配到前和后。
在日本未经审查的专利公开2002-207452(段落0035/0036等等:专利文献2)中公布的技术通过截止信号线驱动IC的输出的一部分来使信号线驱动IC的输出数目和显示面板的输入数目相等。这使得能够防止信号线的扫描方向被反转时显示中的移位。
然而,在图10-图12中描述的图像显示装置50中没有使用具有720ch的信号线驱动IC而使用具有414ch的信号线驱动IC的情况下存在问题。在下述情况下使用此信号线驱动IC,即仅具有414ch的信号线驱动IC满足特定电学性质的情况下,在使用具有414ch的IC不昂贵的情况下等。在下文中将会提供详细的说明。
图13是示出现有技术2的图像显示装置的框图。图3是示出现有技术2的信号线驱动IC的框图(即,现有技术2的信号线驱动IC在结构上与根据本发明的第一示例性实施例的信号线驱动IC相同)。在下文中,将会通过参考13和图3提供说明。与图10和图11中相同的附图标记被应用于图13和图3中相同的组件。
在图像显示装置70中,显示面板51的显示分辨率是WUXGA,时序控制器52是具有四个端口的10位输出,并且存在每个具有414ch的输出数目的十四个信号线驱动IC 75。即,信号线驱动电路73形成有十四个信号线驱动IC 75。如图3中所示,信号线驱动IC 75包括移位寄存器组件77和信号线输出组件78。其它的结构与上述的现有技术1的相同。
在一条线上的WUXGA分辨率中的像素的数目是“1920”并且信号线驱动IC 75的输出数目是“414”eh的情况下,当使用十四个信号线驱动IC 75时在信号线驱动IC 55的输出数目中存在“36”的余数。信号线驱动IC 75的剩余的输出没有被连接至显示面板51的信号线,从而这些输入通常被进行断开处理并且变成哑端子。因此,必须对十四个信号线驱动IC 75中的一些执行哑端子处理。图13是对从信号线驱动电路73的左侧开始的第四和第十一信号线驱动IC 75执行哑处理的情况。在这样的情况下,尽管在左右正向扫描的情况下不存在问题但是在左右反向扫描的情况下三十六个剩余的输出是问题。
图14是示出根据现有技术2的在执行左右反向扫描时的信号波形的时间图,其中横轴是时间并且纵轴是每个信号的电平。从顶到底,纵轴上的信号中的每一个是时钟信号(HCK)和端口A-D的输出信号。在下文中,将会通过参考图13、图3、以及图14提供说明。
在左右反向扫描时,从信号线驱动IC 75的输出端子s414到输出端子s1执行顺序移位动作。这时,从左侧数的第四和第十一信号线驱动IC 75的输出端子s397-s414的十八个输出(六个像素)是哑端子,从而它们没有被连接至显示面板51。图14示出其信号波形。
因此,时序控制器52的端口A和C的前六个像素没有被连接至显示面板51,从而在这些像素上没有显示。端口B和D的输出都被连接至显示面板51,从而利用其提供正确的显示而没有任何问题。由于时序控制器52的端口A和C的前六个像素不能够提供显示,所以图像显示装置70变为提供横向移位六个像素的错误显示。
如上所述,当存在取决于信号线驱动IC 75的输出数目和显示分辨率的组合产生的信号线驱动IC 75的剩余的输出时,形成有时序控制器52的图像显示装置70不能在左右反向扫描动作的情况下提供正确的显示。即,能够用于其中左右反向扫描动作是必要的规范的产品的信号线驱动IC被限于在输出的数目中不存在余数的类型。因此,在设计方面缺乏灵活性,例如,不能使用具有更好的电学特性的信号线驱动IC。此外,信号线驱动组件不能与其它的产品共享,这阻碍成本的减少。
此外,在专利文献1和2中公布的技术没有使用微型LVDS接口标准,从而不能够通过其驱动与该标准相对应的信号线。
因此本发明的示例性目的是提供时序控制器等等,即使在图像显示装置是通过使用具有没有被连接至信号线的剩余的输出端子的信号线驱动IC形成的情况下,无论扫描方向如何,其能够正确地显示图像。
发明内容
根据本发明的示例性方面的时序控制器是一种时序控制器,该时序控制器经由多个端口将视频数据和用于开始视频数据的读取的复位信号输出到具有被连接至信号线的输出端子的多个信号线驱动IC,并且该时序控制器包括:复位信号存储组件,该复位信号存储组件存储包括正常复位信号和特定复位信号的多个复位信号;复位信号设置组件,该复位信号设置组件根据来自于外部的信号为多个端口中的每一个设置存储在复位信号存储组件中的多个复位信号中的一个;以及复位信号合成组件,该复位信号合成组件合成视频数据和由复位信号设置组件设置的复位信号,并且将获取的数据同时分别输出到多个端口,其中:多个信号线驱动IC包括正常信号线驱动IC,正常信号线驱动IC仅具有被连接至信号线的正常输出端子;和特定信号线驱动IC,特定信号线驱动IC除了具有正常输出端子之外还具有没有被连接至信号线的特定输出端子;多个端口包括不包括特定信号线驱动IC作为输出目标的端口,和包括特定信号线驱动IC作为输出目标的端口;复位信号包括当开始从与正常输出端子相对应的视频数据读取时使用的正常复位信号,和当开始从与特定输出端子相对应的视频数据读取时使用的特定复位信号;并且特定复位信号是比正常复位信号早了与读取与特定输出端子相对应的视频数据相对应的时间量开始读取的信号。
根据本发明的另一示例性方面的图像显示装置是包括以下的图像显示装置:显示面板,该显示面板包括多条信号线、多条扫描线、分别形成在多条扫描线和多条信号线之间的交叉处的像素;信号线驱动电路,该信号线驱动电路形成有多个信号线驱动IC;扫描线驱动电路,该扫描线驱动电路将扫描信号输出到扫描线;以及本发明的时序控制器。
根据本发明的又一示例性方面的复位信号输出方法是在时序控制器中使用的复位信号输出方法,该时序控制器经由多个端口将视频数据和用于开始视频数据的读取的复位信号输出到具有被连接至信号线的输出端子的多个信号线驱动IC,并且该方法包括:存储包括正常复位信号和特定复位信号的多个复位信号;根据来自于外部的信号为多个端口中的每一个设置多个所存储的复位信号中的一个;以及合成所设置的复位信号和视频数据,并且将获取的数据同时分别输出到多个端口,其中:多个信号线驱动IC包括正常信号线驱动IC,正常信号线驱动IC仅具有被连接至信号线的正常输出端子;和特定信号线驱动IC,特定信号线驱动IC除了具有正常输出端子之外还具有没有被连接至信号线的特定输出端子;多个端口包括不包括特定信号线驱动IC作为输出目标的端口,和包括特定信号线驱动IC作为输出目标的端口:复位信号包括当开始从与正常输出端子相对应的视频数据读取时使用的正常复位信号,和当开始从与特定输出端子相对应的视频数据读取时使用的特定复位信号:并且特定复位信号是比正常复位信号早了与读取与特定输出端子相对应的视频数据相对应的时间量开始读取的信号。
附图说明
图1是示出根据本发明的示例性实施例的图像显示装置的框图;
图2是示出根据示例性实施例的显示面板的一部分的电路图;
图3是示出根据示例性实施例的信号线驱动IC的框图;
图4是示出根据示例性实施例的由复位信号输出程序执行的处理的流程图;
图5A和图5B示出是根据示例性实施例的由复位信号存储组件保持的表的图,其中图5A示出左右正向扫描时的复位信号并且图5B示出左右反向扫描时的复位信号;
图6是示出根据示例性实施例的微型LVDS的数据格式的时间图:
图7是示出根据示例性实施例的复位信号的示例的时间图;
图8是示出根据示例性实施例的合成的复位信号和视频数据的时间图;
图9是示出非专利文献1的标准的一部分的时间图;
图10是示出现有技术1的图像显示装置的框图;
图11是示出根据现有技术1的信号线驱动IC的框图;
图12是示出根据现有技术1的在执行左右反向扫描时的信号波形的时间图;
图13是示出根据现有技术2的图像显示装置的框图;以及
图14是示出根据现有技术2的在执行左右反向扫描时的信号波形的时间图。
具体实施方式
图1是示出根据本发明的示例性实施例的图像显示装置的框图。图2是示出根据示例性实施例的显示面板的一部分的电路图。图3是示出根据示例性实施例的信号线驱动IC的框图。在下文中,将会通过参考图1、图2以及图3提供说明。然而,注意,与图10和图13中相同的附图标记应用于图1中的相同的组件,并且与图1中相同的附图标记应用于图3中相同的组件。
示例性实施例的图像显示装置10的特征在于包括:多条信号线d1等;多条扫描线g1等;显示面板51,该显示面板51具有分别形成在信号线d1等和扫描线g1等之间的交叉处的子像素30;信号线驱动电路73,该信号线驱动电路73形成有多个信号线驱动IC 75;扫描线驱动电路54,该扫描线驱动电路54将扫描信号输出到扫描线g1等;以及示例性实施例的时序控制器12。在本示例性实施例中,图像显示装置10是液晶显示装置,并且显示面板51是液晶显示面板。关于时序控制器12和信号线驱动IC 75的接口标准是微型LVDS。注意,权利要求的范围中的“像素”对应于本示例性实施例的“子像素”。示例性实施例中的“像素”由三个“子像素”形成。
根据示例性实施例的时序控制器12将视频数据Data和用于开始视频数据Data的读取的复位信号RST输出到多个信号线驱动IC 75,该信号线驱动IC 75具有经由端口A-D连接至信号线d1等的输出端子s1等。多个信号线驱动IC 75包括:正常信号线驱动IC 75,该正常信号线驱动IC 75仅具有被连接至信号线d1等的正常输出端子s1等;和特定信号线驱动IC 75,该特定信号线驱动IC 75除了具有正常输出端子s1等之外还具有没有被连接至信号线d1等的特定输出端子s414等。端口A-D包括没有将特定信号线驱动IC 75作为输出目标的端口B,C;和将特定信号线驱动IC 75作为输出目标的端口A,D。复位信号RST包括当开始从与正常输出端子s1等相对应的视频数据Data读取时使用的正常复位信号RST;和当开始从与特定输出端子s414等相对应的视频数据Data读取时使用的特定复位信号RST。此外,与正常复位信号RST相比较,特定复位信号RST是早了与读取对应于特定输出端于s414等的视频数据Data相对应的时间量开始读取的信号。
在这样的情况下,时序控制器12的特征在于包括:复位信号存储组件21,该复位信号存储组件21存储包括正常复位信号RST和特定复位信号RST的多个复位信号;复位信号设置组件22,该复位信号设置组件22根据来自于外部的信号RL将存储在复位信号存储组件21中的多个复位信号中的一个设置给端口A-D中的每一个;以及复位信号合成组件23,该复位信号合成组件23合成通过复位信号设置组件22设置的复位信号RST和视频数据Data,并且同时将这些输出到端口A-D中的每一个。
信号线驱动IC 75具有414个输出端子s1-s414。在属于端口A的信号线驱动IC 75当中,左边的三个IC 75是正常信号线驱动IC 75,并且右边的一个是特定信号线驱动IC 75。对于端口C来说也是一样。属于端口B和D中的每一个的所有三个信号线驱动IC 75是正常信号线驱动IC 75。在特定信号线驱动IC 75的输出端子s1-s414当中,左边的396个端子是正常输出端子s1-s396,并且右边的18个端子是特定输出端子s397-s414。在正常信号线驱动IC 75中,所有输出端子s1-s414是正常输出端子s1-s414。这里的“左和右”意指附图上的左和右。在图1中,信号线驱动IC 75的相互信号方向示出左右正向扫描动作的情况。左右反向扫描动作中的信号线驱动IC 75的相互信号方向与其相反。
例如,ASIC(专用集成电路)或者FPGA(现场可编程门阵列)能够被用作时序控制器12。在这样的情况下,利用HDL(硬件描述语言)设计包括复位信号存储组件21、复位信号设置组件22、以及复位信号合成组件23的各种功能。
图像显示装置10的其它结构与现有技术1和2(图10、图11、以及图13)的相同。
接下来,将会描述时序控制器12的动作。假定用于特定信号线驱动IC 75的来自于外部的信号RL是用于开始从与特定输出端子s414等相对应的视频数据Data读取的信号。对于正常信号线驱动IC 75,来自于外部的该信号RL自然是开始从与正常输出端子s1等相对应的视频数据Data读取的信号。这时,复位信号设置组件22为包括特定信号驱动IC 75作为输出目标的端口A、C设置特定复位信号RST,并且为仅包括正常信号线驱动IC 75作为输出目标的端口B、D设置正常复位信号RST。复位信号合成组件23合成特定复位信号RST和视频数据Data,并且将其输出到包括特定信号驱动IC 75作为输出目标的端口A、C。同时,复位信号合成组件23合成正常复位信号RST和视频数据Data,并且将其输出到仅包括正常信号驱动IC 75作为输出目标的端口B、D。在端口A、C中首先开始读取的特定信号线驱动IC 75比在端口B、D中首先开始读取的正常信号线驱动IC 75早了与读取对应于特定输出端子s414-s397的视频数据Data相对应的时间量开始读取。因此,特定信号线驱动IC 75开始与正常输出端子s396相对应的视频数据Data的读取的时间与正常信号线驱动IC 75开始与正常输出端子s414相对应的视频数据Data的读取的时间一致。这时,即使当使用微型LVDS接口标准并且通过使用具有例如没有被连接至信号线d1等的剩余的输出端子s414-s397的信号线驱动IC 75形成图像显示装置10时,在执行左右反向扫描时能够正确地显示图像。
此外,复位信号RST能够被定义为如下。复位信号RST包含触发部分,并且它是用于在已经从触发部分流逝特定时间之后开始视频数据Data的读取的信号。比正常复位信号RST的触发部分早了与读取对应于特定输出端子s414-s397的视频数据Data相对应的时间量输出特定复位信号RST的触发部分。
这时,即使当复位信号RST被同时地输出到多个信号线驱动IC 75时,触发部分到达特定信号线驱动IC 75的时间比触发部分到达正常信号线驱动IC 75的时间早了与读取对应于特定输出端子s414-s397的视频数据相对应的时间量。即,特定信号线驱动IC 75比正常信号线驱动IC 75早了与读取对应于特定输出端子s414-s397的视频数据相对应的时间量开始读取。因此,特定信号线驱动IC 75开始与正常输出端子s396相对应的视频数据Data的读取的时间与正常信号线驱动IC 75开始与正常输出端子s414相对应的视频数据Data的读取的时间一致。
此外,上述的时序控制器12的动作能够被视为复位信号输出方法。即,根据示例性实施例的复位信号输出方法是在时序控制器12中使用的复位信号输出方法,其基本特征在于:存储包括正常复位信号RST和特定复位信号的多个复位信号RST;根据来自于外部的信号RI按照端口A-D中的每一个设置多个存储的复位信号RST中的一个;合成设置的复位信号RST和视频数据Data;并且同时将这些分别输出到端口A-D。除了基本的结构特点之外,能够将上述的时序控制器12的动作添加到根据示例性实施例的复位信号输出方法作为步骤。
此外,通过计算机及其程序能够执行上述的时序控制器12的动作。即,根据示例性实施例的复位信号输出程序是用于时序控制器12的复位信号输出程序。当利用计算机形成时序控制器12的整个部分或者部分时,复位信号输出程序使计算机用作:模块(对应于复位信号存储组件21),该模块存储包括正常复位信号RST和特定复位信号RST的多个复位信号RST;模块(对应于复位信号设置组件22),该模块根据来自于外部的信号RL按照端口A-D中的每一个设置多个存储的复位信号RST中的一个;模块(对应于复位信号合成组件23),该模块合成设置的复位信号RST和视频数据Data,并且同时将这些分别输出到端口A-D。除了基本模块之外,能够将上述的时序控制器12的动作添加到根据示例性实施例的复位信号输出程序作为模块。
这里使用的计算机是由CPU、ROM、RAM、输入/输出接口等等形成的典型的计算机。图4是示出通过示例性实施例的复位信号输出程序执行的处理的流程图。如图4中所示,首先,存储包括正常复位信号RST和特定复位信号RST的多个复位信号RST(步骤101)。接下来,根据来自于外部的信号RL按照端口A-D中的每一个设置多个存储的复位信号RST中的一个(步骤102)。最后,合成设置的复位信号RST和视频数据Data,并且这些被同时地分别输出到端口A-D(步骤103)。
接下来,将会更加详细地描述示例性实施例。然而,要注意的是,时序控制器12由ASIC或者FPGA形成。
图1示出根据示例性实施例的图像显示装置10和时序控制器12的结构。图像显示装置10由显示面板51、时序控制器12、信号线驱动电路73、以及扫描线驱动电路54形成。信号线驱动电路73由多个信号线驱动IC 75,并且扫描线驱动电路54由多个扫描线驱动IC 56形成。
如图2中所示,显示面板51包括:在行方向上以预定的间隔提供的多条扫描线g1等;在列方向上以预定的间隔提供的多条信号线d1等;液晶单元31,该液晶单元31是被提供在扫描线g1等与信号线d1等之间的交叉处的等效电容负载;公共电极32;TFT(薄膜晶体管)33,该TFT(薄膜晶体管)33驱动相对应的液晶单元31;以及电容器34,该电容器34在一个垂直同步时段存储与视频数据Data相对应的数据电荷。如图3中所示,信号线驱动IC 75包括移位寄存器组件77和信号线输出组件78。
时序控制器12包括:复位信号存储组件21,该复位信号存储组件21由寄存器形成,该寄存器能够存储多个复位信号RST;复位信号设置组件22,该复位信号设置组件22根据诸如从外部设置的用于设置左右扫描的信号RL、显示分辨率、要被使用的信号线驱动IC 75的输出数目等等的参数设置复位信号RST;以及复位信号合成组件23,该复位信号合成组件23合成复位信号RST和视频数据Data。此外,时序控制器12被提供有视频数据处理组件和时序生成组件(未示出)。在这样的情况下,视频数据处理组件处理从外部提供的视频数据Data。时序生成组件生成用于信号线驱动IC 75的信号DLP和信号HCK、信号VSP、信号VCK、用于扫描线驱动IC 56的信号VOE、以及用于AC驱动显示面板51的信号POL。
通过使用多个信号线驱动IC 75构造信号线驱动电路73。在信号线驱动电路73中,每个信号线驱动IC 75在从时序控制器12输出的信号HCK、信号POL、信号DLP和视频数据Data的时序取回视频数据Data。接下来,每个信号线驱动IC 75按用于扫描线g1等的一条线的每个子像素30将视频数据Data转换为电压值(灰阶电压),并且经由TFT 33的漏电极将其电压提供给像素电极35。
通过使用多个扫描线驱动IC 56来构造扫描线驱动电路54。在扫描线驱动电路54中,扫描线驱动IC 56基于从时序控制器12输出的信号VSP、信号VOE、以及信号VCK通过与信号VCK同步以扫描线g1等中的一条线为单位控制TFT 33中的每一个的所有扫描线g1等。然后,扫描线驱动IC 56顺序地使从顶部开始的一条线的TFT 33中的每一个导通以将在使TFT导通时从信号线驱动IC 75提供的灰阶电压施加给像素电极35。接下来,将会描述根据示例性实施例的时序控制器12的动作。
取决于显示面板51的显示分辨率的像素数目和信号线驱动IC 75中的每一个的输出数目的组合在信号线驱动IC 75的输出数目中存在余数。时序控制器12单独地设置用于端口A-D中的每一个的复位信号RST以在这样的情况下在左右扫描时实现正确的显示。在下文中,通过参考附图将会描述其具体的动作。
如图1中所示,以下述方式来构造本示例性实施例,即,显示分辨率是WUXGA,时序控制器12是具有四个端口的10位输出,并且使用具有414个输出的14个信号线驱动IC 75。将会描述在此条件下执行左右反向扫描动作的情况。
图5A和图5B示出是根据示例性实施例的由复位信号存储组件保持的表的图。图5A示出在左右正向扫描时的复位信号,并且图5B示出在左右反向扫描时的复位信号。在下文中,将基于图1和图5提供说明。
复位信号设置组件22根据用于设置左右扫描的信号RL将用于端口A-D中的每一个的复位信号RST设置为图5A和图5B中所示的值中的任意一个。复位信号RST由五个复位信号RST0-RST4形成。当信号RL是“0”时,意味着执行左右正向扫描操作。因此,复位信号设置组件22将复位信号RST设置为如图5A中所示的值。当信号RL是“1”时,意味着执行左右反向扫描操作。因此,复位信号设置组件22将复位信号RST设置为如图5B中所示的值。基于分辨率、信号线驱动IC 75的输出的数目、时序控制器12的端口的数目等等的组合,能够在时序控制器12内的寄存器(即,复位信号存储组件21)中将图5A中所示的复位信号RST设置为初始值。此外,能够取决于它用于串行通信、I2C(内集成电路)通信等等更改寄存器中的值。
图6是示出根据示例性实施例的微型LVDS的数据格式的时间图。图7是示出根据示例性实施例的复位信号的示例的时间图。图8是示出根据示例性实施例的合成的复位信号和视频数据的时间图。在图6-图8中,横轴是时间并且纵轴是每个信号的值或者波形。在下文中,将通过参考图1-图8提供说明。
现在,将会描述微型LVDS的数据格式。如图6中所示,10位微型LVDS的数据格式被设计为通过使用8对数据线D0-D7传输RGB(红绿蓝)各10位的数据的两个像素与信号HCK的四个脉冲。
接下来,将会描述用于生成复位信号RST的方法。例如,如图5B中所示,当信号RL是“0”时,构造端口A的复位信号RST的复位信号RST4-RST0中的每一个分别是F8h、1Fh、00h、00h、以及00h。因此,基于数据格式,端口A的复位信号RST的数据变成如下:0001_1111、1111_1000、0000_0000、0000_0000、0000_0000。这能够以在图7中的波形来表示。图7中示出有“1”的部分是复位信号RST的触发部分。
这样,如图8中所示,复位信号合成组件23在端口A-D中的每一个中的视频数据Data的第一数据的前段,合成均由五个复位信号RST4-RST0形成的复位信号RST。
在示例性实施例中,如图8中所示,生成在左右反向扫描时端口A和C的复位信号RST的触发部分(RS=“0”)并且从基准触发部分的生成位置(在下文中被称为“RST基准位置”)早了六个像素(信号HCK的十二个脉冲)将其输出。生成端口B、D的复位信号RST的触发部分并且在与RST基准位置的生成位置相同的位置将其输出。
在信号线驱动电路73中,从左边开始的第四和第十一信号线驱动IC 75的输出端子s397-s414没有被连接至信号线d1等。因此,通过将相对应的端口A和C的复位信号RST移位六个像素来哑驱动18个剩余输出端子s397-s414。紧接其后,被连接至信号线d1等的输出端子s396等被顺序地移位。与不具有剩余的输出端子的信号线驱动IC 75相对应的端口B和D的复位信号RST的触发部分不需要被从RST基准位置移位。这样,能够通过执行有效的1920个像素的左右反向扫描来提供正确的显示而没有任何问题。
此外,在左右正向扫描时,从被连接至信号线d1的输出端了s1执行顺序驱动。因此,不存在信号线驱动IC 75的输出端子s1等的余数的影响。因此,能够通过在与RST基准位置相同的位置处在左右正向扫描时生成复位信号RST的触发部分提供正确的显示。
即使当由于显示面板51的像素数目和信号线驱动IC 75的输出数目的组合导致生成的信号线驱动IC 75的输出中存在余数时,如上所述的时序控制器12单独地设置用于端口A-D中的每一个的复位信号RST。因此,即使在执行左右反向扫描时也能够容易地提供正确的显示。
接下来,将会总结示例性实施例。根据示例性实施例的时序控制器12的目的是,即使当由于图像显示装置10的显示分辨率和与微型LVDS接口兼容的信号线驱动IC 75的输出数目的组合导致在信号线驱动IC 75的输出端子s1等中存在余数时,使得能够在左右反向扫描时提供正确的显示。作为用于实现该目的的手段,在时序控制器12内,示例性实施例包括:复位信号设置组件22,该复位信号设置组件22根据显示分辨率的像素数目和信号线驱动IC 75的输出数目设置复位信号RST;以及复位信号合成组件23,该复位信号合成组件23合成复位信号RST和视频数据Data。在这里注意的是,具有任意数目的显示分辨率的像素的图像显示装置10由显示面板51、时序控制器12、由具有任意数目的信号线输出的多个信号线驱动IC 75形成的信号线驱动电路73以及扫描线驱动电路54形成。因此,时序控制器12在其内部单独地设置用于端口A-D中的每一个的复位信号RST,并且复位信号生成组件23单独地生成用于端口A-D中的每一个的复位信号RST。即使在左右反向扫描时也能够容易地提供正确的显示。换言之,根据示例性实施例的时序控制器12的特征在于包括复位信号设置组件22,该复位信号设置组件22根据显示分辨率的像素数目和要使用的信号线驱动IC 75的输出数目设置复位信号RST;和复位信号合成组件23,该复位信号合成组件23合成复位信号RST和视频数据Data,以即使在图像显示装置10中生成的与微型LVDS接口兼容的信号线驱动IC 75的输出中存在余数时也能够在左右反向扫描时提供正确的显示。
接下来,将会详细地描述基于示例性实施例的结构的效果。复位信号RST与视频数据Data合成。结果,复位信号RST被嵌入到视频数据Data。在现有技术2的时序控制器52(图13)的情况下,复位信号RST和视频数据Data的时序固定。因此,在由于显示面板51的像素数目和信号线驱动IC 75的输出数目的组合导致存在信号线驱动IC75的输出中产生的余数的情况下,在左右反向扫描时时序控制器52(图13)不能够提供正确的显示。
同时,由于即使当由于显示面板51的像素数目和信号线驱动IC 75的输出数目的组合生成的信号线驱动IC 75的输出中存在余数时复位信号设置组件22单独地设置用于端口A-D中的每一个的复位信号RST并且复位信号合成组件23单独地生成用于端口A-D中的每一个的复位信号RST,因此根据示例性实施例的时序控制器12能够在左右反向扫描时容易地提供正确的显示。因此,通过示例性实施例能够执行通过现有技术2不能够进行的左右反向扫描动作,从而能够提高在设计图像显示装置中的组件的布局中的通用性。此外,示例性实施例使得能够使用通过现有技术2在WUXGA分辨率中不能够使用的还具有较好的输出性质的具有414个输出的信号线驱动IC 75。因此,能够提高图像显示装置的显示质量。此外,示例性实施例使得能够使用现有技术2不能够使用的具有414个输出的信号线驱动IC 75,从而信号线驱动IC75的组件能够被共享并且成本能够被降低。因此,能够向最终用户提供低价格的产品。
作为根据本发明的示例性优点,本发明使得能够通过使特定信号线驱动IC比正常信号线驱动IC早了与读取对应于特定输出端子的视频数据的时间相对应的时间量开始读取,来将特定信号线驱动IC开始读取与正常输出端子相对应的视频数据的时间调整为与正常信号线驱动IC开始读取与正常输出端子相对应的视频数据的时间一致。因此,即使当通过使用具有没有被连接至信号线的剩余的输出端子的信号线驱动IC来形成图像显示装置时也能够正确地显示图像而不管扫描方向如何。
虽然通过参考示例性实施例已经描述了本发明,但是本发明不仅限于上述的示例性实施例。本领域的技术人员能够想到的各种变化利修改能够被应用于本发明的结构和细节。例如,微型LVDS数据格式不限于10位而是还能够是例如8位。此外,接口不限于微型LVDS而是可以使用任何格式的接口,只要它是将复位信号合成为要被提供给信号线的视频数据的类型。此外,本发明甚至能够被应用于在左右正向扫描时显示变成故障显示的情况。即,它是信号线驱动IC的剩余的输出端子变成左右正向扫描的第一目标的情况。此外,显示面板不仅限于液晶显示面板而是也能够使用有机EL(电致发光)显示面板或者LED(发光二极管)显示面板。即,图像显示装置能够是有机EL显示装置、LED显示装置等等。
本发明还能够被表达为如下。
(1)一种时序控制器,该时序控制器包括:视频数据处理组件,该视频数据处理组件处理从图像显示装置的外部提供的视频数据;和时序生成组件,该时序生成组件基于处理的结果生成每个控制信号,其中根据从外部设置的左右扫描方向设置中的信号RL、显示分辨率、要使用的信号线驱动IC的输出数目单独地设置并且显示每个端口的复位信号RST。
(2)一种用于控制图像显示装置的图像显示装置控制方法,其中单独地生成并且显示每个端口的复位信号RST。
(3)一种图像显示装置,其特征在于包括(1)的时序控制器。
尽管应注意示例性实施例不仅限于下述,但是能够如在下面的“补充附注”中描述上述的示例性实施例的一部分或者整个部分。
(补充附注1)一种时序控制器,该时序控制器经由多个端口将视频数据和用于开始视频数据的读取的复位信号输出到具有被连接至信号线的输出端子的多个信号线驱动IC,并且时序控制器包括:复位信号存储组件,该复位信号存储组件存储包括正常复位信号和特定复位信号的多个复位信号;复位信号设置组件,该复位信号设置组件根据来自于外部的信号为多个端口中的每一个设置存储在复位信号存储组件中的多个复位信号中的一个;以及复位信号合成组件,该复位信号合成组件合成由复位信号设置组件设置的复位信号和视频数据,并且将获取的数据同时分别输出到多个端口,其中:多个信号线驱动IC包括正常信号线驱动IC,正常信号线驱动IC仅具有被连接至信号线的正常输出端子;和特定信号线驱动IC,特定信号线驱动IC除了具有正常输出端子之外还具有没有被连接至信号线的特定输出端子;多个端口包括不包括特定信号线驱动IC作为输出目标的端口,和包括特定信号线驱动IC作为输出目标的端口;复位信号包括当开始从与正常输出端子相对应的视频数据读取时使用的正常复位信号,和当开始从与特定输出端子相对应的视频数据读取时使用的特定复位信号;并且特定复位信号是比正常复位信号早了与读取与特定输出端子相对应的视频数据相对应的时间量开始读取的信号。
(补充附注2)在补充附注1中描述的时序控制器,其中,复位信号是下述信号:包括触发部分,并且在从触发部分流逝预定的时间之后开始读取;并且比正常复位信号的触发部分早了与读取与特定输出端子相对应的视频数据相对应的时间量输出特定复位信号的触发部分。
(补充附注3)在补充附注1或者2中描述的时序控制器,其中时序控制器和信号线驱动IC的接口标准是微型LVDS(低压差分信号)。
(补充附注4)一种图像显示装置,包括:显示面板,该显示面板包括多条信号线、多条扫描线、分别形成在多条扫描线和多条信号线之间的交叉处的像素;信号线驱动电路,该信号线驱动电路形成有多个信号线驱动IC;扫描线驱动电路,该扫描线驱动电路将扫描信号输出到扫描线;以及在补充附注1-3中的一个中描述的时序控制器。
(补充附注5)在补充附注4中描述的图像显示装置,其中显示面板是液晶显示面板。
(补充附注6)一种在时序控制器中使用的复位信号输出方法,该时序控制器经由多个端口将视频数据和用于开始视频数据的读取的复位信号输出到具有被连接至信号线的输出端子的多个信号线驱动IC,并且该方法包括:存储包括正常复位信号和特定复位信号的多个复位信号;根据来自于外部的信号为多个端口中的每一个设置多个所存储的复位信号中的一个;以及合成所设置的复位信号和视频数据,并且将获取的数据同时分别输出到多个端口,其中:多个信号线驱动IC包括正常信号线驱动IC,正常信号线驱动IC仅具有被连接至信号线的正常输出端子;和特定信号线驱动IC,特定信号线驱动IC除了具有正常输出端子之外还具有没有被连接至信号线的特定输出端子;多个端口包括不包括特定信号线驱动IC作为输出目标的端口,和包括特定信号线驱动IC作为输出目标的端口;复位信号包括当开始从与正常输出端子相对应的视频数据读取时使用的正常复位信号,和当开始从与特定输出端子相对应的视频数据读取时使用的特定复位信号;并且特定复位信号是比正常复位信号早了与读取与特定输出端子相对应的视频数据相对应的时间量开始读取的信号。
(补充附注7)在补充附注6中描述的复位信号输出方法,其中复位信号是下述信号:包括触发部分,并且在从触发部分流逝预定的时间之后开始读取;并且比正常复位信号的触发部分早了与读取与特定输出端子相对应的视频数据相对应的时间量输出特定复位信号的触发部分。
(补充附注8)在补充附注6或者7中描述的复位信号输出方法,其中时序控制器和信号线驱动IC的接口标准是微型LVDS(低压差分信号)。
工业实用性
本发明能够被用作将复位信号合成到被提供给信号线的视频数据的时序控制器,诸如用于与微型LVDS接口兼容的信号线驱动IC的时序控制器。

Claims (9)

1.一种时序控制器,所述时序控制器经由多个端口将视频数据和用于开始所述视频数据的读取的复位信号输出到具有被连接至信号线的输出端子的多个信号线驱动IC,所述时序控制器包括:
复位信号存储组件,所述复位信号存储组件存储包括正常复位信号和特定复位信号的多个复位信号;
复位信号设置组件,所述复位信号设置组件根据来自于外部的信号为所述多个端口中的每一个设置存储在所述复位信号存储组件中的所述多个复位信号中的一个;以及
复位信号合成组件,所述复位信号合成组件合成由所述复位信号设置组件设置的复位信号和所述视频数据,并且将获取的数据同时分别输出到所述多个端口,其中:
所述多个信号线驱动IC包括正常信号线驱动IC,所述正常信号线驱动IC仅具有被连接至所述信号线的正常输出端子;和特定信号线驱动IC,所述特定信号线驱动IC除了具有所述正常输出端子之外还具有没有被连接至所述信号线的特定输出端子;
所述多个端口包括不包括所述特定信号线驱动IC作为输出目标的端口、和包括所述特定信号线驱动IC作为所述输出目标的端口:
所述复位信号包括当开始从与所述正常输出端子相对应的视频数据读取时使用的所述正常复位信号、和当开始从与所述特定输出端子相对应的视频数据读取时使用的所述特定复位信号:并且
所述特定复位信号是比所述正常复位信号早了与读取与所述特定输出端子相对应的视频数据相对应的时间量开始读取的信号。
2.如权利要求1所述的时序控制器,其中:
所述复位信号是下述信号:包括触发部分,并且在从所述触发部分流逝预定的时间之后开始读取;并且
比所述正常复位信号的所述触发部分早了与读取与所述特定输出端子相对应的视频数据相对应的时间量输出所述特定复位信号的所述触发部分。
3.如权利要求1所述的时序控制器,其中:
所述时序控制器和所述信号线驱动IC的接口标准是微型LVDS(低压差分信号)。
4.一种图像显示装置,包括:
显示面板,所述显示面板包括所述多条信号线、多条扫描线、分别形成在所述多条扫描线和所述多条信号线之间的交叉处的像素;
信号线驱动电路,所述信号线驱动电路形成有所述多个信号线驱动IC;
扫描线驱动电路,所述扫描线驱动电路将扫描信号输出到所述扫描线;以及
权利要求1的所述时序控制器。
5.如权利要求4所述的图像显示装置,其中:
所述显示面板是液晶显示面板。
6.一种在时序控制器中使用的复位信号输出方法,所述时序控制器经由多个端口将视频数据和用于开始所述视频数据的读取的复位信号输出到具有被连接至信号线的输出端子的多个信号线驱动IC,所述方法包括:
存储包括正常复位信号和特定复位信号的多个复位信号:
根据来自于外部的信号为所述多个端口中的每一个设置多个所存储的复位信号中的一个;以及
合成所设置的复位信号和所述视频数据,并且将获取的数据同时分别输出到所述多个端口,其中:
所述多个信号线驱动IC包括正常信号线驱动IC,所述正常信号线驱动IC仅具有被连接至所述信号线的正常输出端子;和特定信号线驱动IC,所述特定信号线驱动IC除了具有所述正常输出端子之外还具有没有被连接至所述信号线的特定输出端子;
所述多个端口包括不包括所述特定信号线驱动IC作为输出目标的端口、和包括所述特定信号线驱动IC作为所述输出目标的端口;
所述复位信号包括当开始从与所述正常输出端子相对应的视频数据读取时使用的所述正常复位信号、和当开始从与所述特定输出端子相对应的视频数据读取时使用的所述特定复位信号;并且
所述特定复位信号是比所述正常复位信号早了与读取与所述特定输出端子相对应的视频数据相对应的时间量开始读取的信号。
7.如权利要求6所述的复位信号输出方法,其中:
所述复位信号是下述信号:包括触发部分,并且在从所述触发部分流逝预定的时间之后开始读取;并且
比所述正常复位信号的所述触发部分早了与读取与所述特定输出端子相对应的视频数据相对应的时间量输出所述特定复位信号的所述触发部分。
8.如权利要求6所述的复位信号输出方法,其中:
所述时序控制器和所述信号线驱动IC的接口标准是微型LVDS(低压差分信号)。
9.一种时序控制器,所述时序控制器经由多个端口将视频数据和用于开始所述视频数据的读取的复位信号输出到具有被连接至信号线的输出端子的多个信号线驱动IC,所述时序控制器包括:
复位信号存储装置,所述复位信号存储装置用于存储包括正常复位信号和特定复位信号的多个复位信号;
复位信号设置装置,所述复位信号设置装置用于根据来自于外部的信号为所述多个端口中的每一个设置存储在所述复位信号存储装置中的所述多个复位信号中的一个;以及
复位信号合成装置,所述复位信号合成装置用于合成由所述复位信号设置装置设置的复位信号和所述视频数据,并且将获取的数据同时分别输出到所述多个端口,其中:
所述多个信号线驱动IC包括正常信号线驱动IC,所述正常信号线驱动IC仅具有被连接至所述信号线的正常输出端子;和特定信号线驱动IC,所述特定信号线驱动IC除了具有所述正常输出端子之外还具有没有被连接至所述信号线的特定输出端子;
所述多个端口包括不包括所述特定信号线驱动IC作为输出目标的端口、和包括所述特定信号线驱动IC作为所述输出目标的端口;
所述复位信号包括当开始从与所述正常输出端子相对应的视频数据读取时使用的所述正常复位信号、和当开始从与所述特定输出端子相对应的视频数据读取时使用的所述特定复位信号;并且
所述特定复位信号是比所述正常复位信号早了与读取与所述特定输出端子相对应的视频数据相对应的时间量开始读取的信号。
CN201010251152.0A 2009-08-07 2010-08-09 时序控制器、图像显示装置、以及复位信号输出方法 Active CN101996553B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009-185270 2009-08-07
JP2009185270A JP2011039205A (ja) 2009-08-07 2009-08-07 タイミングコントローラ、画像表示装置及びリセット信号出力方法

Publications (2)

Publication Number Publication Date
CN101996553A true CN101996553A (zh) 2011-03-30
CN101996553B CN101996553B (zh) 2014-06-18

Family

ID=43534565

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010251152.0A Active CN101996553B (zh) 2009-08-07 2010-08-09 时序控制器、图像显示装置、以及复位信号输出方法

Country Status (3)

Country Link
US (1) US8264473B2 (zh)
JP (1) JP2011039205A (zh)
CN (1) CN101996553B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105161068A (zh) * 2015-10-19 2015-12-16 昆山龙腾光电有限公司 一种用于显示装置的驱动芯片和显示装置

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI518653B (zh) * 2010-12-17 2016-01-21 聯詠科技股份有限公司 時序控制器、源極驅動裝置、面板驅動裝置、顯示器裝置及驅動方法
KR101749161B1 (ko) * 2010-12-29 2017-06-21 삼성디스플레이 주식회사 표시 패널 및 이를 구비한 표시 장치
US20140168183A1 (en) * 2012-12-14 2014-06-19 Shenzhen China Star Optoelectronics Technology Co Ltd. Driving device for controlling polarity reversal of liquid crystal display panel
KR102009440B1 (ko) * 2012-12-14 2019-08-12 엘지디스플레이 주식회사 데이터 인터페이스 제어 장치 및 방법
KR101698930B1 (ko) 2014-11-11 2017-01-23 삼성전자 주식회사 영상표시 구동장치, 영상표시 장치 및 이의 구동방법
CN107799045B (zh) * 2016-09-05 2021-07-20 奇景光电股份有限公司 显示面板驱动装置、显示器及其操作方法
US10593285B2 (en) * 2017-03-28 2020-03-17 Novatek Microelectronics Corp. Method and apparatus of handling signal transmission applicable to display system
US20190057639A1 (en) * 2017-08-17 2019-02-21 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display device and driving method thereof
CN107564460B (zh) * 2017-10-31 2020-07-31 京东方科技集团股份有限公司 显示驱动电路及其驱动方法、显示驱动系统、显示装置
KR20210081866A (ko) * 2019-12-24 2021-07-02 주식회사 실리콘웍스 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치
CN116343637A (zh) * 2023-03-17 2023-06-27 惠科股份有限公司 驱动电路、驱动方法和显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020067331A1 (en) * 1998-04-28 2002-06-06 Tsutomu Takabayashi Liquid crystal display
JP2002207452A (ja) * 2001-01-04 2002-07-26 Advanced Display Inc 液晶表示装置の駆動方法
CN1727964A (zh) * 2004-07-27 2006-02-01 三星电子株式会社 阵列基片和具有该阵列基片的显示装置,及其驱动装置和驱动方法
CN1917025A (zh) * 2005-08-03 2007-02-21 三菱电机株式会社 图像显示装置及定时控制器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020067331A1 (en) * 1998-04-28 2002-06-06 Tsutomu Takabayashi Liquid crystal display
JP2002207452A (ja) * 2001-01-04 2002-07-26 Advanced Display Inc 液晶表示装置の駆動方法
CN1727964A (zh) * 2004-07-27 2006-02-01 三星电子株式会社 阵列基片和具有该阵列基片的显示装置,及其驱动装置和驱动方法
CN1917025A (zh) * 2005-08-03 2007-02-21 三菱电机株式会社 图像显示装置及定时控制器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105161068A (zh) * 2015-10-19 2015-12-16 昆山龙腾光电有限公司 一种用于显示装置的驱动芯片和显示装置

Also Published As

Publication number Publication date
JP2011039205A (ja) 2011-02-24
CN101996553B (zh) 2014-06-18
US8264473B2 (en) 2012-09-11
US20110032421A1 (en) 2011-02-10

Similar Documents

Publication Publication Date Title
CN101996553B (zh) 时序控制器、图像显示装置、以及复位信号输出方法
CN101925946B (zh) 显示装置驱动方法以及移动终端驱动方法
US20160322008A1 (en) Display device
US20060193002A1 (en) Drive circuit chip and display device
US8102352B2 (en) Liquid crystal display device and data driving circuit thereof
KR101943000B1 (ko) 검사회로를 포함하는 액정표시장치 및 이의 검사방법
US9230496B2 (en) Display device and method of driving the same
KR101941447B1 (ko) 평판 표시 장치
CN103280205B (zh) 显示装置、时序控制器及图像显示方法
CN104575417A (zh) 电光装置、其驱动方法以及电子设备
KR20180059664A (ko) 표시장치
KR20130120283A (ko) 액정표시장치
CN103155027B (zh) 显示装置
CN102543018A (zh) 液晶显示装置及其驱动方法
CN104778927A (zh) 适配于部分显示的液晶显示设备
EP2012299A2 (en) Liquid crystal display device
US7782289B2 (en) Timing controller for controlling pixel level multiplexing display panel
KR101989931B1 (ko) 액정표시장치
KR101809746B1 (ko) 액정표시장치
KR102102704B1 (ko) 화소 데이터 기입 방법 및 화상 표시 장치
KR101957296B1 (ko) 전원공급장치와 이를 구비한 액정표시장치, 및 전원공급방법
CN104700808A (zh) 显示装置、时序控制器及图像显示方法
KR102033098B1 (ko) 액정표시장치 및 그 구동방법
KR20130010576A (ko) 액정표시장치 및 그 구동방법
CN104700810A (zh) 显示装置、时序控制器及图像显示方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant