CN101963808A - 一种支持多种现场总协议的系统及其实现方法 - Google Patents

一种支持多种现场总协议的系统及其实现方法 Download PDF

Info

Publication number
CN101963808A
CN101963808A CN2010105142886A CN201010514288A CN101963808A CN 101963808 A CN101963808 A CN 101963808A CN 2010105142886 A CN2010105142886 A CN 2010105142886A CN 201010514288 A CN201010514288 A CN 201010514288A CN 101963808 A CN101963808 A CN 101963808A
Authority
CN
China
Prior art keywords
module
fpga
cpld
cpu
pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2010105142886A
Other languages
English (en)
Other versions
CN101963808B (zh
Inventor
张建军
莫元劲
何英武
黄水永
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangzhou Numerical Control Equipment Co Ltd
Original Assignee
Guangzhou Numerical Control Equipment Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangzhou Numerical Control Equipment Co Ltd filed Critical Guangzhou Numerical Control Equipment Co Ltd
Priority to CN2010105142886A priority Critical patent/CN101963808B/zh
Publication of CN101963808A publication Critical patent/CN101963808A/zh
Application granted granted Critical
Publication of CN101963808B publication Critical patent/CN101963808B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P90/00Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
    • Y02P90/02Total factory control, e.g. smart factories, flexible manufacturing systems [FMS] or integrated manufacturing systems [IMS]

Landscapes

  • Logic Circuits (AREA)

Abstract

本发明提供了一种支持多种现场总协议的系统,包括CPU模块、以太网物理层芯片PHY、网络变压器、RJ45接口,还包括NOR_Flash存储器、FPGA模块以及CPLD模块;所述FPGA模块分别与CPU模块、CPLD模块以及物理层芯片PHY相连接,所述NOR_Flash存储器、CPU模块、CPLD模块依次相连,所述以太网物理层芯片PHY、网络变压器以及RJ45接口依次相连。本发明还提供了一种实现多种现场总协议的方法。本发明系统大大减少了硬件使用资源,降低了硬件的成本,提高了硬件使用效率,在现实生产中创造了很高的效益。

Description

一种支持多种现场总协议的系统及其实现方法
技术领域
本发明涉及工业以太网自动化领域,尤其涉及一种支持多种现场总线协议的系统及其实现方法。
背景技术
工业以太网是用于工业自动化环境,符合IEEE 802.3标准,按照IEEE802.1D“媒体访问控制(MAC)网桥”规范和IEEE 802.1Q“局域网虚拟网桥”规范,对其没有进行任何实时扩展实现的以太网。通过采用减轻以太网负荷、提高网络速度、采用交换式以太网和全双工通信、采用数据控制、流量控制、时钟控制和同步控制等技术,现在的工业以太网基本可以做到4~1ms的通信周期。由于工业以太网互连简单,实现信息网络的无缝连接,软件硬件成本低廉,通信速率高,性能稳定,满足复杂度高规模大的系统通信,加之以太网技术的不断发展,各大公司和标准组织纷纷提出各种提升工业以太网实时性的技术解决方案。这些方案包括:
在国际上有:由ControlNet国际组织CI、工业以太网协会IEA和开放的DeviceNet供应商协会ODVA等共同开发的工业网络标准Ethernet/IP实时以太网技术;Modbus组织和IDA(Interface for Distributed Automation)集团联手开发Modbus-IDA实时以太网;Profibus International(PI)组织与Interbus Club联手合作开发与制定标准PROFINET实时工业以太网;由奥地利B&R公司于2001年开发的Ethernet PowerLink;还有由德国Beckhoff公司开发的EtherCAT(Ethernet for Control Automation Technology)等等。
在中国有:用于工业测量与控制系统的以太网标准是在国家科技部“863”计划的支持下,由浙江大学、清华大学等单位联合成立的标准起草工作组起草的EPA(Ethernet for Plant Automation);有由广州数控、浙江中控、大连光洋等公司联合开发的NCUC-BUS(Numerical controlsystems of machine tools Ptotocl specifications for NCUC-Bus fieldbus)。
由于各个厂商推出不同的并具有自主产权而相互不为兼容的工业以太网,这造成设备供应商如果要在一套设备上提供支持不同工业以太网方案的时候,要有支持不同工业以太网的硬件和软件平台。这使得设备生产供应商的生产成本成倍增加。图1是现有技术中传统工业以太网结构示意图,CPU通过控制以太网芯片进行数据传输,其中以太网芯片包括MAC(媒介存取层)和PHY(物理控制层),这种实现方法只能是针对不同工业以太网,采用不同的专用以太网芯片,灵活性很差。图2是现有技术中基于FPGA的传统工业以太网结构示意图,CPU通过控制FPGA来实现工业以太网的数据传输,其中FPGA实现以太网现场总线的IP(intellectual property,知识产权),里面包含以太网现场总线的MAC(媒介存取控制层)以及其他数据链路控制。FPGA的可编程技术使得工业以太网变得灵活和更加具有可定制性,但是由于传统上使用FPGA专用配置芯片以及配置方法使得片上配置的可重构性受到很大的限制。一片FPGA芯片要配一片的FPGA专用配置芯片,或者多片FPGA芯片配一片FPGA专用配置芯片,但这几片FPGA芯片的功能要一样。要支持多种工业以太网的话要用到逻辑资源很大的FPGA,这样硬件成本开销很大,要么就是直接采用各种以太网工业总线的专用芯片,硬件成本更高。
由于以上各种原因,目前支持多种现场总线协议的案例要么很难实现,要么就是实现了但硬件成本非常昂贵。
发明内容
本发明的目的在于克服上述现有技术的缺点和不足,提出一种支持多种现场总协议的系统,该系统可以实现使用一片FPGA就可以对多种工业以太网现场总线的支持。
本发明的另一个目的在于提供上述支持多种现场总协议的实现方法。
为了达到以上目的,本发明采用以下技术方案:
一种支持多种现场总线协议的系统,包括CPU模块、以太网物理层芯片PHY、网络变压器、RJ45接口,所述一种支持多种现场总协议的系统还包括NOR_Flash存储器、FPGA模块以及CPLD模块;所述FPGA模块分别与CPU模块、CPLD模块以及物理层芯片PHY相连接,所述NOR_Flash存储器、CPU模块、CPLD模块依次相连,所述以太网物理层芯片PHY、网络变压器以及RJ45接口依次相连。
所述NOR_Flash存储器用于存储包括CPU模块的启动代码、运行程序和FPGA模块的配置文件,以及一些非易失性的其他内容信息。
所述FPGA模块包括:GSK_Link管理模块、CPU接口管理模块、时钟同步控制模块、MII窜口寄存器管理模块、IEEE标准以太网MAC、数据接收模块、双口RAM控制模块以及数据发送模块,所述GSK_Link管理模块分别与CPU接口管理模块、时钟同步控制模块、MII窜口寄存器管理模块、标准以太网MAC、数据接收模块、双口RAM控制模块以及数据发送模块相连接;所述双口RAM控制模块分别与数据接收模块和数据发送模块相连接。
所述的物理芯片PHY符合IEEE 802.3标准。
所述CPLD模块用于配置驱动电路中,所述配置驱动电路包括依次相连的NOR_Flash存储器、CPU模块、CPLD模块以及FPGA模块;所述CPLD模块包括IO管脚nSTATUS、nCONFIG、CONF_DONE、DATA0、DCLK、nCSO和ASDI;所述FPGA模块包括IO管脚nSTATUS、nCONFIG、CONF_DONE、DATA0、DCLK、nCSO和ASDI;所述CPLD模块中的IO管脚nSTATUS、nCONFIG和CONF_DONE分别通过10K欧姆电阻上拉连接到FPGA模块中的IO管脚STATUS、nCONFIG和CONF_DONE,所述CPLD模块中的IO管脚DATA0、DCLK、nCSO和ASDI分别直连到FPGA模块中的IO管脚DATA0、DCLK、nCSO和ASDI。
一种支持多种现场总协议的实现方法,包括以下步骤:
(1)通过CPU模块对NOR_Flash存储器的存取控制,将生成各种包含工业以太网现场总线的IP的FPGA模块的配置文件存储在NOR_Flash存储器中;
(2)通过CPU模块对NOR_Flash存储器的存取控制,从NOR_Flash存储器中读取不同的工业以太网的FPGA模块的配置文件;
(3)将从NOR_Flash存储器中读取到的FPGA模块的配置文件写到CPLD模块中,并通过CPLD模块对FPGA模块进行配置;
(4)CPU模块在FPGA模块配置成功后对总线的初始化,传送工业以太网的设备参数以及进行正常周期通信控制。
所述步骤(3)中的CPLD模块对FPGA模块进行配置的流程具体包括:
(3-1)根据配置时序要求,在上电和复位的时候保持CPLD模块中的管脚nCONFIG为低电平,其他IO管脚置三态高阻;
(3-2)复位之后CPLD模块对其管脚nCONFIG应产生一个上升沿,启动FPGA模块配置,然后检测FPGA模块的nSTATUS信号;
(3-3)FPGA模块中的nSTATUS信号在FPGA模块正常就绪时被释放,由FPGA模块内部上拉电阻拉至高电平,这时候说明FPGA模块可以接受配置文件;
(3-4)检测到FPGA模块上的管脚nSTATUS为高电平时,在CPLD模块的管脚DCLK上产生配置时钟,对应CPLD模块的管脚DATA0上同步送出配置数据,配置数据以字节为单位从CPU模块写来的数据中读出,通过移位操作以串行比特流方式从CPLD模块的管脚DATA0送出;
(3-5)全部数据送出后,检测FPGA模块中的管脚CONF_DONE的状态,如为高电平说明配置成功,若配置失败,重复步骤(3-1)~(3-5)。
本发明相对于现有技术,具有如下优点和有益效果:
1、本发明可以通过对FPGA模块的配置,实现对多种工业以太网的支持,使得设计产品更加灵活;
2、本发明满足对多种工业以太网的支持的同时,节约硬件资源的成本;
3、本发明可以通过标准以太网访问CPU实现对硬件的远程升级,方便系统的维护和更新。
附图说明
图1是现有技术中传统工业以太网结构示意图;
图2是现有技术中基于FPGA的传统工业以太网结构示意图;
图3是本发明一种支持多种现场总协议的系统的结构示意图;
图4是本发明所述的CPLD模块对FPGA模块进行配置模块电路图;
图5是本发明所述的NOR_Flash存储器的存储内容分布图;
图6是本发明所述的CPLD模块配置驱动电路流程图;
图7是本发明实施例中的GSK_Link以太网现场总线FPGA模块结构示意图;
图8是本发明实施例中的实现多种现场总协议的方法流程图。
具体实施方式
下面结合实施例及附图对本发明作进一步详细的描述,但本发明的实施方式不限于此。
实施例
如图3所示,本一种实现多种现场总协议的系统包含CPU模块、NORFlash存储器、CPLD模块、FPGA模块以及各种工业以太网物理层芯片PHY和其他外围器件如网络变压器、RJ45接口,所述FPGA模块分别与CPU模块、CPLD模块以及物理层芯片PHY相连接,所述NOR_Flash存储器、CPU模块、CPLD模块依次相连,所述以太网物理层芯片PHY、网络变压器以及RJ45接口依次相连。
所述NOR Flash存储器主要存储包括CPU的启动代码及运行程序和FPGA的配置文件,还有一些非易失性的其他内容信息;
所述CPLD模块实现对FPGA模块配置的驱动,包括数据时序控制,格式转换,流控制和检验;
所述FPGA模块包含有和CPU模块的数据接口模块,工业以太网现场总线的IP(intellectual property,知识产权)模块以及相关的数据控制以及双口管理;
所述以太网物理层芯片PHY主要是实现一些MII接口、载波检测、数据编码、时钟合成恢复等功能;
所述网络变压器和RJ45接口则是以太网的数据隔离和介质接口。
如图4所示,CPLD模块对FPGA模块进行的配置模块电路,首先通过CPU模块可以读取到固化在NOR Flash存储器的FPGA模块的配置文件,其文件格式可以为尾缀为.jic、.sof、.hex等格式。NOR Flash存储器选取容量大一点的,里面除了存放包含各种工业以太网的FPGA模块的配置文件外,还固化了CPU模块的启动代码和运行程序,如图5所示,CPU模块在上电复位之后进行初始化后,根据用户选择,读取相对应含工业以太网总线的FPGA配置文件,写到CPLD模块对FPGA模块进行配置。
CPLD模块配置驱动流程流程图,如图6所示,配置时根据配置时序要求,首先在上电和复位的时候保持CPLD模块中的管脚nCONFIG低电平,其他IO管脚置三态高阻。复位之后CPLD模块对其管脚nCONFIG应产生一个上升沿,启动配置,然后检测FPGA模块中的nSTATUS信号。nSTATUS信号在FPGA正常就绪被释放,由FPGA模块内部上拉电阻拉至高电平,这时候说明FPGA可以接受配置文件。
在检测FPGA模块中的管脚nSTATUS高电平就可以在CPLD模块中的管脚DCLK上送配置时钟,对应CPLD模块中的管脚DATA0上同步送出配置数据。配置数据以字节为单位从CPU模块写来的数据中读出,通过移位操作以串行比特流方式从CPLD模块的管脚DATA0送出。全部数据送出后,检测FPGA模块的管脚CONF_DONE的状态,如为高电平说明配置成功,否则配置失败,需要重新进行配置。
对于FPGA模块,以GSK_Link以太网现场总线为例,支持GSK-Link的FPGA内部框图,如图7所示,FPGA模块包括:GSK_Link管理模块、CPU接口管理模块、时钟同步控制模块、MII窜口寄存器管理模块、IEEE标准以太网MAC、数据接收模块、双口RAM控制模块以及数据发送模块,所述GSK_Link管理模块分别与CPU接口管理模块、时钟同步控制模块、MII窜口寄存器管理模块、标准以太网MAC、数据接收模块、双口RAM控制模块以及数据发送模块相连接;所述双口RAM控制模块分别与数据接收模块和数据发送模块相连接。
所述的物理芯片PHY符合IEEE 802.3标准。
CPU接口管理模块主要管理与CPU模块与FPGA模块之间的数据接口,如地址译码选择,读写控制,数据流控制等。
时钟同步控制模块主要功能是进行主从设备之间的时间同步。因为数控设备如进给伺服之间要求有严格的时钟同步,若各控制轴的进给伺服同步误差过大则会导致加工零件变形。时钟同步控制模块则可以提供延迟测量和时钟同步的功能,对周期传输的参考时钟进行控制以达到各个从站的同步协调。
标准以太网MAC提供全标准的以太网MAC支持。
MII串口寄存器管理模块是通过MII对以太网的物理层芯片内部寄存器访问的管理模块。通过该串口寄存器管理模块可以对工作的以太网的模式以及相关的设置进行设定,并检测网络的连接状态等。
双口RAM控制模块则是控制接收和发送数据的缓存,乒乓操作等,协调数据之间的读写,解决数据访问的冲突,以达到快速可靠的数据流控制。
数据接收模块主要是对接收的数据进行解包和校验等。
数据发送模块主要是对要发送的数据进行打包和添加校验码等。
GSK-Link管理模块则是对以上的几个模块:CPU接口管理模块、时钟同步控制模块、标准以太网MAC、MII串口寄存器管理模块、双口RAM控制模块、数据接收模块和数据发送模块的协调的控制。
用Altera公司的软件QuartusII或者Xilinx的ISE把以上FPGA模块、引脚分配和时序约束等编译综合生成SOF文件或者转换为其他格式的文件。根据各种格式要求的相对应启起地址和长度可以把该文件写到NORFlash存储器相对应的存储地址空间,以供FPGA配置用。那么通过FPGA模块的配置管脚映射到相对应的物理层芯片PHY就可以建立支持GSK Link以太网现场总线的数据通信网路硬件平台了。
对于以上所述,同理,该方法适用于其他以太网现场总线的支持。通过用硬件高级描述语言进行自制定设计工业以太网模块,或者购买不同厂商的工业以太网IP产权来获得相关的知识产权如EtherNet/IP、EtherCAT或者是PowerLink等,再通过FPGA厂商提供的软件对该知识产权进行编译综合便得到含不同工业以太网的FPGA配置文件。
对于CPU模块软件实施部分,软件流程状态如图8所示,对于工业以太网部分,开始上电复位,CPU对软件进行必要的初始化,若初始化失败则重新初始化;初始化成功根据需求和硬件条件选择相对应的工业以太网总线;选择完毕,根据选择,获取相对应的数据格式、文件长度和文件在存储器的开始地址读取相对应的文件;把读取到的文件写到CPLD模块的缓冲区,并通知要对FPGA进行配置;若配置失败重新进行配置,若成功配置完成则进入工业以太网的初始化状态,对该工业以太网进行初始化;初始化完成则对连接到该工业以太网的设备进行必要的参数设置;设置完成则是进入正常的周期通信。
上述实施例为本发明较佳的实施方式,但本发明的实施方式并不受上述实施例的限制,其他的任何未背离本发明的精神实质与原理下所作的改变、修饰、替代、组合、简化,均应为等效的置换方式,都包含在本发明的保护范围之内。

Claims (6)

1.一种支持多种现场总线协议的系统,包括CPU模块、以太网物理层芯片PHY、网络变压器、RJ45接口,其特征在于,所述支持多种现场总协议的系统还包括NOR_Flash存储器、FPGA模块以及CPLD模块;所述FPGA模块分别与CPU模块、CPLD模块以及物理层芯片PHY相连接,所述NOR_Flash存储器、CPU模块、CPLD模块依次相连,所述以太网物理层芯片PHY、网络变压器以及RJ45接口依次相连。
2.根据权利要求1所述的一种支持多种现场总协议的系统,其特征在于,所述FPGA模块包括GSK_Link管理模块、CPU接口管理模块、时钟同步控制模块、MII窜口寄存器管理模块、IEEE标准以太网MAC、数据接收模块、双口RAM控制模块以及数据发送模块,所述GSK_Link管理模块分别与CPU接口管理模块、时钟同步控制模块、MII窜口寄存器管理模块、标准以太网MAC、数据接收模块、双口RAM控制模块以及数据发送模块相连接;所述双口RAM控制模块分别与数据接收模块和数据发送模块相连接。
3.根据权利要求1所述的一种支持多种现场总协议的系统,其特征在于,所述NOR_Flash存储器用于存储包括CPU模块的启动代码、运行程序和FPGA模块的配置文件。
4.根据权利要求1所述的一种支持多种现场总协议的系统,其特征在于,所述CPLD模块用于配置驱动电路中,所述配置驱动电路包括依次相连的NOR_Flash存储器、CPU模块、CPLD模块以及FPGA模块;所述CPLD模块包括IO管脚nSTATUS、nCONFIG、CONF_DONE、DATA0、DCLK、nCSO和ASDI;所述CPLD模块包括IO管脚nSTATUS、nCONFIG、CONF_DONE、DATA0、DCLK、nCSO和ASDI;所述FPGA模块包括IO管脚nSTATUS、nCONFIG、CONF_DONE、DATA0、DCLK、nCSO和ASDI;
所述CPLD模块中的IO管脚nSTATUS、nCONFIG和CONF_DONE分别通过10K欧姆电阻上拉连接到FPGA模块中的IO管脚STATUS、nCONFIG和CONF_DONE,所述CPLD模块中的IO管脚DATA0、DCLK、nCSO和ASDI分别直连到FPGA模块中的IO管脚DATA0、DCLK、nCSO和ASDI。
5.一种利用权利要求1~4任一项所述的一种支持多种现场总协议的系统实现多种现场总协议的方法,其特征在于包括以下步骤:
(1)通过CPU模块对NOR_Flash存储器的存取控制,将生成各种包含工业以太网现场总线的IP的FPGA模块的配置文件存储在NOR_Flash存储器中;
(2)通过CPU模块对NOR_Flash存储器的存取控制,从NOR_Flash存储器中读取不同的工业以太网的FPGA模块的配置文件;
(3)将从NOR_Flash存储器中读取到的FPGA模块的配置文件写到CPLD模块中,并通过CPLD模块对FPGA模块进行配置;
(4)CPU模块在FPGA模块配置成功后对总线的初始化,传送工业以太网的设备参数以及进行正常周期通信控制。
6.根据权利要求5所述的一种实现多种现场总协议的方法,其特征在于,所述步骤(3)中的CPLD模块对FPGA模块进行配置的流程具体包括:
(3-1)根据配置时序要求,在上电和复位的时候保持CPLD模块中的nCONFIG为低电平,其他IO管脚置三态高阻;
(3-2)复位之后CPLD模块对其nCONFIG应产生一个上升沿,启动FPGA模块配置,然后检测FPGA模块的nSTATUS信号;
(3-3)FPGA模块中的nSTATUS信号在FPGA模块正常就绪时被释放,由FPGA模块内部上拉电阻拉至高电平,这时候FPGA模块可以接受配置文件;
(3-4)检测到FPGA模块上的nSTATUS为高电平时,在CPLD模块的管脚DCLK上产生配置时钟,对应CPLD模块的管脚DATA0上同步送出配置数据,配置数据以字节为单位从CPU模块写来的数据中读出,通过移位操作以串行比特流方式从CPLD模块的管脚DATA0送出;
(3-5)全部数据送出后,检测FPGA模块中的CONF_DONE的状态,如为高电平说明配置成功,若配置失败,重复步骤(3-1)~(3-5)。
CN2010105142886A 2010-10-21 2010-10-21 一种支持多种现场总线协议的系统的实现方法 Active CN101963808B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010105142886A CN101963808B (zh) 2010-10-21 2010-10-21 一种支持多种现场总线协议的系统的实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010105142886A CN101963808B (zh) 2010-10-21 2010-10-21 一种支持多种现场总线协议的系统的实现方法

Publications (2)

Publication Number Publication Date
CN101963808A true CN101963808A (zh) 2011-02-02
CN101963808B CN101963808B (zh) 2012-03-07

Family

ID=43516721

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010105142886A Active CN101963808B (zh) 2010-10-21 2010-10-21 一种支持多种现场总线协议的系统的实现方法

Country Status (1)

Country Link
CN (1) CN101963808B (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102664902A (zh) * 2012-05-15 2012-09-12 南京华兴数控技术有限公司 Powerlink通讯协议主从站内核的硬件实现方法
CN102820906A (zh) * 2012-08-24 2012-12-12 苏州云普通讯技术有限公司 一种适用于点到多点宽带同轴接入的中继设备
CN105388982A (zh) * 2015-11-16 2016-03-09 中国电子科技集团公司第十研究所 多处理器上电复位电路
CN105656592A (zh) * 2015-12-31 2016-06-08 深圳市汇川技术股份有限公司 EtherCAT通信系统主站及通信方法
CN107294809A (zh) * 2017-07-13 2017-10-24 上海斐讯数据通信技术有限公司 Mii总线网络设备的测试方法、装置及计算机处理设备
CN108737295A (zh) * 2018-05-22 2018-11-02 广州宏鹰通讯设备有限公司 一种工业以太网交换机
CN109947019A (zh) * 2019-03-27 2019-06-28 中国铁道科学研究院集团有限公司 列车网络输入输出系统的处理装置及并行工作控制方法
CN110769125A (zh) * 2019-10-29 2020-02-07 江苏微锐超算科技有限公司 一种适用于处理芯片的通信协议选择方法及装置
CN113671869A (zh) * 2021-08-12 2021-11-19 江苏杰瑞信息科技有限公司 一种基于fpga工控协议的智能工控方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1476212A (zh) * 2002-08-12 2004-02-18 深圳市中兴通讯股份有限公司上海第二 一种实现同步数字体系上传送数据包的方法和装置
US20040062267A1 (en) * 2002-03-06 2004-04-01 Minami John Shigeto Gigabit Ethernet adapter supporting the iSCSI and IPSEC protocols
CN201860344U (zh) * 2010-10-21 2011-06-08 广州数控设备有限公司 一种支持多种现场总线协议的系统

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040062267A1 (en) * 2002-03-06 2004-04-01 Minami John Shigeto Gigabit Ethernet adapter supporting the iSCSI and IPSEC protocols
CN1476212A (zh) * 2002-08-12 2004-02-18 深圳市中兴通讯股份有限公司上海第二 一种实现同步数字体系上传送数据包的方法和装置
CN201860344U (zh) * 2010-10-21 2011-06-08 广州数控设备有限公司 一种支持多种现场总线协议的系统

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102664902A (zh) * 2012-05-15 2012-09-12 南京华兴数控技术有限公司 Powerlink通讯协议主从站内核的硬件实现方法
CN102664902B (zh) * 2012-05-15 2015-05-06 南京华兴数控技术有限公司 Powerlink通讯协议主从站内核的硬件实现方法
CN102820906A (zh) * 2012-08-24 2012-12-12 苏州云普通讯技术有限公司 一种适用于点到多点宽带同轴接入的中继设备
CN105388982A (zh) * 2015-11-16 2016-03-09 中国电子科技集团公司第十研究所 多处理器上电复位电路
CN105388982B (zh) * 2015-11-16 2019-01-08 中国电子科技集团公司第十研究所 多处理器上电复位电路
CN105656592A (zh) * 2015-12-31 2016-06-08 深圳市汇川技术股份有限公司 EtherCAT通信系统主站及通信方法
CN105656592B (zh) * 2015-12-31 2018-09-21 深圳市汇川技术股份有限公司 EtherCAT通信系统主站及通信方法
CN107294809A (zh) * 2017-07-13 2017-10-24 上海斐讯数据通信技术有限公司 Mii总线网络设备的测试方法、装置及计算机处理设备
CN108737295A (zh) * 2018-05-22 2018-11-02 广州宏鹰通讯设备有限公司 一种工业以太网交换机
CN109947019A (zh) * 2019-03-27 2019-06-28 中国铁道科学研究院集团有限公司 列车网络输入输出系统的处理装置及并行工作控制方法
CN110769125A (zh) * 2019-10-29 2020-02-07 江苏微锐超算科技有限公司 一种适用于处理芯片的通信协议选择方法及装置
CN113671869A (zh) * 2021-08-12 2021-11-19 江苏杰瑞信息科技有限公司 一种基于fpga工控协议的智能工控方法

Also Published As

Publication number Publication date
CN101963808B (zh) 2012-03-07

Similar Documents

Publication Publication Date Title
CN101963808B (zh) 一种支持多种现场总线协议的系统的实现方法
CN100521637C (zh) 基于光纤的高速串行工业实时通信总线系统及其控制方法
CN201860344U (zh) 一种支持多种现场总线协议的系统
CN107707447A (zh) 一种基于EtherCAT的从站系统及控制方法
JP2021170311A (ja) EtherCATマスタースレーブ統合ブリッジコントローラー及び制御方法
CN102109836B (zh) 一种可扩展可裁减多轴运动控制系统及方法
CN102231718B (zh) 一种EtherCAT与CAN通信的网关及其通信方法
CN103825883A (zh) 基于无线ZigBee、CAN总线和MODBUS/TCP的多协议转换设备及其实现方法
CN101741770A (zh) 一种Ethernet/IP通信网关及其实现方法
CN102291337B (zh) EtherCAT协议与Profibus-DP协议通信转换的网关及其通信方法
CN105117319A (zh) 基于fpga实现对多路mdio设备实时监控的方法
CN101179576A (zh) 多协议工业以太网适配器
CN106685735A (zh) Epa片上系统、epa通信系统及通信方法
CN107171920A (zh) 一种用于实现ncuc和powerlink互联的总线网关装置
CN109962830A (zh) 一种基于fpga的高效can总线接口
CN105281433A (zh) 一种配电终端通信系统
CN101013312A (zh) 在环形总线数控系统中实现总线控制器功能的专用芯片
CN103901814B (zh) 一种多轴运动数控系统
CN105356991A (zh) 一种驱动器实时同步通信装置
CN102263709A (zh) 一种EtherCAT与RS485通信转换的网关及其通信方法
CN201689325U (zh) 一种可扩展可裁减多轴运动控制系统
CN205004841U (zh) 智能变电设备及其数据传输系统
CN110247936A (zh) 一种通讯协议转换卡及通讯协议转换系统
CN207010704U (zh) 一种转换装置以及控制系统
CN109525472A (zh) 一种总线通讯转换电路、装置及系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant