CN101689951A - 发送装置、发送方法、接收装置及接收方法 - Google Patents
发送装置、发送方法、接收装置及接收方法 Download PDFInfo
- Publication number
- CN101689951A CN101689951A CN200780053469A CN200780053469A CN101689951A CN 101689951 A CN101689951 A CN 101689951A CN 200780053469 A CN200780053469 A CN 200780053469A CN 200780053469 A CN200780053469 A CN 200780053469A CN 101689951 A CN101689951 A CN 101689951A
- Authority
- CN
- China
- Prior art keywords
- unit
- signal
- fdma
- data
- dispensing device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J11/00—Orthogonal multiplex systems, e.g. using WALSH codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0001—Arrangements for dividing the transmission path
- H04L5/0003—Two-dimensional division
- H04L5/0005—Time-frequency
- H04L5/0007—Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0044—Arrangements for allocating sub-channels of the transmission path allocation of payload
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0058—Allocation criteria
- H04L5/006—Quality of the received signal, e.g. BER, SNR, water filling
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0078—Timing of allocation
- H04L5/0082—Timing of allocation at predetermined intervals
- H04L5/0083—Timing of allocation at predetermined intervals symbol-by-symbol
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Quality & Reliability (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
公开了不降低传输效率而减少延迟波的影响,从而防止整体吞吐量的降低的发送装置。在发送SC-FDMA信号的该发送装置中,数据重新排列单元(130),在越靠近SC-FDMA信号的码元长度的端部,配置差错特性越好的信号或者不要求较高的差错特性的信号而取得时域信号,时间-频率变换单元(140)使用该时域信号形成SC-FDMA信号。由此,能够在SC-FDMA码元长度内,选择容易受到延迟波的影响的码元端部和延迟波的影响较少的码元中央来排列信号,所以能够降低容易受到延迟波的影响的码元端部的差错对整个分组的影响,防止整体吞吐量的降低。
Description
技术领域
本发明涉及用于单载波通信方式的发送装置、发送方法、接收装置及接收方法。
背景技术
近年来、在移动通信中,特别是在从移动台到基站的上行链路的无线接入中,单载波传输备受瞩目。
在标准化团体3GPP(3rd Generation Partnership Project:第三代合作伙伴项目),以实现当前的第三代移动电话的进一步的改良系统为目的,正在研究3GPP LTE(Long Term Evolution:长期演进)。
作为LTE系统中的上行链路的通信方式,采用了SC-FDMA(Single CarrierFrequency Division Multiple Access:单载波频分复用)方式(参见非专利文献1和非专利文献2)。
非专利文献2公开了如下方法,即,对一阶调制(first-order modulation)码元序列进行DFT(Discrete Fourier Transform:离散傅立叶变换),在频域进行脉冲整形(pulse shaping)滤波处理(但是,脉冲整形滤波处理是任选的,也可以不进行),进行副载波映射,进行IFFT(Inverse Fast Fourier Transform:快速傅立叶逆变换),由此形成SC-FDMA码元。
另外,非专利文献2所公开的SC-FDMA方式中,为了去除延迟波的影响而对SC-FDMA码元附加循环前缀(CP:Cyclic Prefix),并且为了保持SC-FDMA码元间的波形的连续性而进行时间开窗(TimeWindowing)处理,由此形成发送信号。
一般而言,作为在接收装置中减少延迟波的影响的方法,均衡器(Equalizer)已众所周知。尤其是,在使用CP的传输方式中,经常利用在频域的均衡技术(Frequency Domain Equalization:FDE)。
可是,在存在超过CP长度的延迟波情况下,如果在接收装置中使用频率均衡,则在SC-FDMA码元的码元长度的两端部分出现较大的延迟波的影响(干扰)。图1是表示SC-FDMA信号的格式的图。如图1所示,SC-FDMA信号的格式是由SC-FDMA码元和CP构成的。这里,SC-FDMA码元长度为,通过DFT进行处理的最小单位时间(周期)。SC-FDMA码元由多个一阶调制码元构成。一阶调制码元为QPSK或16QAM等的一阶调制的码元。
另外,图1中,涂黑部分表示受到延迟波的影响的部分。也就是说,在通过DFT进行处理的时间轴上的最小单位时间(SC-FDMA码元周期)内的前端附近和末端附近,出现较大的延迟波的影响。
因此,在多径传输路径中存在超过CP长度的延迟波的情况下,SC-FDMA信号的传输特性显著地劣化。分组通信中,如果在分组内存在差错,则发生重发。因此,如果因延迟波的影响而在分组内存在码元差错,则整体吞吐量降低。
为了解决上述问题,也可以通过将CP长度设定得较大而使延迟波落在CP长度内,从而避免延迟波的影响。
非专利文献1:3GPP,TS25.814,V7.1.0(2006-09)
非专利文献2:3GPP,R1-050702,NTT DoCoMo,NEC,SHARP,“DFT-Spread OFDM with Pulse Shaping Filter in Frequency Domain in EvolvedUTRA Uplink”
发明内容
发明要解决的问题
然而,加大作为冗余信号的CP长度的比例,会造成传输效率的降低。而且,延迟时间根据反射物、散乱物等周围环境而发生变化,所以难以决定最合适的CP长度。
本发明的目的在于提供不变更CP长度(不加长)而减少延迟波的影响,从而能够防止整体吞吐量的降低的发送装置、发送方法、接收装置以及接收方法。
解决问题的方案
本发明的发送装置为发送SC-FDMA信号的发送装置,该发送装置采用如下结构,即,包括:数据重新排列单元,在越靠近所述SC-FDMA信号的码元长度的端部,配置差错特性越好的信号或者不要求高的差错特性的信号而取得时域信号;以及形成单元,使用由所述数据重新排列单元取得的时域信号,形成所述SC-FDMA信号。
根据该结构,能够在SC-FDMA信号的1码元长度内,选择容易受到延迟波的影响的码元端部和延迟波的影响较少的码元中央来排列信号,因此能够降低容易受到延迟波的影响的码元端部的差错对整个分组的影响,防止整体吞吐量的降低。
发明效果
根据本发明,能够不改变CP长度(不加长)、且不降低传输效率而减少延迟波的影响,从而能够防止整体吞吐量的降低。
附图说明
图1是表示SC-FDMA信号的格式的图。
图2是表示本发明的实施方式1的发送装置的主要部分结构的方框图。
图3是表示实施方式1的接收装置的主要部分结构的方框图。
图4是表示本发明的实施方式2的发送装置的主要部分结构的方框图。
图5是表示实施方式2的接收装置的主要部分结构的方框图。
图6是表示本发明的实施方式3的发送装置的主要部分结构的方框图。
图7是表示实施方式3的接收装置的主要部分结构的方框图。
图8是表示本发明的实施方式4的发送装置的主要部分结构的方框图。
图9是表示实施方式4的接收装置的主要部分结构的方框图。
图10是表示本发明的实施方式5的发送装置的主要部分结构的方框图。
图11是表示实施方式5的接收装置的主要部分结构的方框图。
具体实施方式
以下,参照附图详细地说明本发明的实施方式。
(实施方式1)
图2表示本发明的实施方式的发送装置的主要部分的结构。图2所示的发送装置100的结构包括:选择器单元110、一阶调制单元120-1和120-2、数据重新排列单元130、时间-频率变换单元140、映射单元150、频率-时间变换单元160以及无线处理单元170。
选择器单元110将输入数据分配给一阶调制单元120-1和120-2。
一阶调制单元120-1和120-2支持不同调制阶数的调制方式,对由选择器单元110分配的输入数据分别进行一阶调制,并将得到的一阶调制信号输出到数据重新排列单元130。
数据重新排列单元130将由一阶调制单元120-1和120-2生成的一阶调制信号重新排列。具体而言,时间-频率变换单元140将调制阶数较低的一阶调制信号优先地排列在对时域信号进行频率变换的最小单位时间的端部,并且将调制阶数较高的一阶调制信号排列在该最小单位时间的中央。另外,对时域信号进行频率变换的最小单位时间相当于图1中的1SC-FDMA码元长度。以下将该最小单位时间称为“SC-FDMA码元长度”,以与一阶调制码元长度区别。
时间-频率变换单元140包括S/P(Serial to Parallel:串并行)变换单元141和DFT(Discrete Fourier Transform;离散傅立叶变换)单元142。S/P变换单元141将由数据重新排列单元130进行了重新排列的时域信号,以每个SC-FDMA码元长度进行串并行变换,并输出到DFT单元142。DFT单元142对串并行变换后的时域信号进行离散傅立叶变换,并将得到的频域信号输出到映射单元150。
映射单元150将频域信号映射到多个副载波,并将映射后的频域信号输出到频率-时间变换单元160。
频率-时间变换单元160包括IFFT(Inverse Fast Fourier Transform;快速傅立叶逆变换)单元161和P/S(Parallel to Serial:并串行)变换单元162,IFFT单元161对由映射单元150映射了频域信号的副载波以外的副载波映射0,对频域信号和映射了0的频域信号进行快速傅立叶逆变换,并将得到的时域信号输出到P/S变换单元162。P/S变换单元162对时域信号进行并串行变换,形成SC-FDMA信号,并将所形成的SC-FDMA信号输出到无线处理单元170。
无线处理单元170包括CP(Cyclic Prefix;循环前缀)附加单元171、时间开窗处理单元172以及无线发送单元173,CP附加单元171对时间轴上的SC-FDMA信号附加循环前缀(CP),并将其输出到时间开窗处理单元172。时间开窗处理单元172对附加CP后的时域的SC-FDMA信号进行时间开窗处理,并将时间开窗处理后的SC-FDMA信号输出到无线发送单元173。无线发送单元173对时间开窗处理后的SC-FDMA信号进行上变频等无线处理,并通过天线发送信号。
图3表示本发明的实施方式的接收装置的主要部分的结构。图3所示的接收装置200的结构包括:CP去除单元210、信道估计单元220、时间-频率变换单元230、FDE(Frequency Domain Equalization;频域均衡)单元240、解映射单元250、频率-时间变换单元260、数据分离单元270、解调单元280-1和280-2以及合成单元290。
CP去除单元210去除附加在SC-FDMA信号的CP,并将去除CP后的SC-FDMA信号输出到信道估计单元220和时间-频率变换单元230。
信道估计单元220使用去除CP后的SC-FDMA信号进行信道估计,并将得到的信道估计结果输出到FDE单元240。
时间-频率变换单元230包括S/P变换单元231和DFT单元232,S/P变换单元231对去除CP后的SC-FDMA信号进行串并行变换,并将串并行变换后的SC-FDMA信号输出到DFT单元232。DFT单元232对串并行变换后的SC-FDMA信号进行离散傅立叶变换,并将得到的频域信号输出到FDE单元240。
FDE单元240使用信道估计结果,对频域信号进行频率均衡处理,并将频率均衡处理后的频域信号输出到解映射单元250。
与通信对方的发送装置100的映射单元150进行的映射处理相反,解映射单元250将映射在多个副载波上的频域信号解映射到原来的频带,并将解映射后的频域信号输出到频率-时间变换单元260。
频率-时间变换单元260包括IDFT(Inverse Discrete Fourier Transform;离散傅立叶逆变换)单元261和P/S变换单元262,IDFT单元261对由解映射单元250解映射到原来的频带的频域信号进行离散傅立叶逆变换,并将得到的时域信号输出到P/S变换单元262。P/S变换单元262对时域信号进行并串行变换,并将得到的时域信号输出到数据分离单元270。
数据分离单元270基于通信对方的发送装置100的数据重新排列单元130中的重新排列顺序,按照调制阶数分离出调制阶数相同的一阶调制信号,并将它们分别输出到对应的解调单元280-1和280-2。具体而言,发送装置100的数据重新排列单元130将调制阶数较低的一阶调制信号优先地排列在SC-FDMA码元长度的端部,并且将调制阶数较高的一阶调制信号排列在SC-FDMA码元长度的中央,所以数据分离单元270将排列在SC-FDMA码元长度的端部的一阶调制信号分离,并将其输出到对应于调制阶数较低的调制方式的解调单元280-1,并且将排列在SC-FDMA码元长度的中央的一阶调制信号分离,并将其输出到对应于调制阶数较高的调制方式的解调单元280-2。
解调单元280-1和280-2对从数据分离单元270输出的一阶调制信号进行解调处理,并将得到的解调信号输出到合成单元290。
合成单元290对从解调单元280-1和280-2输出的解调信号进行合成,获得解码数据。
接下来,说明如上构成的发送装置100和接收装置200的动作。
首先,选择器单元110将输入数据分配给一阶调制单元120-1和120-2。由一阶调制单元120-1和120-2利用各自支持的调制方式,对分配的数据进行调制。以下,以由一阶调制单元120-1进行16QAM调制,并且由一阶调制单元120-2进行QPSK调制的情况为例进行说明。生成的时域的16QAM调制信号和QPSK调制信号被输出到数据重新排列单元130。
数据重新排列单元130将16QAM调制信号和QPSK调制信号重新排列,生成1SC-FDMA码元长度的时域信号。具体而言,将调制方式(MS:ModulationScheme)的调制阶数低于排列在SC-FDMA码元长度的中央的一阶调制信号的一阶调制信号,排列在SC-FDMA码元长度的端部。因此,在SC-FDMA码元长度的中央配置16QAM调制信号,而在SC-FDMA码元长度的端部配置QPSK调制信号。一般而言,MS的调制阶数越小越不容易出错,通过在越靠近SC-FDMA码元长度的端部配置调制阶数越小的一阶调制信号,SC-FDMA码元长度的端部的一阶调制信号越不容易出错,从而改善传输特性。
然后,对由数据重新排列单元130在1SC-FDMA码元长度内进行了序列顺序的重新排列的时域信号,通过时间-频率变换单元140变换为频域信号,通过映射单元150将频域信号映射到多个副载波,通过频率-时间变换单元160将映射后的频域信号变换为时域信号,由此形成SC-FDMA信号。
对SC-FDMA信号,由无线处理单元170进行CP附加、时间开窗处理以及无线处理,并通过未图示的天线进行发送。
接收装置200的CP去除单元210去除通过未图示的天线接收到的SC-FDMA信号上所附加的CP,时间-频率变换单元230将SC-FDMA信号变换为频域信号。FDE单元240利用由信道估计单元220估计出的信道估计结果,对频域信号进行频率均衡处理。
解映射单元250将频率均衡处理后的频域信号解映射到原来的频带,频率-时间变换单元260将解映射后的频域信号变换为时域信号。
数据分离单元270基于通信对方的发送装置100的数据重新排列单元130中的重新排列顺序,按每个调制方式分离时域信号,解调单元280-1和280-2对分离后的一阶调制信号进行解调处理,合成单元290合成解调信号,获得解码数据。
如上所述,根据本实施方式,数据重新排列单元130,在越靠近SC-FDMA码元长度的端部,配置调制阶数越低的信号。由此,加强了容易受到延迟波的影响的SC-FDMA码元长度的端部的容错性,所以能够降低容易受到延迟波的影响的码元长度的端部的差错对整个分组的影响,从而防止整体吞吐量的降低。
另外,在上述说明中,发送装置100包括两个一阶调制单元120-1和120-2,其生成调制阶数不同的一阶调制信号,但是并不限于此,也可以是发送装置100包括三个以上的一阶调制单元,在越接近SC-FDMA码元长度的端部,数据重新排列单元130优先地分配调制阶数越小的一阶调制信号。
(实施方式2)
图4是表示本发明的实施方式的发送装置300的主要部分的结构的方框图。在本实施方式的说明中,对与图2相同的结构部分附加相同的标号,并省略其说明。
与实施方式1的不同之处在于,图4的发送装置300中删除了选择器单元110,并且包括数据重新排列单元310以代替数据重新排列单元130。
数据重新排列单元310根据对输入到一阶调制单元120-1和120-2的输入数据的质量要求,将由一阶调制单元120-1和120-2生成的一阶调制信号重新排列,生成1SC-FDMA码元长度的时域信号。
具体而言,数据重新排列单元310将与质量要求较低的输入数据对应的一阶调制信号优先地分配到SC-FDMA码元长度的端部。这样,通过将质量要求较低的输入数据分配到容易受到延迟波的影响的SC-FDMA码元长度的端部,而将质量要求较高的输入数据分配到延迟波的影响较少的SC-FDMA码元长度的中央,即使在容易受到延迟波的影响的码元端部发生差错的情况下,也能够将容易受到延迟波的影响的码元端部的差错对整个分组的质量的影响抑制到最小限度。
图5是表示本发明的实施方式的接收装置400的主要部分的结构的方框图。在本实施方式的说明中,对与图3相同的结构部分附加相同的标号,并省略其说明。
与实施方式1的不同之处在于,图5的接收装置400中删除了合成单元290,并且包括数据分离单元410以代替数据分离单元270。
数据分离单元410基于通信对方的发送装置300的数据重新排列单元310中的重新排列顺序分离时域信号,并将其输出到对应的解调单元280-1和280-2。具体而言,发送装置300的数据重新排列单元310将质量要求较低的一阶调制信号优先地排列在SC-FDMA码元长度的端部,并且将质量要求较高的一阶调制信号排列在SC-FDMA码元长度的中央,所以,数据分离单元410将排列在SC-FDMA码元长度的端部的一阶调制信号分离,并将其输出到对应的解调单元280-1,并且将排列在SC-FDMA码元长度的中央的一阶调制信号分离,并将其输出到对应的解调单元280-2。
如上所述,根据本实施方式,数据重新排列单元310,在越靠近SC-FDMA码元长度的端部,分配质量要求越低的信号。这样,将质量要求较低的一阶调制信号排列在容易受到延迟波的影响的SC-FDMA码元长度的端部,所以,即使在容易受到延迟波的影响的码元端部发生差错的情况下,也能够将容易受到延迟波的影响的码元端部的差错对整个分组的质量的影响抑制到最小限度。
(实施方式3)
图6是表示本发明的实施方式的发送装置500的主要部分的结构的方框图。在本实施方式的说明中,对与图1相同的结构部分附加相同的标号,并省略其说明。
与实施方式1的不同之处在于,图6的发送装置500中删除了选择器单元110,并且包括数据重新排列单元510以代替数据重新排列单元130。
数据重新排列单元510根据与由一阶调制单元120-1和120-2生成的一阶调制信号对应的无线传输特性,将这些一阶调制信号重新排列,生成1SC-FDMA码元长度的时域信号。
具体而言,数据重新排列单元510将无线传输特性较强的一阶调制信号优先地分配到SC-FDMA码元长度的端部。这样,通过将无线传输特性较强的一阶调制信号分配到容易受到延迟波的影响的SC-FDMA码元长度的端部,并将容错性较弱的调制信号分配到延迟波的影响较少的SC-FDMA码元长度的中央,由此SC-FDMA码元长度的端部的一阶调制信号不容易出错,从而改善传输特性。
这里,无线传输特性取决于例如一阶调制单元120-1和120-2中有无编码、有无扩频以及有无复制,进行编码、扩频或复制的情况的无线传输特性比不进行编码、扩频或复制的情况的无线传输特性强。另外,即使在进行编码、扩频或复制的情况下,无线传输特性也因其方法而不同,例如,编码率、扩频率或复制数越大,无线传输特性越强。而且,即使是相同的编码率,无线传输特性也因编码方法而不同,例如,使用特播(Turbo)码的情况的无线传输特性比使用卷积码的情况的无线传输特性强。关于扩频方法和复制方法也是相同的。
图7是表示本发明的实施方式的接收装置600的主要部分的结构的方框图。在本实施方式的说明中,对与图3相同的结构部分附加相同的标号,并省略其说明。
与实施方式1的不同之处在于,图7的接收装置600中删除了合成单元290,并且包括数据分离单元610以代替数据分离单元270。
数据分离单元610基于通信对方的发送装置500的数据重新排列单元510重新排列容错性不同的一阶调制信号的顺序来分离时域信号,并将其输出到对应的解调单元280-1和280-2。具体而言,发送装置500的数据重新排列单元510将无线传输特性较强的一阶调制信号优先地排列在SC-FDMA码元长度的端部,并且将无线传输特性较弱的一阶调制信号排列在SC-FDMA码元长度的中央,所以,数据分离单元610将排列在SC-FDMA码元长度的端部的一阶调制信号分离并将其输出到对应的解调单元280-1,并且将排列在SC-FDMA码元长度的中央的一阶调制信号分离并将其输出到对应的解调单元280-2。
如上所述,根据本实施方式,数据重新排列单元510,在越靠近SC-FDMA码元长度的端部,分配无线传输特性越好的信号。由此,加强了容易受到延迟波的影响的SC-FDMA码元长度的端部的容错性,所以能够降低容易受到延迟波的影响的码元端部的差错对整个分组的影响,从而防止整体吞吐量的降低。
(实施方式4)
图8是表示本发明的实施方式的发送装置700的主要部分的结构的方框图。在本实施方式的说明中,对与图2相同的结构部分附加相同的标号,并省略其说明。
与实施方式1的不同之处在于,图8的发送装置700中删除了选择器单元110,并且包括数据重新排列单元720以代替数据重新排列单元130,还包括纠错编码单元710。
纠错编码单元710对输入数据进行纠错编码处理,取得系统比特和奇偶校验比特。纠错编码单元710将获得的系统比特输出到一阶调制单元120-1,并将奇偶校验比特输出到一阶调制单元120-2。
数据重新排列单元720根据由一阶调制单元120-1和120-2生成的一阶调制信号,将这些一阶调制信号重新排列。具体而言,数据重新排列单元720将纠错编码生成的冗余比特即奇偶校验比特优先地映射到SC-FDMA码元长度的端部,并将信息比特即系统比特映射到SC-FDMA码元长度的中央。这样,通过将冗余比特即奇偶校验比特分配到容易受到延迟波的影响的SC-FDMA码元长度的端部,并将信息比特即系统比特分配到延迟波的影响较少的SC-FDMA码元长度的中央,由此系统比特不容易出错,从而改善传输特性。
图9是表示本发明的实施方式的接收装置800的主要部分的结构的方框图。在本实施方式的说明中,对与图3相同的结构部分附加相同的标号,并省略其说明。
与实施方式1的不同之处在于,图9的接收装置800中删除了合成单元290,并且包括数据分离单元810以代替数据分离单元270,还包括纠错解码单元820。
数据分离单元810基于通信对方的发送装置700的数据重新排列单元720重新排列一阶调制信号的顺序分离时域信号,并将其输出到对应的解调单元280-1和280-2。具体而言,发送装置700的数据重新排列单元720将奇偶校验比特排列在SC-FDMA码元长度的端部,并且将系统比特排列在SC-FDMA码元长度的中央,所以,数据分离单元810将排列在SC-FDMA码元长度的端部的奇偶校验比特分离并将其输出到对应的解调单元280-1,并且将排列在SC-FDMA码元长度的中央的系统比特分离并将其输出到对应的解调单元280-2。
纠错解码单元820对由解调单元280-1和280-2解调所得的解调信号进行纠错解码处理,获得解码数据。
如上所述,根据本实施方式,数据重新排列单元720,在越靠近SC-FDMA码元长度的端部,分配通过纠错编码而生成的奇偶校验比特。这样,通过将冗余比特即奇偶校验比特分配到容易受到延迟波的影响的SC-FDMA码元长度的端部,由此系统比特不容易出错,从而能够防止整体吞吐量的降低。
(实施方式5)
图10是表示本发明的实施方式的发送装置900的主要部分的结构的方框图。在本实施方式的说明中,对与图2相同的结构部分附加相同的标号,并省略其说明。
与实施方式1的不同之处在于,图10的发送装置900中删除了选择器单元110和一阶调制单元120-2,并且包括数据重新排列单元930以代替数据重新排列单元130,还包括ACK/NACK(Acknowledgment/NegativeAcknowledgment:肯定响应/否定响应)信息取得单元910和重发控制单元920。
ACK/NACK信息取得单元910取得从通信对方的接收装置发送的ACK/NACK信息,并将取得结果输出到重发控制单元920。
在取得结果为NACK的情况下,重发控制单元920将重发数据输入到一阶调制单元120-1,并且将表示ACK/NACK的取得结果输出到数据重新排列单元930。
数据重新排列单元930在为ACK的情况下和为NACK的情况下,切换排列方法而生成时域信号。具体而言,在为NACK的情况下,数据重新排列单元930以与新数据的顺序不同的顺序,将重发数据的一阶调制信号重新排列。例如,数据重新排列单元930以如下方式进行重新排列,即,将在发送新数据时配置在SC-FDMA码元长度的中央的一阶调制信号配置到SC-FDMA码元长度的端部,并将在发送新数据时配置在SC-FDMA码元长度的端部的一阶调制信号配置到SC-FDMA码元长度的中央。
这样,在发送新数据时和发送重发数据时切换一阶调制信号的配置,在发送新数据时配置在SC-FDMA码元长度的端部的、受到延迟波的影响而发生了差错的一阶调制信号,在发送重发数据时被配置到延迟波的影响较少的SC-FDMA码元长度的中央,由此发送新数据时发生了差错的一阶调制信号在发送重发数据时再次出错的比例减少,其结果能够防止再次无法正确地对分组进行解码,从而防止整体吞吐量的降低。
图11是表示本发明的实施方式的接收装置1000的主要部分的结构的方框图。在本实施方式的说明中,对与图3相同的结构部分附加相同的标号,并省略其说明。
与实施方式1的不同之处在于,图11的接收装置1000中删除了解调单元280-2和合成单元290,并且包括数据分离单元1010以代替数据分离单元270。
数据重新排列单元1010基于通信对方的发送装置900的数据重新排列单元930中的重新排列顺序,将一阶调制信号重新排列。具体而言,数据重新排列单元1010在接收新数据时不将一阶调制信号重新排列而将其输出到解调单元280-1,而在接收重发数据时将配置在SC-FDMA码元长度的端部的一阶调制信号重新配置到SC-FDMA码元长度的中央,并将配置在SC-FDMA码元长度的中央的一阶调制信号重新配置到SC-FDMA码元长度的端部。数据重新排列单元1010将重新配置后的一阶调制信号输出到解调单元280-1。
如上所述,根据本实施方式,数据重新排列单元930在发送新数据时和发送重发数据时切换1SC-FDMA码元长度内的信号分配图案。由此,能够在发送重发数据时,在发送新数据时配置在容易受到延迟波的影响的SC-FDMA码元长度的端部而发生了差错的一阶调制信号,配置到延迟波的影响较少的SC-FDMA码元长度的中央,由此能够避免同一一阶调制信号再次出错,从而防止整体吞吐量的降低。
另外,在发送新数据时和发送重发数据时以不同的顺序将一阶调制信号重新排列的情况下,也可以在每次重发时变更交织图案,或在每次重发时进行循环移位(cyclic shift)等。
在上述的实施方式中,对于发送装置的数据重新排列单元所使用的重新排列图案而言,既可以采用在发送装置和接收装置间已知的图案,也可以基于延迟波的延迟时间决定重新排列图案,并将所决定的重新排列图案作为控制信息,从发送装置通知给接收装置(或者,从接收装置通知给发送装置)。
本发明的发送装置的一个形态为发送SC-FDMA信号的发送装置,该发送装置采用如下结构,即,包括:数据重新排列单元,在越靠近所述SC-FDMA信号的码元长度的端部,配置差错特性越好的信号或者不要求高的差错特性的信号来取得时域信号;以及形成单元,使用由所述数据重新排列单元取得的时域信号,形成所述SC-FDMA信号。
根据该结构,能够在SC-FDMA信号的1码元长度内,选择容易受到延迟波的影响的码元端部和延迟波的影响较少的码元中央来排列信号,因此能够降低容易受到延迟波的影响的码元端部的差错对整个分组的影响,防止整体吞吐量的降低。
本发明的发送装置的一个形态采用如下结构,即,所述数据重新排列单元,在越靠近所述SC-FDMA信号的码元长度的端部,越分配调制阶数低的信号。
根据该结构,加强了容易受到延迟波的影响的码元端部的容错性,所以能够降低容易受到延迟波的影响的码元端部的差错对整个分组的影响,从而防止整体吞吐量的降低。
本发明的发送装置的一个形态采用如下结构,即,所述数据重新排列单元,在越靠近所述SC-FDMA信号的码元长度的端部,分配质量要求越低的信号。
根据该结构,即使在容易受到延迟波的影响的码元端部发生差错的情况下,也能够将容易受到延迟波的影响的码元端部的差错对整个分组的质量的影响抑制到最小限度。
本发明的发送装置的一个形态采用如下结构,即,所述数据重新排列单元,在越靠近所述SC-FDMA信号的码元长度的端部,分配无线传输特性越强的信号。
根据该结构,加强了容易受到延迟波的影响的码元端部的容错性,所以能够降低容易受到延迟波的影响的码元端部的差错对整个分组的影响,从而防止整体吞吐量的降低。
本发明的发送装置的一个形态采用如下结构,即,所述数据重新排列单元,在越靠近所述SC-FDMA信号的码元长度的端部,分配通过纠错编码而生成的奇偶校验比特。
根据该结构,能够降低系统比特出错的比例,从而防止整体吞吐量的降低。
本发明的发送装置的一个形态采用如下结构,即,所述数据重新排列单元根据输入数据是新数据还是重发数据,切换重新排列图案。
根据该结构,能够在发送重发数据时,将在发送新数据时被配置在容易受到延迟波的影响的码元端部而发生了差错的信号,配置到延迟波的影响较少的码元中央,由此能够避免同一信号再次出错,从而防止整体吞吐量的降低。
本发明的发送装置的一个形态采用如下结构,即,所述数据重新排列单元基于延迟波的延迟时间决定重新排列图案。
根据该结构,延迟时间越长,能够使SC-FDMA码元长度的端部的、用于配置差错特性较好的信号或者不要求较高的差错特性的信号的区域越大,从而能够尽可能地避免延迟波的影响。
本发明的发送装置的一个形态采用如下结构,即,还包括通知单元,将所述数据重新排列单元的重新排列图案通知给通信对方。
根据该结构,即使在变更了重新排列图案的情况下,也在接收端可靠地掌握重新排列图案,所以能够以对应的解调方式进行正确的解调。
本发明的发送装置的一个形态采用如下结构,即,所述数据重新排列单元的重新排列图案为在通信对方与本装置之间已知的图案。
根据该结构,无须发送和接收有关重新排列图案的控制信息,所以能够实现传输效率的提高。
本发明的发送装置的一个形态采用如下结构,即,还包括取得单元,取得从通信对方通知的所述数据重新排列单元的重新排列图案。
根据该结构,能够根据通信对方的接收环境随时改变重新排列图案,所以能够实现通信质量的改善。
本发明的接收装置的一个形态采用如下结构,即,包括:接收单元,接收无线频带的SC-FDMA信号;变换单元,将所述SC-FDMA信号变换为基带的时域信号;以及解调单元,将由所述变换单元取得的基带的时域信号,作为在越靠近所述SC-FDMA信号的码元长度的端部,其差错特性越好的信号进行解调。
根据该结构,通过在发送端在SC-FDMA信号的1码元长度内,在越容易受到延迟波的影响的码元端部,配置差错特性越好的信号,由此在接收端降低容易受到延迟波的影响的码元端部的差错对整个分组的影响,所以能够防止整体吞吐量的降低。
本发明的接收装置的一个形态采用如下结构,即,所述解调单元,在越靠近所述SC-FDMA信号的码元长度的端部,以调制阶数越低的解调方式进行解调。
根据该结构,通过在发送端,在越靠近容易受到延迟波的影响的码元端部分配调制阶数越低的信号,由此在接收端加强了容易受到延迟波的影响的码元端部的容错性,降低容易受到延迟波的影响的码元端部的差错对整个分组的影响,从而能够防止整体吞吐量的降低。
本发明的接收装置的一个形态采用如下结构,即,所述解调单元对信号进行解调,即作为在越靠近所述SC-FDMA信号的码元长度的端部,以无线传输特性越强的纠错编码方法、扩频方法或复制方法进行了调制的信号进行解调。
根据该结构,通过在发送端,在越容易受到延迟波的影响的码元端部分配以无线传输特性越强的纠错编码方法、扩频方法或复制方法进行了调制的信号,由此在接收端,加强了容易受到延迟波的影响的码元端部的容错性,降低容易受到延迟波的影响的码元端部的差错对整个分组的影响,从而能够防止整体吞吐量的降低。
工业实用性
本发明能够不改变CP长度(不加长)而减少延迟波的影响,从而防止整体吞吐量的降低,作为用于单载波通信方式的发送装置、发送方法、接收装置以及接收方法等极为有用。
Claims (15)
1、发送装置,发送SC-FDMA信号,该发送装置包括:
数据重新排列单元,在越靠近所述SC-FDMA信号的码元长度的端部,配置差错特性越好的信号或者不要求高的差错特性的信号而取得时域信号;以及
形成单元,使用由所述数据重新排列单元取得的时域信号,形成所述SC-FDMA信号。
2、如权利要求1所述的发送装置,
所述数据重新排列单元,在越靠近所述SC-FDMA信号的码元长度的端部,分配调制阶数越低的信号。
3、如权利要求1所述的发送装置,
所述数据重新排列单元,在越靠近所述SC-FDMA信号的码元长度的端部,分配质量要求越低的信号。
4、如权利要求1所述的发送装置,
所述数据重新排列单元,在越靠近所述SC-FDMA信号的码元长度的端部,分配无线传输特性越强的信号。
5、如权利要求1所述的发送装置,
所述数据重新排列单元,在越靠近所述SC-FDMA信号的码元长度的端部,分配通过纠错编码而生成的奇偶校验比特。
6、如权利要求1所述的发送装置,
所述数据重新排列单元根据输入数据是新数据还是重发数据,切换重新排列图案。
7、如权利要求1所述的发送装置,
所述数据重新排列单元基于延迟波的延迟时间决定重新排列图案。
8、如权利要求1所述的发送装置,
还包括:通知单元,将所述数据重新排列单元的重新排列图案通知给通信对方。
9、如权利要求1所述的发送装置,
所述数据重新排列单元的重新排列图案为在通信对方与本装置之间已知的图案。
10、如权利要求1所述的发送装置,
还包括:取得单元,取得由通信对方通知的所述数据重新排列单元的重新排列图案。
11、接收装置,包括:
接收单元,接收无线频带的SC-FDMA信号;
变换单元,将所述SC-FDMA信号变换为基带的时域信号;以及
解调单元,将由所述变换单元取得的基带的时域信号,作为在越靠近所述SC-FDMA信号的码元长度的端部,其差错特性越好的信号进行解调。
12、如权利要求11所述的接收装置,
所述解调单元,在越靠近所述SC-FDMA信号的码元长度的端部,以调制阶数越低的解调方式进行解调。
13、如权利要求11所述的接收装置,
所述解调单元进行解调,即作为在越靠近所述SC-FDMA信号的码元长度的端部,以无线传输特性越强的纠错编码方法、扩频方法或复制方法进行了调制的信号进行解调。
14、发送SC-FDMA信号的发送方法,包括以下步骤:
在越靠近所述SC-FDMA信号的码元长度的端部,配置差错特性越好的信号或者不要求高的差错特性的信号而取得时域信号;以及
使用由所述数据重新排列单元取得的时域信号,形成所述SC-FDMA信号。
15、接收方法,包括以下步骤:
接收无线频带的SC-FDMA信号;
将所述SC-FDMA信号变换为基带的时域信号;以及
将取得的基带的时域信号进行解调,作为在越靠近所述SC-FDMA信号的码元长度的端部,差错特性越好的信号。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2007/063036 WO2009001465A1 (ja) | 2007-06-28 | 2007-06-28 | 送信装置、送信方法、受信装置、及び受信方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101689951A true CN101689951A (zh) | 2010-03-31 |
Family
ID=40185297
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200780053469A Pending CN101689951A (zh) | 2007-06-28 | 2007-06-28 | 发送装置、发送方法、接收装置及接收方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20100189092A1 (zh) |
EP (1) | EP2173045A1 (zh) |
JP (1) | JPWO2009001465A1 (zh) |
CN (1) | CN101689951A (zh) |
WO (1) | WO2009001465A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103812814A (zh) * | 2012-11-07 | 2014-05-21 | 飞思卡尔半导体公司 | 解码方法、接收器、装置、ofdm通信系统和计算机程序产品 |
CN103812814B (zh) * | 2012-11-07 | 2019-07-16 | 恩智浦美国有限公司 | 解码方法、接收器、装置、ofdm通信系统和计算机程序产品 |
CN111164919A (zh) * | 2017-09-01 | 2020-05-15 | 株式会社Ntt都科摩 | 通信装置及通信方法 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8929352B2 (en) * | 2008-12-18 | 2015-01-06 | Gerhard Fettweis | Method and apparatus for multi-carrier frequency division multiplexing transmission |
WO2011093511A1 (ja) * | 2010-01-29 | 2011-08-04 | 日本電気株式会社 | 無線通信システム、送信機およびマルチキャリア通信方法 |
WO2011093514A1 (ja) * | 2010-01-29 | 2011-08-04 | 日本電気株式会社 | 無線通信システム、送信機およびマルチキャリア通信方法 |
US8467372B2 (en) * | 2010-07-21 | 2013-06-18 | Harris Corporation | Wireless communication system with reordering of data symbols and related methods |
JP5753678B2 (ja) * | 2010-11-25 | 2015-07-22 | シャープ株式会社 | 無線送信装置 |
WO2015075937A1 (ja) * | 2013-11-22 | 2015-05-28 | パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ | 情報処理プログラム、受信プログラムおよび情報処理装置 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6904110B2 (en) * | 1997-07-31 | 2005-06-07 | Francois Trans | Channel equalization system and method |
US6445717B1 (en) * | 1998-05-01 | 2002-09-03 | Niwot Networks, Inc. | System for recovering lost information in a data stream |
FI105734B (fi) * | 1998-07-03 | 2000-09-29 | Nokia Networks Oy | Automaattinen uudelleenlähetys |
EP2259528B1 (en) * | 1999-07-28 | 2018-12-26 | Panasonic Intellectual Property Corporation of America | Apparatus for the transmission and reception of data and method for digital radio communication |
US6308294B1 (en) * | 1999-11-17 | 2001-10-23 | Motorola, Inc. | Adaptive hybrid ARQ using turbo code structure |
JP3490425B2 (ja) * | 2002-03-14 | 2004-01-26 | 松下電器産業株式会社 | 受信装置及び受信方法 |
US7756002B2 (en) * | 2003-01-30 | 2010-07-13 | Texas Instruments Incorporated | Time-frequency interleaved orthogonal frequency division multiplexing ultra wide band physical layer |
JP4703310B2 (ja) * | 2005-08-04 | 2011-06-15 | 株式会社東芝 | 通信方法および通信システム |
US8208579B2 (en) * | 2005-09-16 | 2012-06-26 | Panasonic Corporation | Radio transmitting apparatus, radio receiving apparatus, and data placing method |
WO2007052767A1 (ja) * | 2005-11-04 | 2007-05-10 | Matsushita Electric Industrial Co., Ltd. | 無線送信装置および無線送信方法 |
JP4964143B2 (ja) * | 2005-12-01 | 2012-06-27 | パナソニック株式会社 | 無線送信装置及び無線送信方法 |
WO2007136002A1 (ja) * | 2006-05-19 | 2007-11-29 | Panasonic Corporation | 無線送信装置及び無線送信方法 |
US8174995B2 (en) * | 2006-08-21 | 2012-05-08 | Qualcom, Incorporated | Method and apparatus for flexible pilot pattern |
JP4342565B2 (ja) * | 2007-03-08 | 2009-10-14 | 株式会社東芝 | 送信機および受信機 |
US7899481B2 (en) * | 2007-03-19 | 2011-03-01 | Freescale Semiconductor, Inc. | Reference signal selection techniques for a wireless communication system |
-
2007
- 2007-06-28 WO PCT/JP2007/063036 patent/WO2009001465A1/ja active Application Filing
- 2007-06-28 US US12/666,273 patent/US20100189092A1/en not_active Abandoned
- 2007-06-28 EP EP07767829A patent/EP2173045A1/en not_active Withdrawn
- 2007-06-28 CN CN200780053469A patent/CN101689951A/zh active Pending
- 2007-06-28 JP JP2009520265A patent/JPWO2009001465A1/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103812814A (zh) * | 2012-11-07 | 2014-05-21 | 飞思卡尔半导体公司 | 解码方法、接收器、装置、ofdm通信系统和计算机程序产品 |
CN103812814B (zh) * | 2012-11-07 | 2019-07-16 | 恩智浦美国有限公司 | 解码方法、接收器、装置、ofdm通信系统和计算机程序产品 |
CN111164919A (zh) * | 2017-09-01 | 2020-05-15 | 株式会社Ntt都科摩 | 通信装置及通信方法 |
Also Published As
Publication number | Publication date |
---|---|
EP2173045A1 (en) | 2010-04-07 |
US20100189092A1 (en) | 2010-07-29 |
JPWO2009001465A1 (ja) | 2010-08-26 |
WO2009001465A1 (ja) | 2008-12-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108292976B (zh) | 电信装置和方法 | |
KR101551829B1 (ko) | 피드백 정보 송신 방법 및 사용자 장비 | |
KR101084127B1 (ko) | Ofdma 무선 접속 시스템에서의 자동 재전송 요구지원 방법 | |
JP4972694B2 (ja) | Phich送信資源領域情報の獲得方法及びこれを用いるpdcch受信方法 | |
RU2428796C2 (ru) | Способы и устройства для повышения производительности и обеспечения возможности быстрого декодирования передач с несколькими кодовыми блоками | |
CN101636996B (zh) | 无线发送装置和无线接收装置 | |
US8891457B2 (en) | Resource assignment systems and methods | |
KR101526023B1 (ko) | Ofdm 시스템들에서 채널 인터리빙을 위한 방법 및 장치 | |
KR101534349B1 (ko) | Stbc 기법을 이용한 데이터 전송방법 | |
US7746758B2 (en) | Orthogonal-Frequency-Division-Multiplex-Packet-Aggregation (OFDM-PA) for wireless network systems using error-correcting codes | |
JP2019511164A (ja) | フレキシブルチャネライゼーションのためのシステムおよび方法 | |
WO2008111795A2 (en) | Methods of transmitting data using a plurality of harq process channesl sequentially | |
EP2159930A1 (en) | Radio communication device, radio communication system, and radio communication method | |
CN101911758A (zh) | 用于资源分配的方法和系统 | |
WO2005043854A1 (en) | Apparatus and method for assigning subchannels in an ofdma communication system | |
CN102301616A (zh) | 在mimo无线通信系统中分配用于传送上行链路信号的资源的方法及其装置 | |
CN101189886A (zh) | 准正交通信系统中接收消除了干扰的h-arq发射 | |
KR101384837B1 (ko) | 시간분할듀플렉싱 기반의 직교주파수분할다중접속시스템에서 ack/nack 정보 전송 방법 및 장치 | |
CN101689951A (zh) | 发送装置、发送方法、接收装置及接收方法 | |
CN101390323A (zh) | 用于在无线通信中的子时隙中排列分组的方法与装置 | |
CN103155439A (zh) | 用于dft预编码的信道的传送分集的系统和方法 | |
CN101689975A (zh) | 用于在mimo系统中进行改进的无线电资源分配的方法和设备 | |
WO2010131446A1 (ja) | 無線通信装置及び無線通信方法 | |
JPH11252056A (ja) | データ通信装置 | |
KR101079095B1 (ko) | Ofdma 무선 접속 시스템에서의 자동 재전송 요구지원 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20100331 |