CN101675477A - 集成电路装置中的调节器旁路启动 - Google Patents

集成电路装置中的调节器旁路启动 Download PDF

Info

Publication number
CN101675477A
CN101675477A CN200880014710A CN200880014710A CN101675477A CN 101675477 A CN101675477 A CN 101675477A CN 200880014710 A CN200880014710 A CN 200880014710A CN 200880014710 A CN200880014710 A CN 200880014710A CN 101675477 A CN101675477 A CN 101675477A
Authority
CN
China
Prior art keywords
integrated circuit
voltage
voltage regulator
nonvolatile memory
low
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN200880014710A
Other languages
English (en)
Inventor
肖恩·斯蒂德曼
维维安·德尔波特
杰罗尔德·S·兹德内克
鲁安·劳伦斯
迈克尔·查尔斯
约瑟夫·朱利谢
埃里克·施罗德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Microchip Technology Inc
Original Assignee
Microchip Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Microchip Technology Inc filed Critical Microchip Technology Inc
Publication of CN101675477A publication Critical patent/CN101675477A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/147Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Electronic Switches (AREA)
  • Power Sources (AREA)

Abstract

集成电路装置(102)中的内部电压调节器(108)在初始启动和/或通电复位操作后始终处于工作状态。所述内部电压调节器(108)保护所述集成电路装置(102)的低电压核心逻辑电路(104、106)免受可能存在于特定应用中的过高电压。另外,非易失性存储器(104)可为所述低电压核心逻辑电路(104、106)的一部分且与所述低电压核心逻辑电路(104、106)一起操作以存储装置操作参数。因此,所述内部电压调节器(108)也保护所述低电压非易失性存储器(104)免受过高电压。一旦所述集成电路装置(102)已稳定且其中的所有逻辑电路完全起作用,就可读取所述非易失性存储器(104)中的位以确定所述内部电压调节器(108)是应保持工作状态(例如高电压源下的电力操作),还是应被置于旁路模式以在所述集成电路装置(102)由低电压供电时进行低电力操作。

Description

集成电路装置中的调节器旁路启动
相关专利申请案
本申请案主张由肖恩·斯蒂德曼(Sean Steedman)、维维安·德尔坡特(Vivien Delport)、杰瑞·日登内克(Jerry Zdenek)、鲁恩·劳伦斯(Ruan Lourens)、迈克尔·查尔斯(MichaelCharles)、约瑟夫·朱利希尔(Joseph Julicher)和埃里克·施罗德(Eric Schroeder)在2007年5月4日申请的标题为“调节器旁路启动系统、方法和设备(Regulator BypassStartup System,Method and Apparatus)”的第60/915,960号共同拥有美国临时专利申请案的优先权;该案出于所有目的特此以引用的方式并入本文中。
技术领域
本发明涉及集成电路装置内部的电压调节器,且更明确地说,涉及用以旁路内部电压调节器而不使集成电路装置低电压逻辑经受危险的过电压状况的加电复位。
背景技术
目前,如果在装置的启动期间旁路集成电路装置内部的电压调节器,且仅在启动完成后才激活调节器,那么集成电路的核心/低电压逻辑组件可能会在启动期间直接暴露于潜在为高的电源电压。
发明内容
因此,需要通过在启动(例如加电复位)和/或其操作期间停用(旁路)内部电压调节器,来防止低电压逻辑暴露于潜在有破坏性的过电压状况。
根据本发明的教示,集成电路数字装置(例如,微控制器)具有板通电压调节器。集成内部电压调节器可在以下两种模式下操作:(1)经调节模式;以及(2)未经调节模式(旁路)。为确定哪种调节器操作模式是所要的,非易失性存储器位(例如,配置熔丝)可位于电压调节器的经调节侧上。调节器可由配置熔丝启用或停用,然而调节器将被旁路时(例如,在装置逻辑的操作不需要调节器时),内部电压调节器必须遵照特定加电程序。以下情况是预期且在本发明的范围内的:将配置熔丝用作非易失性存储器,且任何非易失性存储器(例如,电可擦除且可编程只读存储器(EEPROM)、快闪存储器等)均可代替配置熔丝或与配置熔丝结合来用于本申请案。
将非易失性存储器(配置熔丝)定位于电压调节器的经调节侧上会节省制造成本和硅裸片面积。然而,低电压逻辑必须永不暴露于潜在的过电压状况,甚至在启动期间也是如此。用户可因此选择使内部调节器断开,或通过仅使用配置熔丝来旁路调节器(例如,如果数字装置正依靠外部调节器或依靠较低电源电压而运转)。由于只有将电力施加到装置才会知道熔丝值,所以遵照程序以便安全地对集成电路装置加电。可使用以下程序:(1)在加电复位后,默认启用内部调节器。(2)因此在启动熔丝期间,核心和其它低电压组件仅暴露于经调节的(低)电源电压。(3)一旦将电力施加到配置熔丝,就读取调节配置熔丝。以及(4)如果调节配置熔丝指示不应启用调节器,那么旁路所述调节器,否则调节器将保持启用(保持起作用且不被旁路)。
根据本发明的特定实例实施例,一种具有内部电压调节器和非易失性存储器的集成电路装置包括:电压调节器;通电复位(POR)电路;非易失性存储器;以及低电压核心逻辑;其中依据集成电路装置的初始启动或来自POR电路的信号,电压调节器调节输出到非易失性存储器和低电压核心逻辑的低电压,且在随后读取非易失性存储器后,确定是保持工作状态还是进入旁路模式,在旁路模式下,电压调节器将输入电源电压传递到其输出端,而不实质上改变电源电压。
根据本发明的另一个特定实例实施例,一种用于控制集成电路装置的内部电压调节器的方法包括以下步骤:在集成电路装置中提供电压调节器;在集成电路装置的初始启动期间启用电压调节器;将来自电压调节器的经调节的低电压供应到集成电路装置的非易失性存储器和低电压电路;以及读取非易失性存储器以确定是使电压调节器保持启用还是停用和旁路电压调节器。所述方法进一步包括在集成电路装置的通电复位期间启用电压调节器的步骤。
附图说明
可通过参考结合附图而进行的以下描述来获得对本发明的更完整理解,其中:
图1说明根据本发明特定实例实施例的具有内部电压调节器启用/停用配置熔丝的集成电路装置的示意性框图;以及
图2说明根据本发明特定实例实施例的图1的集成电路装置的启动状态图。
虽然本发明容易具有各种修改和替代形式,但本发明的特定实例实施例已在图中展示且在本文中详细描述。然而,应理解,不希望本文对特定实例实施例的描述将本发明限于本文所揭示的特定形式,而是相反,本发明将涵盖如由所附权利要求书界定的所有修改和均等物。
具体实施方式
现在参看图式,其示意性地说明特定实例实施例的细节。图中的相同元件将由相同编号表示,且类似元件将由具有不同小写字母后缀的相同编号表示。
参看图1,其描绘根据本发明特定实例实施例的具有内部电压调节器启用/停用配置熔丝的集成电路装置的示意性框图。集成电路装置102(例如,微处理器、微控制器、数字信号处理器、专用集成电路(ASIC)、可编程逻辑阵列(PLA)等)包括:非易失性存储器104(例如,熔丝、电可擦除只读存储器(EEPROM)、快闪存储器等);低电压核心逻辑与其它低电压电路106(例如,中央处理单元(CPU)、寄存器等);电压调节器108以及通电复位(POR)电路110。电压调节器108和POR电路110耦合到含有集成电路装置102的集成电路封装(未图示)上的外部电源(Vdd)连接件(引脚)122和外部共用电力(Vss)连接件(引脚)124。通过分别用于电源和共用电力的这些连接件(引脚)122和124,从电源将操作电力供应给集成电路装置102。如本文中所使用,低电压可为(例如,但不限于)3.3伏、1.3伏等等,高电压可为(例如,但不限于)5伏或更高。
非易失性存储器104和低电压核心逻辑与其它低电压电路106从电压调节器接收较低电压操作电力118。永不超过非易失性存储器104和低电压核心逻辑与其它低电压电路106的最大电压额定值是重要的。如果来自电源的电压Vdd(未图示)不超过非易失性存储器104的最大操作电压,且低电压核心逻辑与其它低电压电路106为稳定电压源,那么不需要由电压调节器108进行电压调节。在这种情况下,可硬接通电压调节器108的主要传输晶体管(未图示),此举有效地去除电压调节器108对到达非易失性存储器104和低电压核心逻辑与其它低电压电路106的操作电力118的电压的影响。然而,如果连接件122处的电源电压超过非易失性存储器104和低电压核心逻辑与其它低电压电路106的电压额定值,那么电压调节器108必须操作,以便将操作电力118的电压限制于安全值。
因此,在集成电路装置102的初始加电或通电复位后,电压调节器必须始终处于工作状态。此举可通过POR电路110在信号线112上用信号通知电压调节器108主动地将来自连接件122和124的任何传入电压调节到安全值以用于对低电压非易失性存储器104和低电压核心逻辑与其它低电压电路106进行供电来完成。一旦非易失性存储器104和低电压核心逻辑与其它低电压电路106已稳定,就可读取非易失性存储器104中的位以确定电压调节器108是需要继续工作还是现在可被旁路。各种控制线114、116和120可用于此目的以及集成电路装置102的各个电路之间的其它和进一步的控制和信息。
参看图2,其描绘根据本发明特定实例实施例的图1的集成电路装置的启动状态图。状态252是通电复位时的初始状况。状态254是在通电计时器复位被释放之后的状态。状态256启动电力稳定计时器。状态258指示电压调节器108输出已稳定。且状态260确定非易失性存储器110的位(例如,配置熔丝)是有效的,且接着根据所述位的逻辑状态来控制电压调节器108是切换到停用(旁路)模式(取消选定)还是保持在启用模式下,例如保持被选定且为操作的以将高电压限制为低电压以用于低电压非易失性存储器104和低电压核心逻辑与其它低电压电路106。
以下情况是预期且在本发明的范围内的:将配置熔丝用作非易失性存储器,及任何非易失性存储器(例如,电可擦除且可编程只读存储器(EEPROM)、快闪存储器等)均可代替配置熔丝或与配置熔丝结合来用于本申请案。
虽然已参考本发明的实例实施例描绘、描述并界定了本发明的实施例,但此些参考并不暗示对本发明的限制,且不应推断有此限制。如所属领域的且受益于本发明的一般技术人员将想到,所揭示的标的物能够在形式和功能上具有相当大的修改、更改和均等物。所描绘并描述的本发明的实施例只是实例,且并非本发明的范围的穷举。

Claims (15)

1.一种集成电路装置,其具有内部电压调节器和非易失性存储器,所述集成电路装置包括:
电压调节器;
通电复位(POR)电路;
非易失性存储器;以及
低电压核心逻辑;
其中依据所述集成电路装置的初始启动或来自所述POR电路的信号,所述电压调节器调节输出到所述非易失性存储器和所述低电压核心逻辑的低电压,且在随后读取所述非易失性存储器后,确定是保持工作状态还是进入旁路模式,在所述旁路模式下,所述电压调节器将输入电源电压传递到其输出端,而不实质上改变所述电源电压。
2.根据权利要求1所述的集成电路装置,其中所述低电压为第一电压。
3.根据权利要求2所述的集成电路装置,其中高电压为大于所述第一电压的第二电压。
4.根据权利要求1所述的集成电路装置,其中所述非易失性存储器为电可擦除且可编程只读存储器(EEPROM)。
5.根据权利要求1所述的集成电路装置,其中所述非易失性存储器为快闪存储器。
6.根据权利要求1所述的集成电路装置,其中所述非易失性存储器为多个可编程熔线。
7.根据权利要求1所述的集成电路装置,其中所述POR电路监视所述电源电压,且在所述电源电压低于某最小值时,引起所述集成电路装置的通电复位。
8.根据权利要求1所述的集成电路装置,其中所述非易失性存储器针对所述电压调节器而编程为操作的。
9.根据权利要求1所述的集成电路装置,其中所述非易失性存储器针对所述电压调节器而编程为处于所述旁路模式。
10.根据权利要求1所述的集成电路装置,其中所述电压调节器在所述集成电路装置处于高电力模式时启用。
11.根据权利要求1所述的集成电路装置,其中所述电压调节器在所述集成电路装置处于低电力模式时停用。
12.根据权利要求1所述的集成电路装置,其中所述集成电路装置为微控制器。
13.根据权利要求1所述的集成电路装置,其中所述集成电路装置选自由微处理器、数字信号处理器、专用集成电路(ASIC)和可编程逻辑阵列(PLA)组成的群组中的任一者。
14.一种用于控制集成电路装置的内部电压调节器的方法,所述方法包括以下步骤:
在集成电路装置中提供电压调节器;
在所述集成电路装置的初始启动期间启用所述电压调节器;
将来自所述电压调节器的经调节的低电压供应到所述集成电路装置的非易失性存储器和低电压电路;以及
读取所述非易失性存储器以确定是使所述电压调节器保持启用还是停用并旁路所述电压调节器。
15.根据权利要求14所述的方法,其进一步包括在所述集成电路装置的通电复位期间启用所述电压调节器的步骤。
CN200880014710A 2007-05-04 2008-05-02 集成电路装置中的调节器旁路启动 Pending CN101675477A (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US91596007P 2007-05-04 2007-05-04
US60/915,960 2007-05-04
US12/102,400 2008-04-14
US12/102,400 US20080273391A1 (en) 2007-05-04 2008-04-14 Regulator Bypass Start-Up in an Integrated Circuit Device
PCT/US2008/062455 WO2008137707A1 (en) 2007-05-04 2008-05-02 Regulator bypass start-up in an integrated circuit device

Publications (1)

Publication Number Publication Date
CN101675477A true CN101675477A (zh) 2010-03-17

Family

ID=39939402

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200880014710A Pending CN101675477A (zh) 2007-05-04 2008-05-02 集成电路装置中的调节器旁路启动

Country Status (6)

Country Link
US (1) US20080273391A1 (zh)
EP (1) EP2145334A1 (zh)
KR (1) KR20100017476A (zh)
CN (1) CN101675477A (zh)
TW (1) TW200912946A (zh)
WO (1) WO2008137707A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10111729B1 (en) * 2007-03-14 2018-10-30 Orthoaccel Technologies, Inc. Night time orthodontics
US9943380B2 (en) * 2007-03-14 2018-04-17 Orthoaccel Technologies, Inc. Vibrating orthodontic remodelling device
US20150079533A1 (en) * 2007-07-05 2015-03-19 Orthoaccel Technologies Inc. Software to control vibration
US7750694B1 (en) * 2008-11-11 2010-07-06 Altera Corporation Power on reset circuitry for manufacturability and security using a fuse
US8717093B2 (en) * 2010-01-08 2014-05-06 Mindspeed Technologies, Inc. System on chip power management through package configuration
US8729950B2 (en) * 2012-05-30 2014-05-20 Fairchild Semiconductor Corporation High voltage clamp circuit
US9766678B2 (en) * 2013-02-04 2017-09-19 Intel Corporation Multiple voltage identification (VID) power architecture, a digital synthesizable low dropout regulator, and apparatus for improving reliability of power gates
CN103345288B (zh) * 2013-06-19 2015-09-16 天津大学 大摆幅输入的线性稳压电源电路
US20240063715A1 (en) * 2022-08-16 2024-02-22 Apple Inc. Merged Power Delivery

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7212067B2 (en) * 2003-08-01 2007-05-01 Sandisk Corporation Voltage regulator with bypass for multi-voltage storage system
KR100884235B1 (ko) * 2003-12-31 2009-02-17 삼성전자주식회사 불휘발성 메모리 카드
JP4607608B2 (ja) * 2005-02-04 2011-01-05 株式会社東芝 半導体集積回路

Also Published As

Publication number Publication date
TW200912946A (en) 2009-03-16
WO2008137707A1 (en) 2008-11-13
KR20100017476A (ko) 2010-02-16
US20080273391A1 (en) 2008-11-06
EP2145334A1 (en) 2010-01-20

Similar Documents

Publication Publication Date Title
CN101675477A (zh) 集成电路装置中的调节器旁路启动
KR101659094B1 (ko) 유효 전력의 국부 감지와 다중 범위를 갖는 시스템과 회로
EP2225648B1 (en) Semiconductor memory device
CN104133382B (zh) 电源仲裁方法和具有用于访问并选择电源的控制逻辑电路的装置
US20200335141A1 (en) Power management integrated circuits and semiconductor memory modules including power management integrated circuits
US9454165B2 (en) Semiconductor device and current control method that controls amount of current used for voltage generation based on connection state of external capacitor
CN101919145A (zh) 可自配置的多调压器专用集成电路核电力输送
JP5097120B2 (ja) スイッチ式ホットスワップコントローラ
MY136560A (en) Protected dual-voltage microcircuit power arrangement
JP5157390B2 (ja) Rtc回路のバックアップ電源切換回路を備えた半導体装置
JP4579901B2 (ja) マルチチップカード
JP2009516489A5 (zh)
CN105573457A (zh) 一种通用的计算机电源管理系统
KR101542353B1 (ko) Asic 코어를 위한 다중 레귤레이터 전력 전달 시스템
JP2007097395A (ja) 低消費電流回路および該低消費電流回路を備えたボルテージレギュレータならびにdc−dcコンバータ
JP2004114319A (ja) 電源供給装置
JP2019170002A (ja) 電力供給制御装置
SUFFIX et al. 14 channel configurable power management integrated circuit
JP2007304986A (ja) 過電流制御回路
US20040135624A1 (en) Semiconductor device and IC card including the same
US20090206665A1 (en) Apparatus for controlling electrical power distribution between a primary device and at least one secondary device
KR100751649B1 (ko) 반도체 장치의 내부전압 발생회로
Infotainment 14 Channel Configurable Power Management Integrated Circuit
KR100241556B1 (ko) 금전 등록기의 논리 회로 보호 장치
Circuit et al. 500 mA, High PSRR, LDO Linear Voltage Regulator

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20100317