CN101621372A - 一种传送网络异步背板主备倒换的方法及装置 - Google Patents
一种传送网络异步背板主备倒换的方法及装置 Download PDFInfo
- Publication number
- CN101621372A CN101621372A CN200810129178A CN200810129178A CN101621372A CN 101621372 A CN101621372 A CN 101621372A CN 200810129178 A CN200810129178 A CN 200810129178A CN 200810129178 A CN200810129178 A CN 200810129178A CN 101621372 A CN101621372 A CN 101621372A
- Authority
- CN
- China
- Prior art keywords
- clock
- waterline
- breach
- data
- service aisle
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0685—Clock or time synchronisation in a node; Intranode synchronisation
- H04J3/0688—Change of the master or reference, e.g. take-over or failure of the master
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/062—Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
- H04J3/0632—Synchronisation of packets and cells, e.g. transmission of voice via a packet network, circuit emulation service [CES]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0079—Receiver details
- H04L7/0083—Receiver details taking measures against momentary loss of synchronisation, e.g. inhibiting the synchronisation, using idle words or using redundant clocks
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Communication Control (AREA)
Abstract
本发明的实施例公开了一种传送网络异步背板主备倒换的装置及方法,通过利用高速本振时钟模拟工作通道的时钟,替代锁相环方式跟踪工作通道的时钟,主备倒换操作使用高速本振时钟实现,大大降低了实现成本,并且消除了主备时钟倒换时锁相环跟踪时钟滞后问题,从而能有效实现业务无损倒换。
Description
技术领域
本发明涉及通信技术领域,尤其涉及一种OTN(Optical TransportNetwork,光传送网络)异步背板主备倒换方法及装置。
背景技术
目前通用的网路保护机制采用通道层保护/恢复技术,可以实现网络故障恢复,达到更好的全网安全性。其中,背板业务主备倒换保护是通道层的保护/恢复机制的核心技术之一。在OTN网络中,异步背板主备倒换保护是OTN网路生存性的关键技术,该技术要求异步背板主备倒换时无损,即主备正常业务倒换时无误码产生,无时钟性能恶化,主备业务故障时倒换业务可恢复。
现有技术中的异步背板无损倒换中通常使用锁相环跟踪倒换时钟方式,如图1所示。通道0时钟恢复单元对通道0业务进行时钟恢复,输出通道0恢复业务和通道0恢复时钟;通道0RAM(随机存储)单元使用通道0恢复时钟将通道0恢复业务存储到通道0RAM单元中。通道1时钟恢复单元对通道1业务进行时钟恢复,输出通道1恢复业务和通道1恢复时钟;通道1RAM单元使用通道1恢复时钟将通道1恢复业务存储到通道1RAM单元中。
通道0恢复时钟和通道1恢复时钟通过主备选择后输出给锁相环进行时钟锁相跟踪,即当主通路切换到通道0时,锁相环自动跟踪通道0恢复时钟,得到倒换时钟,当主通路切换到通道1时,锁相环自动跟踪通道1恢复时钟,得到倒换时钟。通道0RAM和通道1RAM分别缓存通道业务数据,使用倒换时钟将存储的业务数据对齐输出。最后通过主备选择控制选择通道0RAM输出的通道0对齐数据或通道1RAM输出的通道1对齐数据作为主备倒换数据输出。
在实现本发明的过程中,发明人发现现有技术中存在以下缺陷:
现有技术每条通道都需要一个锁相环实现主备时钟的倒换,当多通路集成时将会大大增加电路实现成本。另外,由于锁相环固有跟踪能力的限制,当业务倒换时,锁相环需要一定的时间锁定工作通道(主通道)恢复时钟,可能会导致通道RAM溢出,从而输出主备倒换数据出现“正常-错误-正常”的情况,造成下游网路站点告警,对整个网路的保护机制产生影响。
发明内容
本发明实施例提供一种传送网络异步背板主备倒换的方法及系统,以实现主备通道数据无损倒换,不会由于引入额外抖动影响下游的时钟性能。
本发明实施例提供了一种传送网络异步背板主备倒换的装置,包括:倒换控制单元、主备倒换数据选择单元和至少两个通道,每个通道包括通道时钟数据恢复单元和通道数据存储单元;
所述倒换控制单元,用于产生时钟缺口;
所述通道时钟数据恢复单元,用于接收外部通道的业务数据,并从所述业务数据中提取通道恢复时钟;
所述通道数据存储单元,用于根据所述通道恢复时钟将所述通道时钟数据恢复单元接收的业务数据进行存储,并实现所述业务数据的对齐,并通过高速本振时钟与所述倒换控制单元提供的时钟缺口模拟生成的工作通道的时钟,对所述对齐数据进行输出;
所述主备倒换数据选择单元,用于两路通道数据存储单元输出的通道对齐数据中的一路出现故障时,选择另一路正常的通道对齐数据作为工作通道数据输出。
本发明实施例提供了一种光传送网络异步背板主备倒换的方法,应用于包括倒换控制单元、主备倒换数据选择单元和至少两个通道的系统中,其中,每个通道包括通道时钟数据恢复单元和通道数据存储单元,所述方法包括以下步骤:
分别接收来自所述至少两个通道的业务数据,并从所述业务数据中提取通道恢复时钟,使用通道恢复时钟将所述业务数据进行存储,实现所述业务数据的对齐;
在所述至少两个通道的每个时钟周期计算所述倒换控制单元产生的读地址与所述通道数据存储单元产生的写地址的差值作为水线输出;并通过高速本振时钟与倒换控制单元提供的时钟缺口模拟生成的工作通道的时钟,对所述对齐数据进行输出;
当所述至少两路通道中的一路出现故障时,选择正常的通道作为工作通道。
本发明的实施例中,通过利用高速本振时钟和时钟缺口模拟生成的工作通道的时钟,替代锁相环方式跟踪工作通道的时钟,主备倒换操作使用高速本振时钟实现,大大降低了实现成本。由于使用了时钟缺口,减小了切换过程中的时钟抖动,并且由于使用高速本振时钟读取数据,可以保证读出数据及时、无误码。
附图说明
图1是现有技术中使用锁相环跟踪倒换时钟方式的数据通道倒换示意图;
图2是本发明实施例一中一种光传送网络异步背板主备倒换的装置图;
图3是本发明实施例二中一种光传送网络异步背板主备倒换的装置图;
图4是本发明实施例中一种光传送网络异步背板主备倒换的方法流程图。
具体实施方式
本发明实施例一提供了一种光传送网络异步背板主备倒换的装置,如图2所示,包括:倒换控制单元250、主备倒换数据选择单元260和至少两个通道(以两个通道为例:通道1和通道2),每个通道包括通道时钟数据恢复单元和通道数据存储单元(即通道1包括通道时钟数据恢复单元210和通道数据存储单元230;通道2包括通道时钟数据恢复单元220和通道数据存储单元240);倒换控制单元250,用于产生时钟缺口;通道时钟数据恢复单元210、220,用于接收外部通道的业务数据,并从业务数据中提取通道恢复时钟;通道数据存储单元230、240,用于根据通道恢复时钟将通道时钟数据恢复单元210、220接收的业务数据进行存储,并实现所述业务数据的对齐,并通过高速本振时钟与所述倒换控制单元提供的时钟缺口模拟生成的工作通道(工作通道就是当前进行数据传输的通道)的时钟,对所述对齐数据进行输出;主备倒换数据选择单元260,用于两路通道数据存储单元输出的通道对齐数据中的一路出现故障时,选择另一路正常的通道对齐数据作为工作通道数据输出。
其中,通道数据存储单元230或240包括:数据写入单元,用于使用所述通道恢复时钟将所述通道时钟数据恢复单元接收的业务数据进行存储,将所述业务数据帧头固定写入所述通道数据存储单元的首地址;水线输出单元,用于将每个时钟周期计算读写地址的差值作为水线输出到所述倒换控制单元,其中,水线输出为单位时间内读地址速率和写地址速率的差值;数据读出单元,用于将高速本振时钟与倒换控制单元提供的时钟缺口叠加,对所述高速本振时钟进行降频,以模拟生成工作通道的时钟,通过所述模拟生成的工作通道的时钟将倒换控制单元产生的读地址对应的数据写入单元中的对齐数据输出。
倒换控制单元250包括:水线接收单元,用于接收所述通道数据存储单元发送的水线;鉴相水线生成单元,用于将当前工作通道(主通道)输出的水线锁存为鉴相水线;时钟缺口产生单元,用于根据所述鉴相水线和接收水线产生时钟缺口;读地址产生单元,用于根据所述时钟缺口控制读地址的产生。
其中,时钟缺口产生单元具体包括:检测子单元,用于检测当前工作通道的水线和鉴相水线;调整子单元,用于在当检测到选定工作通道的水线低于鉴相水线时,时钟缺口切换到快速缺口方式;当检测到选定工作通道的水线高于鉴相水线时,时钟缺口切换到慢速缺口方式;当检测到选定工作通道的水线等于鉴相水线时,交替快速缺口方式和慢速缺口方式。
本发明实施例二提供了一种光传送网络异步背板主备倒换的装置的具体应用,如图3所示,包括:通道0时钟数据恢复单元(第一通道时钟数据恢复单元)310、通道1时钟数据恢复单元(第二通道时钟数据恢复单元)320、通道0RAM单元(第一通道数据存储单元)330、通道1RAM单元(第二通道数据存储单元)340、倒换控制单元350、主备倒换数据选择单元360。
其中,通道0时钟数据恢复单元310和通道1时钟数据恢复单元320原理相同,用于接收外部光传输通道的业务数据,从接收的业务数据中提取通道恢复时钟,通常使用参考时钟采样输入业务数据,利用数据的0、1跳变恢复业务数据中携带的通道恢复时钟。
通道0RAM单元330和通道1RAM单元340原理相同,完成业务数据缓存以及数据对齐功能,该数据对齐功能的实现过程为:将每个业务数据以固定的帧头写入缓存中,例如,帧头都写入缓存的0字节,后续数据顺次写入缓存中;这样,当读业务数据时,可以都从0字节开始读出,保证了业务数据的对齐输出。通道RAM单元使用通道恢复时钟将通道时钟数据恢复单元恢复的业务数据进行存储,业务数据帧头固定写入通道时钟数据恢复单元的首地址,并且将每个时钟周期计算读写地址的差值作为水线输出给所述倒换控制单元350。通道RAM单元同时使用高速本振时钟,以及倒换控制单元提供的时钟缺口,将所述高速本振时钟降低频率,以模拟生成工作通道的时钟,通过所述模拟生成的工作通道的时钟将倒换控制单元产生的读地址的数据读出。由于通道0RAM单元和通道1RAM单元均将业务帧头数据固定写入通道时钟数据恢复单元的首地址,因此当两个通道业务正常并且在要求的延迟差异情况下,通道0RAM单元330和通道1RAM单元340相同读地址对应的数据完全相同,可以实现无损倒换。
倒换控制单元350,产生读地址以及产生时钟缺口。其中,时钟缺口有效时指示时钟无效,时钟缺口无效指示时钟有效,即可以通过时钟缺口与时钟配合等效获得低速时钟;时钟缺口是指时钟缺口的有效指示非常均匀。倒换控制单元350工作在高速本振时钟域内,当主备选择控制切换到某个通道时刻,将该通道的当前输出水线锁存作为鉴相水线,并且在随后的工作中通过产生高速时钟缺口调整加快或降慢通道RAM单元的读出速度,保证选定当前工作通道的水线维持在鉴相水线位置,并且读地址在每个有效高速本振时钟周期内自增1。
时钟缺口产生采用快速和慢速缺口自适应切换的方式实现。当检测到选定工作通道的水线维持低于鉴相水线时,表示工作通道的读操作比写操作慢,则时钟缺口切换到快速缺口方式,当检测到选定工作通道的水线维持高于鉴相水线时,表示工作通道的读操作比写操作快,则时钟缺口切换到慢速缺口方式,当检测到选定工作通道的水线维持等于鉴相水线时,则交替快速缺口方式和慢速缺口方式。
其中,快速和慢速缺口的确定方法如下:设高速本振时钟的频率为f1,业务时钟的频率为f2。标称时钟缺口系数为m,即当m个高速本振时钟周期+1个高速本振时钟缺口可以等效成业务时钟。
因此,业务时钟与高速本振时钟的关系如公式(1)所示,
由公式(1)计算获得标称时钟缺口系数m如公式(2)所示:
m=f1/(f2-f1) (2)
根据高速本振时钟的频偏范围和业务时钟的频偏范围确定两个整数X和Y,X小于Y,使用X和Y分别作为慢速和快速缺口系数。即慢速缺口为X个高速本振时钟周期+1个高速本振时钟缺口、快速缺口为Y个高速本振时钟周期+1个高速本振时钟缺口。由于倒换控制单元产生的时钟缺口相对平滑,不会额外引入抖动,对下游的映射,解映射,以及中继单元的影响非常小,从而不会影响网络时钟抖动性能。
主备倒换数据选择单元360,用于选择工作通道数据存储单元输出的工作通道对齐数据作为主备倒换数据输出。
本发明实施例还提供了一种光传送网络异步背板主备倒换的方法,应用于包括倒换控制单元、主备倒换数据选择单元和至少两个通道的系统中,其中,每个通道包括通道时钟数据恢复单元和通道数据存储单元,所述方法如图4所示,包括以下步骤:
步骤401,分别接收来自至少两个通道的业务数据,并从所述业务数据中提取通道恢复时钟,使用通道恢复时钟将所述业务数据进行存储,并进行业务数据的对齐。其中,进行业务数据的对齐具体为:将所述业务数据的帧头固定存储为首地址,产生对齐数据;例如,帧头都写入缓存的0字节,后续数据顺次写入缓存中;这样,当读业务数据时,可以都从0字节开始读出,保证了业务数据的对齐输出。
步骤402,在该至少两个通道的每个时钟周期计算所述倒换控制单元产生的读地址与所述通道数据存储单元产生的写地址的差值作为水线输出;并通过高速本振时钟与倒换控制单元提供的时钟缺口模拟生成的工作通道的时钟,对所述对齐数据进行输出,具体为:将高速本振时钟与倒换控制单元提供的时钟缺口叠加,对所述高速本振时钟进行降频,以模拟生成工作通道的时钟,通过所述模拟生成的工作通道的时钟将倒换控制单元产生的读地址的对齐数据读出。
其中,时钟缺口根据鉴相水线和接收水线产生,所述鉴相水线由工作通道输出的水线锁存生成,具体为:当检测到选定工作通道的水线低于鉴相水线时,时钟缺口切换到快速缺口方式;当检测到选定工作通道的水线高于鉴相水线时,时钟缺口切换到慢速缺口方式;当检测到选定工作通道的水线等于鉴相水线时,交替快速缺口方式和慢速缺口方式。
步骤403,当该至少两路通道中的一路出现故障时,选择正常的通道作为工作通道。
本发明的实施例中,通过利用高速本振时钟模拟生成的工作通道的时钟,替代锁相环方式跟踪工作通道的时钟,主备倒换操作使用高速本振时钟实现,大大降低了实现成本,并且消除了主备时钟倒换时锁相环跟踪时钟滞后问题,从而能有效实现业务无损倒换。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到本发明可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。
以上公开的仅为本发明的几个具体实施例,但是,本发明并非局限于此,任何本领域的技术人员能思之的变化都应落入本发明的保护范围。
Claims (9)
1、一种传送网络异步背板主备倒换的装置,其特征在于,包括:倒换控制单元、主备倒换数据选择单元和至少两个通道,每个通道包括通道时钟数据恢复单元和通道数据存储单元;
所述倒换控制单元,用于产生时钟缺口;
所述通道时钟数据恢复单元,用于接收外部通道的业务数据,并从所述业务数据中提取通道恢复时钟;
所述通道数据存储单元,用于根据所述通道恢复时钟将所述通道时钟数据恢复单元接收的业务数据进行存储,并实现所述业务数据的对齐,并通过高速本振时钟与所述倒换控制单元提供的时钟缺口模拟生成工作通道的时钟,对所述对齐数据进行输出;
所述主备倒换数据选择单元,用于两路通道数据存储单元输出的通道对齐数据中的一路出现故障时,选择另一路正常的通道对齐数据作为工作通道数据输出。
2、如权利要求1所述传送网络异步背板主备倒换的装置,其特征在于,所述通道数据存储单元包括:
数据写入单元,用于使用所述通道恢复时钟将所述通道时钟数据恢复单元接收的业务数据进行存储,将所述业务数据帧头固定写入所述通道数据存储单元的首地址;
水线输出单元,用于将每个时钟周期计算读写地址的差值作为水线输出到所述倒换控制单元;
数据读出单元,用于将高速本振时钟与倒换控制单元提供的时钟缺口叠加,对所述高速本振时钟进行降频,以模拟生成工作通道的时钟,通过所述模拟生成的工作通道的时钟将倒换控制单元产生的读地址对应的数据写入单元中的对齐数据输出。
3、如权利要求1所述传送网络异步背板主备倒换的装置,其特征在于,所述倒换控制单元包括:
水线接收单元,用于接收所述通道数据存储单元发送的水线;
鉴相水线生成单元,用于将当前工作通道输出的水线锁存为鉴相水线;
时钟缺口产生单元,用于根据所述鉴相水线和接收水线产生时钟缺口;
读地址产生单元,用于根据所述时钟缺口控制读地址的产生。
4、如权利要求3所述传送网络异步背板主备倒换的装置,其特征在于,所述时钟缺口产生单元具体包括:
检测子单元,用于检测当前工作通道的水线和鉴相水线;
调整子单元,用于在当检测到选定工作通道的水线低于鉴相水线时,时钟缺口切换到快速缺口方式;当检测到选定工作通道的水线高于鉴相水线时,时钟缺口切换到慢速缺口方式;当检测到选定工作通道的水线等于鉴相水线时,交替快速缺口方式和慢速缺口方式。
5、一种传送网络异步背板主备倒换的方法,应用于包括倒换控制单元、主备倒换数据选择单元和至少两个通道的系统中,其中,每个通道包括通道时钟数据恢复单元和通道数据存储单元,其特征在于,所述方法包括以下步骤:
分别接收来自所述至少两个通道的业务数据,并从所述业务数据中提取通道恢复时钟,使用通道恢复时钟将所述业务数据进行存储,并实现所述业务数据的对齐;
在所述至少两个通道的每个时钟周期计算所述倒换控制单元产生的读地址与所述通道数据存储单元产生的写地址的差值作为水线输出;并通过高速本振时钟与倒换控制单元提供的时钟缺口模拟生成工作通道的时钟,对所述对齐数据进行输出;
当所述至少两路通道中的一路出现故障时,选择正常的通道作为工作通道。
6、如权利要求5所述传送网络异步背板主备倒换的方法,其特征在于,所述进行业务数据的对齐具体为:
将所述业务数据的帧头固定存储为首地址,产生对齐数据。
7、如权利要求5所述传送网络异步背板主备倒换的方法,其特征在于,通过高速本振时钟与倒换控制单元提供的时钟缺口模拟生成的工作通道的时钟,对所述对齐数据进行输出具体为:
将高速本振时钟与倒换控制单元提供的时钟缺口叠加,对所述高速本振时钟进行降频,以模拟生成工作通道的时钟,通过所述模拟生成的工作通道的时钟将倒换控制单元产生的读地址的对齐数据读出。
8、如权利要求7所述传送网络异步背板主备倒换的方法,其特征在于,所述时钟缺口根据鉴相水线和接收水线产生,所述鉴相水线由工作通道输出的水线锁存生成。
9、如权利要求8所述传送网络异步背板主备倒换的方法,其特征在于,所述根据鉴相水线和接收水线产生时钟缺口包括以下步骤:
当检测到选定工作通道的水线低于鉴相水线时,时钟缺口切换到快速缺口方式;当检测到选定工作通道的水线高于鉴相水线时,时钟缺口切换到慢速缺口方式;当检测到选定工作通道的水线等于鉴相水线时,交替快速缺口方式和慢速缺口方式。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008101291780A CN101621372B (zh) | 2008-06-30 | 2008-06-30 | 一种传送网络异步背板主备倒换的方法及装置 |
US12/493,583 US8270422B2 (en) | 2008-06-30 | 2009-06-29 | Active/standby switchover method and device of asynchronous backplane in transport network |
AT09164157T ATE497285T1 (de) | 2008-06-30 | 2009-06-30 | Umschaltungsverfahren zwischen aktiv- /bereitschaftszustand und vorrichtung mit asynchroner rückwand in einem transportnetzwerk |
EP09164157A EP2141837B1 (en) | 2008-06-30 | 2009-06-30 | Active/standby switchover method and device of asynchronous backplane in transport network |
DE602009000663T DE602009000663D1 (de) | 2008-06-30 | 2009-06-30 | Umschaltungsverfahren zwischen Aktiv-/Bereitschaftszustand und Vorrichtung mit asynchroner Rückwand in einem Transportnetzwerk |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008101291780A CN101621372B (zh) | 2008-06-30 | 2008-06-30 | 一种传送网络异步背板主备倒换的方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101621372A true CN101621372A (zh) | 2010-01-06 |
CN101621372B CN101621372B (zh) | 2013-01-30 |
Family
ID=40941412
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2008101291780A Active CN101621372B (zh) | 2008-06-30 | 2008-06-30 | 一种传送网络异步背板主备倒换的方法及装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8270422B2 (zh) |
EP (1) | EP2141837B1 (zh) |
CN (1) | CN101621372B (zh) |
AT (1) | ATE497285T1 (zh) |
DE (1) | DE602009000663D1 (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4983178B2 (ja) * | 2006-09-15 | 2012-07-25 | 富士通株式会社 | 差動四位相偏移変調光受信回路 |
CN101848066B (zh) * | 2010-06-08 | 2014-08-13 | 中兴通讯股份有限公司 | 光传输单元帧的解映射方法及装置 |
US9537591B2 (en) * | 2011-03-30 | 2017-01-03 | Tejas Networks Ltd | Method for zero traffic hit synchronization switchover in telecommunication network |
US9705669B2 (en) * | 2013-01-25 | 2017-07-11 | Saturn Licensing Llc | Signal processing device, signal processing method, and program |
US9461764B2 (en) * | 2013-07-01 | 2016-10-04 | Cortina Systems, Inc. | Apparatus and method for communicating data over a communication channel |
US10332708B2 (en) | 2015-12-09 | 2019-06-25 | Thales Canada Inc | Seamless switchover system and method |
CN108809833A (zh) * | 2018-06-15 | 2018-11-13 | 烽火通信科技股份有限公司 | 一种自动配置同步网络时钟跟踪路径的方法 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4680779A (en) | 1985-01-14 | 1987-07-14 | David Systems, Inc. | Distributed clock synchronization in a digital data switching system |
JP3120994B2 (ja) * | 1990-05-11 | 2000-12-25 | キヤノン株式会社 | デジタル交換装置 |
US5475676A (en) * | 1992-07-14 | 1995-12-12 | Hitachi, Ltd. | Switch for self-healing ring |
JPH075949A (ja) | 1993-06-18 | 1995-01-10 | Nec Corp | 2重化クロック切替えの方法と装置 |
US5570397A (en) | 1993-12-23 | 1996-10-29 | Unisys Corporation | Redundant synchronized clock controller |
JPH08111895A (ja) * | 1994-10-11 | 1996-04-30 | Fujitsu Ltd | タイムスロットインターチェンジ |
KR100374646B1 (ko) * | 2001-03-10 | 2003-03-03 | 삼성전자주식회사 | 픽쳐 인 픽쳐 기능과 프레임 속도 변환을 동시에 수행하기위한 영상 처리 장치 및 방법 |
US7283549B2 (en) * | 2002-07-17 | 2007-10-16 | D-Link Corporation | Method for increasing the transmit and receive efficiency of an embedded ethernet controller |
US7180914B2 (en) * | 2002-08-19 | 2007-02-20 | Applied Micro Circuits Corporation | Efficient asynchronous stuffing insertion and destuffing removal circuit |
US7339628B2 (en) | 2004-10-13 | 2008-03-04 | Cirrus Logic, Inc. | Method and apparatus to improve decoding of composite video signals |
US7630363B2 (en) | 2004-12-31 | 2009-12-08 | Samsung Electronics Co., Ltd. | Apparatus for adjusting receiving time point of burst data in optical burst switching network and method thereof |
CN100571114C (zh) * | 2005-08-26 | 2009-12-16 | 上海贝尔阿尔卡特股份有限公司 | 一种同步时钟供给装置及实现方法 |
US20080151765A1 (en) | 2006-12-20 | 2008-06-26 | Sanal Chandran Cheruvathery | Enhanced Jitter Buffer |
-
2008
- 2008-06-30 CN CN2008101291780A patent/CN101621372B/zh active Active
-
2009
- 2009-06-29 US US12/493,583 patent/US8270422B2/en active Active
- 2009-06-30 EP EP09164157A patent/EP2141837B1/en active Active
- 2009-06-30 DE DE602009000663T patent/DE602009000663D1/de active Active
- 2009-06-30 AT AT09164157T patent/ATE497285T1/de not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
US20090324215A1 (en) | 2009-12-31 |
CN101621372B (zh) | 2013-01-30 |
ATE497285T1 (de) | 2011-02-15 |
EP2141837A1 (en) | 2010-01-06 |
EP2141837B1 (en) | 2011-01-26 |
DE602009000663D1 (de) | 2011-03-10 |
US8270422B2 (en) | 2012-09-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101621372B (zh) | 一种传送网络异步背板主备倒换的方法及装置 | |
CN103592842B (zh) | 一种提高网络采样的智能变电站时钟同步可靠性的方法 | |
CN101043309B (zh) | 主备倒换的控制方法以及装置 | |
CN101605012B (zh) | 一种实现同步数字体系帧头定位的方法及装置 | |
CN101299647B (zh) | 一种实现sdh业务无损切换的装置和方法 | |
US6920603B2 (en) | Path error monitoring method and apparatus thereof | |
JP2008011173A (ja) | Cdr回路 | |
CN100571114C (zh) | 一种同步时钟供给装置及实现方法 | |
JPH02202734A (ja) | 同期式多重化装置のリフレーム回路 | |
CN101621346B (zh) | 一种具有自适应反馈的源同步接收装置及源同步方法 | |
CN100468260C (zh) | 实现工作主站和备用主站记录同步的方法 | |
CN101621371B (zh) | 一种时钟设计方法及时钟装置 | |
CN109412732B (zh) | 一种接收端延时抖动的控制方法及装置 | |
CN103297216A (zh) | 一种设备实现同步的方法和装置 | |
US7221687B2 (en) | Reference timing architecture | |
CN101459500B (zh) | 实现时间主备保护的方法及时间主备保护装置 | |
CN102754407B (zh) | 串行接收机及其方法与通信系统 | |
CN100563171C (zh) | 一种提高bits设备输出可靠性的方法及系统 | |
CN105790872B (zh) | 一种网络时钟同步装置及其工作方法 | |
CN101958762B (zh) | 主备时钟的切换装置及方法 | |
JP5207018B2 (ja) | マルチレート受信装置 | |
CN104702380B (zh) | 一种数据帧的处理方法及装置 | |
CN114650113A (zh) | 选择时钟源的方法及装置 | |
CN101090307B (zh) | 全数字化无损伤切换装置及方法 | |
JPH0338128A (ja) | 無瞬断切替方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |