CN101615376B - 显示设备 - Google Patents

显示设备 Download PDF

Info

Publication number
CN101615376B
CN101615376B CN2009101508725A CN200910150872A CN101615376B CN 101615376 B CN101615376 B CN 101615376B CN 2009101508725 A CN2009101508725 A CN 2009101508725A CN 200910150872 A CN200910150872 A CN 200910150872A CN 101615376 B CN101615376 B CN 101615376B
Authority
CN
China
Prior art keywords
threshold value
driving transistors
period
driving
correcting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2009101508725A
Other languages
English (en)
Other versions
CN101615376A (zh
Inventor
山本哲郎
内野胜秀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Design And Development Contract Society
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN101615376A publication Critical patent/CN101615376A/zh
Application granted granted Critical
Publication of CN101615376B publication Critical patent/CN101615376B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

这里公开了一种显示设备,包括像素阵列部分,具有以矩阵形式排列的像素电路,所述像素电路的每个包括用于产生驱动电流的驱动晶体管、连接到所述驱动晶体管的输出端的电光元件、用于保持与视频信号的信号幅度对应的信息的存储电容器、以及用于将与所述信号幅度对应的信息写到所述存储电容器的采样晶体管;垂直扫描部分,被配置为产生用于所述像素电路的垂直扫描的垂直扫描脉冲;水平扫描部分,被配置为将视频信号提供到所述像素电路,以便与所述垂直扫描部分中的所述垂直扫描一致;以及驱动信号恒定实现电路,用于保持所述驱动电流恒定。

Description

显示设备
技术领域
本发明涉及具有像素电路(也称作像素)的显示设备,该像素电路提供有电光元件(也称作显示元件或发光元件),并且具体涉及具有电流驱动型电光元件作为显示元件、并且在每个像素电路中具有有源元件的显示设备,所述电流驱动型电光元件根据驱动信号的大小而改变亮度,通过所述有源元件在像素单元中执行显示驱动。
背景技术
存在使用电光元件作为像素的显示元件的显示设备,所述电光元件根据施加到电光元件的电压或流过电光元件的电流而改变亮度。例如,液晶显示元件是根据施加到电光元件的电压改变亮度的电光元件的典型示例,并且有机电致发光(以下称为有机EL)元件(有机发光二极管(OLED))是根据流过电光元件的电流改变亮度的电光元件的典型示例。使用后一有机EL元件的有机EL显示设备是使用自发光电光元件作为像素的显示元件的所谓的发射性显示设备。
有机EL元件包括有机薄膜(有机层),其通过在下电极和上电极之间层叠有机空穴传输层和有机发光层而形成。有机EL元件是利用在对有机薄膜施加电场时出现的发光现象的电光元件。通过控制流过有机EL元件的电流值获得色彩灰度。
有机EL元件可通过相对低的施加电压(例如,10V或更低)而驱动,因此消耗低功率。此外,有机EL元件是自己发光的自发光的元件,因此消除了对于如在液晶显示设备中期望的背光的辅助照明部件的需要。因此,有机EL元件便利了重量和厚度的减少。此外,有机EL元件具有非常高的响应速度(例如,大约几μs),使得在显示运动图像时不出现余像。因为有机EL元件具有这些优点,所以近来已经积极开发了使用有机EL元件作为电光元件的平板发射性显示设备。
使用电光元件的显示设备包括使用液晶显示元件的液晶显示设备和使用有机EL元件的有机EL显示设备,所述使用电光元件的显示设备可以采用简单(无源)矩阵系统和有源矩阵系统作为显示设备的驱动系统。然而,尽管简单矩阵型显示设备具有简单的结构,但是它存在例如难以实现大和高清晰度显示设备的问题。
因此,近来已经积极开发了这样的有源矩阵系统,其通过使用在像素内类似提供的有源元件(例如,绝缘栅极场效应晶体管(典型地,薄膜晶体管(TFT)))作为开关晶体管,控制提供到像素内的发光元件的像素信号。
当使得像素电路内的电光元件发光时,经由视频信号线提供的输入图像信号捕获到存储电容器(也称作像素电容)中,其通过开关晶体管(称为采样晶体管)提供到驱动晶体管的栅极端(控制输入端),并且将对应于捕获的输入图像信号的驱动信号提供到电光元件。
在利用液晶显示元件作为电光元件的液晶显示设备中,因为液晶显示元件是电压驱动型元件,所以通过对应于捕获到存储电容器中的输入图像信号的电压信号自身驱动液晶显示元件。另一方面,在利用如有机EL元件等的电流驱动型元件作为电光元件的有机EL显示设备中,驱动晶体管将对应于捕获到存储电容器中的输入图像信号的驱动信号(电压信号)转换为电流信号,并且将驱动电流提供到有机EL元件等。
当驱动电流的值变化时,以有机EL元件代表的电流驱动型电光元件在发光亮度上变化。因此,为了使得电光元件以稳定亮度发光,将稳定的驱动电流提供到电光元件是重要的。例如,用于将驱动电流提供到有机EL元件的驱动系统可大致分类为恒流驱动系统和恒压驱动系统(这是公知的技术,因此在此将不呈现公知文献)。
因为有机EL元件的电压-电流特性具有陡峭的斜率,所以当执行恒压驱动时,微小的电压变化或元件特性的变化导致极大的电流变化,因此引起极大的亮度变化。因此,通常使用恒流驱动,其中在饱和区使用驱动晶体管。当然,即使利用恒流驱动,电流的改变也引起亮度的变化。然而,小的电流变化仅仅导致小的亮度变化。
相反,即使利用恒流驱动系统,为了电光元件的发光亮度不变,重要的是,根据输入图像信号写到存储电容器并由存储电容器保持的驱动信号是恒定的。例如,为了有机EL元件的发光亮度不变,重要的是,对应于输入图像信号的驱动电流是恒定的。
然而,由于工艺变化,驱动电光元件的有源元件(驱动晶体管)的阈值电压和迁移率变化。此外,如有机EL元件等的电光元件的特性随时间变化。即使在恒流驱动系统的情况下,这种用于驱动的有源元件的特性的变化和这种电光元件的特性的变化也影响发光亮度。
因此,正在研究用于校正每个像素电路内的用于驱动的有源元件和电光元件的特性的上述变化导致的亮度变化的各种机制,以一致地控制显示设备的整个屏幕上的发光亮度。
例如,作为用于有机EL元件的像素电路的、在日本专利公开No.2006-215213(以下称为专利文献1)中描述的机制具有:阈值校正功能,用于即使在存在驱动晶体管的阈值电压的变化或长期改变时,也保持驱动电流恒定;迁移率校正功能,用于即使在存在驱动晶体管的迁移率的变化或长期改变时,也保持驱动电流恒定;以及自举功能,用于即使在存在有机EL元件的电流-电压特性的长期改变时,也保持驱动电流恒定。
在阈值校正操作期间,将预定幅度的电源电压提供到驱动晶体管的电源端,以创建电流在驱动晶体管的漏极和源极之间流动的状态,并且使得采样晶体管导通,其中用于阈值校正的预定大小的参考电势提供到采样晶体管的输入端。
在此情况下,依赖于驱动时序,阈值校正操作的时段可能不足,因此对应于驱动晶体管的阈值电压的电压不能完全保持在存储电容器中。用于针对这种现象的措施,考虑采用这样的机制,其通过重复执行多次阈值校正操作,使得存储电容器确定地保持对应于驱动晶体管的阈值电压的电压(参见日本专利公开No.2005-258326)。
发明内容
然而,在电流保持流过驱动晶体管的同时、执行多次阈值校正操作的情况下,当在各阈值校正操作之间的间隔时段内将采样晶体管设置在不导通状态下时,此时没有完全校正驱动晶体管的阈值电压,因此跨越存储电容器的电压(即,在控制输入端(栅极)和驱动晶体管的电光元件侧上的端子之间的电压)大于阈值电压。
当阈值校正时间短或间隔时段的时间长时,在间隔时段内,驱动晶体管的电光元件侧上的端子的电势极大地上升。结果,在下一阈值校正操作期间,跨越存储电容器的电压变为小于阈值电压,此后,不正常地执行阈值校正操作,这导致显示图像中出现的不均匀性或条纹。
专利文献1中描述的机制需要用于提供用于校正的电势的布线、用于校正的开关晶体管、以及对开关晶体管进行脉冲驱动的开关脉冲。当包括驱动晶体管和采样晶体管时,在专利文献1中描述的机制采用了5TR驱动配置,使得像素电路的配置是复杂的,具有大量垂直扫描线等。像素电路的许多构成元件妨碍了更高清晰度的显示设备的实现。结果,难以将5TR驱动配置应用到在小电子设备(如便携式设备(移动电话)等)中使用的显示设备。
因此期望开发一种机制,用于减轻不正常地执行阈值校正操作的问题,同时简化像素电路。此时,还应该考虑防止在5TR驱动配置的情况下不出现的新问题随着扫描线的数量的减少和像素电路的简化而出现。
已经鉴于上述情况做出本发明。期望提供一种机制,即使在采用执行阈值校正操作的机制作为用于抑制由于驱动晶体管的特性变化而导致的亮度变化的机制时,也能减轻不正常执行阈值校正操作的问题。还期望提供一种机制,其通过简化像素电路,实现更高清晰度的显示设备。
根据本发明的显示设备的一种形式包括:像素阵列部分,具有以矩阵形式排列的像素电路,所述像素电路的每个包括用于产生驱动电流的驱动晶体管、连接到所述驱动晶体管的输出端的电光元件、用于保持与视频信号的信号幅度对应的信息的存储电容器、以及用于将与所述信号幅度对应的信息写到所述存储电容器的采样晶体管;垂直扫描部分,用于产生用于所述像素电路的垂直扫描的垂直扫描脉冲;水平扫描部分,用于将所述视频信号提供到所述像素电路,以便与所述垂直扫描部分中的所述垂直扫描一致;以及驱动信号恒定实现电路,用于保持所述驱动电流恒定。
所述驱动信号恒定实现电路实现阈值校正功能,其通过在所述垂直扫描部分和所述水平扫描部分的控制下,在预定大小的电源电压提供到所述驱动晶体管的电源端、并且预定大小的参考电势提供到所述采样晶体管的输入端的时间段内,使得所述采样晶体管导通,使得所述存储电容器保持与所述驱动晶体管的阈值电压对应的电压。
此外,作为第一机制,所述驱动信号恒定实现电路在以一个水平扫描时段作为一个处理周期、维持流过所述驱动晶体管的电流的状态下执行阈值校正操作多次,并且执行一个水平时段内的阈值校正分割处理,在所述一个水平时段内的阈值校正分割处理中,在至少一个阈值校正处理时段内,在用于阈值校正的所述参考电势提供到所述采样晶体管的所述输入端的情况下,执行阈值校正处理,同时重复多次采样晶体管的导通和不导通。
此外,作为第二机制,所述驱动信号恒定实现电路在第一阈值校正处理之前执行准备处理,其设置跨越所述存储电容器的电压以便超过所述驱动晶体管的阈值电压,在所述准备处理之后并且在第一阈值校正处理的开始之前,将所述采样晶体管设置在不导通状态,并且使电流经过所述驱动晶体管,并且在经过一定时段之后,导通所述采样晶体管并开始阈值校正操作。即,使得在所述第一阈值校正处理的开始时的所述驱动晶体管的电光元件侧的电压接近所述驱动晶体管的控制输入端的电势,然后开始所述阈值校正操作。
任一机制在阈值校正失败的现象不出现的短时段内截止所述采样晶体管,从而升高所述驱动晶体管的电光元件侧的电势,同时维持在该时间点跨越所述存储电容器的电压,因此导通所述采样晶体管以将所述驱动晶体管的所述控制输入端设置为用于阈值校正的所述参考电势,并开始阈值校正操作。由于在不出现阈值校正失败的现象的范围内升高所述驱动晶体管的电光元件侧的电压,这提供了增加阈值校正操作的速度的效果。
根据本发明的一个形式,采样晶体管在电流流过所述驱动晶体管的状态下截止非常短的时段,从而可以升高所述驱动晶体管的电光元件侧的电势,同时维持紧接在所述非常短的时段之前跨越所述存储电容器的电压。因此,当随后开始阈值校正操作时,与不采用本机制的情况下相比,跨越所述存储电容器的电压更接近阈值电压,使得可以提高阈值校正操作的速度并可以正常地执行阈值校正操作。因为可以正常地执行阈值校正操作,所以可以减轻在显示图像中出现的如不均匀性、条纹等的问题,所述问题从不正常地执行阈值校正操作导致。
此外,当采用执行阈值校正操作多次、并且在各阈值校正操作之间的间隔时段内使电流经过驱动晶体管的机制时,可以减轻由于在间隔时段内从电源流到驱动晶体管的电流导致的、不正常地执行下一阈值校正操作的问题。
此外,作为附加的效果,因为可以增加阈值校正操作的速度,所以可以增加阈值校正操作处理整体的速度。
附图说明
图1是示出作为根据本发明的显示设备的实施例的有源矩阵型显示设备的配置的概要的框图;
图2是示出根据本实施例的像素电路的第一比较示例的图;
图3是示出根据本实施例的像素电路的第二比较示例的图;
图4是帮助说明有机EL元件和驱动晶体管的操作点的图;
图5A到5C是帮助说明有机EL元件和驱动晶体管的特性的变化对驱动电流的影响的图;
图6是示出根据本实施例的像素电路的第三比较示例的图;
图7是帮助说明根据图6所示的第三比较示例的、根据像素电路的第三比较示例的驱动定时的基本示例的时序图;
图8是帮助说明以1H为单元分割的阈值校正处理的问题的图;
图9是帮助说明用于消除在阈值校正操作间隔内、由于驱动晶体管的源极电势的上升的阈值校正失败的现象的方法的第一实施例的图;以及
图10是帮助说明用于消除在阈值校正操作间隔内、由于驱动晶体管的源极电势的上升的阈值校正失败的现象的方法的第二实施例的图。
具体实施方式
以下将参照附图详细描述本发明的优选实施例。
<显示设备的一般概要>
图1是示出作为根据本发明的显示设备的实施例的有源矩阵型显示设备的配置的概要的框图。将以下述情况为例描述本实施例,其中将本发明应用到利用例如有机EL元件作为像素的显示元件(电光元件或发光元件)、并且利用多晶硅薄膜晶体管(TFT)作为有源元件的有源矩阵型有机EL显示器(以下称为“有机EL显示设备”),所述有机EL元件形成在形成薄膜晶体管的半导体衬底上。这样的有机EL显示设备用作使用记录介质(如半导体存储器、迷你盘(MD)、卡带等)的便携式音乐播放器和其他电子设备的显示部分。
顺带提及,尽管将通过以有机EL元件作为像素的显示元件的示例在下面进行具体描述,但是有机EL元件是示例,并且感兴趣的显示元件不限于有机EL元件。下面描述的所有实施例类似地可应用到一般通过电流驱动而发光的所有显示元件。
如图1所示,有机EL显示设备1包括:显示面板部分100,其中排列具有有机EL元件(未示出)作为多个显示元件的像素电路(也称为像素)P,以便形成具有X∶Y的模式比(例如,9∶16)作为显示纵横比的有效视频区域;作为面板控制部分的示例的驱动信号产生部分200,其发出用于驱动和控制显示面板部分100的各种脉冲信号;以及视频信号处理部分300。驱动信号产生部分200和视频信号处理部分300包括在单个芯片上的IC(集成电路)中。
例如,面板型显示设备整体通常形成有:像素阵列部分102,其中以矩阵形式排列形成像素电路的元件,如TFT和电光元件;控制部分109,具有扫描部分(水平驱动部分和垂直驱动部分)作为其主要部分,所述扫描部分布置在像素阵列部分102的外围并连接到用于驱动每个像素电路P的扫描线;以及驱动信号产生部分200和视频信号处理部分300,其产生用于操作控制部分109的各种信号。
另一方面,尽管在相同衬底101(玻璃衬底)上具有像素阵列部分102和控制部分109的显示面板部分100与驱动信号产生部分200和视频信号处理部分300相分离,如图1所示,但是产品形式不限于以具有显示面板部分100、驱动信号产生部分200和视频信号处理部分300的全部的模块(合成部分)的形式提供有机EL显示设备1。可能将像素阵列部分102包括在显示面板部分100中,并且仅提供显示面板部分100作为有机EL显示设备1。在此情况下,如控制部分109、驱动信号产生部分200和视频信号处理部分300的外围电路安装在与有机EL显示设备1分离的衬底(例如,柔性衬底)上,所述有机EL显示设备1仅通过显示面板部分100形成(该形成将称为外围电路额外面板排列配置)。
在通过在相同衬底101上安装像素阵列部分102和控制部分109而形成显示面板部分100的面板上排列配置的情况下,可以采用这样的机制(称为TFT集成的配置),其中在形成像素阵列部分102的TFT的处理中,同时形成用于控制部分109(如果需要的话,以及驱动信号产生部分200和视频信号处理部分300)的每个TFT,或可以采用这样的机制(称为COG安装配置),其中将用于控制部分109(如果需要的话,以及驱动信号产生部分200和视频信号处理部分300)的半导体芯片直接安装在衬底101上,通过COG(玻璃上芯片)安装技术在该衬底101上安装有像素阵列部分102。
显示面板部分100包括例如:像素阵列部分102,其中以n行×m列的矩阵的形式排列像素电路P;作为垂直扫描部分的示例的垂直驱动单元103,被配置为在垂直方向上扫描像素电路P;作为水平扫描部分的示例的水平驱动部分(也称作水平选择器或数据线驱动部分)106,被配置为在水平方向上扫描像素电路P;以及用于外部连接在端子部分(衬垫部分)108,所述像素阵列部分102、垂直驱动单元103、水平驱动部分106以及端子部分108以集成方式形成在衬底101上。即,如垂直驱动单元103和水平驱动部分106的外围驱动电路作为像素阵列部分102形成在相同衬底101上。
垂直驱动单元103包括例如:写入扫描部分(写入扫描器WS;写入扫描)104;以及垂直扫描部分(驱动扫描器DS;驱动扫描)105,其用作具有供电能力的电源扫描器。垂直驱动单元103和水平驱动部分106形成控制部分109,被配置为控制将信号电势写到存储电容器、阈值校正操作、迁移率校正操作以及自举操作。
尽管示出垂直驱动单元103和对应扫描线的配置,以便适于其中像素电路P是根据下述本实施例的2TR配置的情况,但是依赖于像素电路P的配置可以提供另一扫描部分。
作为示例,像素阵列部分102由写入扫描部分104和驱动扫描部分105从图1所示的水平方向上的一侧或两侧驱动,并且由水平驱动部分106从图1所示的垂直方向上的一侧或两侧驱动。
从有机EL显示设备1的外部布置的驱动信号产生部分200为端子部分108提供有各种脉冲信号。此外,从视频信号处理部分300类似地为端子部分108提供有视频信号Vsig。当支持彩色显示时,提供各个色彩(在本示例中,R(红色)、G(绿色)和B(蓝色)的三原色)的视频信号Vsig_R、Vsig_G和Vsig_B。
例如,将如作为在垂直方向上写入开始脉冲的示例的偏移开始脉冲SPDS和SPWS和垂直扫描时钟CKDS和CKWS的必要的脉冲信号提供为用于垂直驱动的脉冲信号。此外,将如作为在水平方向上写入开始脉冲的示例的水平开始脉冲SPH和水平扫描时钟CKH的必要的脉冲信号提供为用于水平驱动的脉冲信号。
端子部分108的每个端子经由接线199连接到垂直驱动单元103和水平驱动部分106。例如,如果需要,提供到端子部分108的每个脉冲通过在附图中未示出的电平偏移器(level shifter)部分在内部调节电压电平,此后经由缓冲器提供到垂直驱动单元103和水平驱动部分106的每个部分。
尽管在附图中未示出(其细节将在后面描述),但是像素阵列部分102具有这样的构造,其中具有为作为显示元件的有机EL元件提供的像素晶体管的像素电路P以矩阵形式二维排列,对像素排列的每行排列垂直扫描线,并且对像素排列的每列排列信号线(水平扫描线的示例)。
例如,在像素阵列部分102中形成垂直扫描侧的每个扫描线(垂直扫描线:写入扫描线104WS和电源线105DSL)和作为水平扫描侧的扫描线(水平扫描线)的视频信号线(数据线)106HS。在垂直扫描和水平扫描的各个扫描线的交叉点处形成附图中未示出的有机EL元件和用于驱动有机EL元件的薄膜晶体管(TFT)。像素电路P用有机El元件和薄膜晶体管的组合形成。
具体地,n行的写入扫描线104WS_1到104WS_n以及n行的电源线105DSL_1到105DSL_n排列在以矩阵形式排列的像素电路P的每个像素行中,所述扫描线由写入扫描部分104通过写入驱动脉冲WS驱动,所述电源线由驱动扫描部分105通过电源驱动脉冲DSL驱动。
写入扫描部分104和驱动扫描部分105基于垂直驱动系统的脉冲信号,经由写入扫描线104WS和电源线105DSL,顺序选择每个像素电路P,从驱动信号产生部分200为垂直驱动系统提供脉冲信号。水平驱动部分106基于水平驱动系统的脉冲信号,采样视频信号Vsig的预定电势,并且将该预定电势经由视频信号线106HS写到所选择的像素电路P的存储电容器,从驱动信号产生部分200为水平驱动系统提供脉冲信号。
根据本实施例的有机EL显示设备1能够线序驱动、帧序驱动或另一系统的驱动。例如,垂直驱动单元103的写入扫描部分104和驱动扫描部分105以行为单元扫描像素阵列部分,并且与其同步地,水平驱动部分106将一条水平线的图像信号同时写到像素阵列部分102。
水平驱动部分106包括例如驱动器电路,用于同时接通附图中未示出的开关,所述开关在所有列的视频信号线106HS上提供。水平驱动部分106同时接通附图中未示出的开关,所述开关在所有列的视频信号线106HS上提供,以将从视频信号处理部分300输入的图像信号同时写到由垂直驱动单元103选择的行的一条线的所有像素电路P。因此,视频信号Vsig(水平扫描信号的示例)经由驱动器电路提供到水平扫描线(视频信号线106HS)。
通过逻辑门(包括锁存器)和驱动器电路的组合形成垂直驱动单元103的每个部分。通过逻辑门以行为单元选择像素阵列部分102的像素电路P,并且将垂直扫描信号经由驱动器电路提供到垂直扫描线。顺带提及,尽管图1示出垂直驱动单元103仅布置在像素阵列部分102的一侧上的配置,但是可以采用垂直驱动单元103布置在像素阵列部分102的左侧和右侧上的配置,所述像素阵列部分102插入在左侧和右侧之间。类似地,尽管图1示出水平驱动部分106仅布置在像素阵列部分102的一侧上的配置,但是可以采用水平驱动部分106布置在像素阵列部分102的上侧和下侧上的配置,所述像素阵列部分102插入在上侧和下侧之间。
如从垂直驱动单元103(写入扫描部分104和驱动扫描部分105)、水平驱动部分106、垂直扫描线(写入扫描线104WS和电源线105DSL)以及水平扫描线(视频信号线106HS)的连接模式理解的,需要扫描线将扫描信号提供到像素阵列部分102的每个像素电路P。在简单的机制中,当增加像素电路P的数量时,扫描线的数量也相应地增加,并且用于驱动扫描线的驱动电路也增加。尽管图1为了方便示出对每行和每列排列扫描线的形式,但是根据下述本实施例的机制减少了扫描线(具体地,写入扫描线104WS)的数量,同时维持了像素的数量。
<像素电路>
图2是示出形成图1所示的有机EL显示设备1的、根据本实施例的像素电路P的第一比较示例的图。顺带提及,图2还示出在显示面板部分100的衬底101上的像素电路P的外围部分布置的垂直驱动单元103和水平驱动部分106。图3是示出根据本实施例的像素电路P的第二比较示例的图。顺带提及,图3还示出在显示面板部分100的衬底101上的像素电路P的外围部分布置的垂直驱动单元103和水平驱动部分106。图4是帮助说明有机EL元件和驱动晶体管的操作点的图。图5A到5C是帮助说明有机EL元件和驱动晶体管的特性的变化对驱动电流Ids的影响的图。
图6是示出根据本实施例的像素电路P的第三比较示例的图。顺带提及,图6还示出在显示面板部分100的衬底101上的像素电路P的外围部分布置的垂直驱动单元103和水平驱动部分106。下述根据本实施例的像素电路P中的EL驱动电路基于在根据第三比较示例的像素电路P中至少包括存储电容器120和驱动晶体管121的EL驱动电路。从这点而言,确实可以说根据第三比较示例的像素电路P有效地具有与根据本实施例的像素电路P中的EL驱动电路的结构类似的电路结构。
<比较示例的像素电路:第一示例>
如图2所示,根据第一比较示例的像素电路P基本定义为通过p型薄膜场效应晶体管(TFT)形成驱动晶体管。此外,根据第一比较示例的像素电路P除了驱动晶体管外,采用使用两个用于扫描的晶体管的3Tr驱动配置。
具体地,根据第一比较示例的像素电路P包括:p型驱动晶体管121、提供有有源L驱动脉冲的p型发光控制晶体管122、以及提供有有源H驱动脉冲的n型晶体管125、作为通过馈送电流而发光的电光元件(发光元件)的示例的有机EL元件127、以及存储电容器(也称作像素电容)120。顺带提及,最简单的电路可采用从中移除了发光控制晶体管122的2Tr驱动配置。在此情况下,有机EL显示设备1采用从中移除了驱动扫描部分105的配置。
驱动晶体管121为有机EL元件127提供对应于提供到作为驱动晶体管121的控制输入端的栅极端的电势的驱动电流。有机EL元件127通常具有整流性质,因此通过二极管的符号表示。顺带提及,有机EL元件127具有寄生电容Cel。在图2中,寄生电容Cel示出为与有机EL元件127并联。
采样晶体管125是布置在驱动晶体管121的栅极端(控制输入端)一侧的开关晶体管。发光控制晶体管122也是开关晶体管。顺带提及,通常,采样晶体管125可以用提供有有效L驱动脉冲的p型晶体管替代。发光控制晶体管122可用提供有有效H驱动脉冲的n型晶体管替代。
像素电路P布置在垂直驱动侧上的扫描线104WS和105DS、以及水平扫描侧上的作为扫描线的视频信号线106HS的交叉点处。来自写入扫描部分104的写入扫描线104WS连接到采样晶体管125的栅极端。来自驱动扫描部分105的驱动扫描线105DS连接到发光控制晶体管122的栅极端。
采样晶体管125使作为信号输入端的源极端S连接到视频信号线106HS,并且使作为信号输出端的漏极端D连接到驱动晶体管121的栅极端G。存储电容器120布置在采样晶体管125的漏极端和驱动晶体管121的栅极端G之间的连接点和第二电源电势Vc2(其例如是正电源电压,并且可以与第一电源电势Vc1相同)之间。如括号中所示,采样晶体管125的源极端S和漏极端D彼此可以互换,使得漏极端D作为信号输入端连接到视频信号线106HS,并且源极端S作为信号输出端连接到驱动晶体管121的栅极端G。
驱动晶体管121、发光控制晶体管122、以及有机EL元件127以此顺序彼此串联在第一电源电势Vc1(例如,正电源电压)和作为参考电势的地电势GND之间。具体地,驱动晶体管121使源极端S连接到第一电源电势Vc1,并且使漏极端D连接到发光控制晶体管122的源极端S。发光控制晶体管122的漏极端D连接到有机EL元件127的阳极端A。有机EL元件127的阴极端K连接到对所有像素共同的阴极共同接线127K。阴极共同接线127K设置为例如地电势GND。在此情况下,阴极电势Vcath也是地电势GND。
顺带提及,作为更简单的配置,最简单的电路可采用2Tr驱动配置,其通过在图2所示的像素电路P的配置中移除发光控制晶体管122而形成。在此情况下,有机EL显示设备1采用从中移除了驱动扫描部分105的配置。
在图2所示的3Tr驱动和附图未示出的2Tr驱动的任一中,因为有机EL元件127是电流发光元件,所以通过控制流过有机EL元件27的电流量来获得色彩灰度。这样,通过改变施加到驱动晶体管121的栅极端的电压、从而改变由保持电容器120保持的栅极-源极电压Vgs,来控制流过有机EL元件127的电流值。此时,从视频信号线106HS提供的视频信号Vsig的电势(视频信号线电势)是信号电势。顺带提及,假设指示灰度的信号幅度是ΔVin。
当通过将有效的H写入驱动脉冲WS从写入扫描部分104提供到写入扫描线104WS而将写入扫描线104WS设置在选择的状态、并且将信号电势从水平驱动部分106施加到视频信号线106HS时,n型晶体管125导通,信号电势变为驱动晶体管121的栅极端的电势,并且对应于信号幅度ΔVin的信息写到存储电容器120。流过驱动晶体管121和有机EL元件127的电流具有对应于驱动晶体管121的栅极-源极电压Vgs的值,所述栅极-源极电压Vgs由存储电容器120保持,并且有机EL元件127继续以对应于电流值的亮度发光。通过选择写入扫描线104WS将提供到视频信号线106HS的视频信号Vsig发送到像素电路P的内部的操作称为“写入”或“采样”。一旦写入信号,有机EL元件127就继续以固定的亮度发光,直到再次重写信号为止。
在根据第一比较示例的像素电路P中,通过根据信号幅度ΔVin改变提供到驱动晶体管121的栅极端的施加的电压来控制流过有机EL元件127的电流值。此时,p型驱动晶体管121的源极端连接到第一电源电势Vc1,并且驱动晶体管121典型地操作在饱和区。
<比较示例的像素电路:第二示例>
以下将描述根据图3所示的第二比较示例的像素电路P,作为在描述根据本示例的像素电路P的特性时的比较示例。根据第二比较示例的像素电路P(如下面要描述的本实施例)基本定义为通过n型薄膜场效应晶体管形成驱动晶体管。当每个晶体管可以形成为n型而不是p型时,在晶体管生产中可以使用现有无定形硅(a-Si)工艺。由此,晶体管衬底可以在成本上减少。预期这样的构造的像素电路P的开发。
根据第二比较示例的像素电路P基本与下面描述的本实施例相同,因为驱动晶体管通过n型薄膜场效应晶体管形成。然而,根据第二比较示例的像素电路P没有提供有驱动信号恒定实现电路,该驱动信号恒定实现电路用于防止有机EL元件127和驱动晶体管121的特性的变化(变化和长期改变)对于驱动电流Ids的影响。
具体地,根据第二比较示例的像素电路P通过下述形成:用n型驱动晶体管121简单地代替根据第一比较示例的像素电路P中的p型驱动晶体管121,并且在驱动晶体管121的源极端侧上排列发光控制晶体管122和有机EL元件127。顺带提及,发光控制晶体管122也被n型晶体管取代。当然,最简单的电路可采用从中移除了发光控制晶体管122的2Tr驱动配置。
在根据第二比较示例的像素电路P中,无论是否提供发光控制晶体管,当驱动有机EL元件127时,驱动晶体管121的漏极端侧都连接到第一电源电势Vc1,并且驱动晶体管121的源极端都连接到有机EL元件127的阳极端侧,从而整体形成源跟随器电路。
<与电光元件的Iel-Vel特性的关系>
通常,如图4所示,在饱和区驱动驱动晶体管121,在饱和区中,无论栅极-源极电压,驱动电流Ids都是恒定的。这里,设Ids是在饱和区操作的晶体管的漏极端和源极之间流动的电流,μ是迁移率,W是沟道宽度(栅极宽度),L是沟道长度(栅极长度),Cox是栅极电容(每单位面积的栅极氧化物膜电容),并且Vth是晶体管的阈值电压,驱动晶体管121是具有如下式(1)所示的值的恒流源。顺带提及,“^”表示乘方。如从等式(1)清楚的,晶体管处于饱和区时的漏极电流Ids通过栅极-源极电压Vgs控制,并且驱动晶体管121操作为恒流源。
Ids = 1 2 &mu; W L Cox ( Vgs - Vth ) ^ 2 &CenterDot; &CenterDot; &CenterDot; ( 1 )
然而,包括有机EL元件的电流驱动型发光元件的I-V特性通常随着时间的经过而改变,如图5A所示。在以图5A所示的有机EL元件代表的电流驱动型发光元件的电流-电压(Iel-Vel)特性中,示出为实线的曲线指示在初始状态时的特性,并且示出为虚线的曲线指示在长期改变后的特性。
例如,当发光电流Iel流过作为发光元件的示例的有机EL元件127时,唯一地确定有机EL元件127的阳极和阴极之间的电压。然而,如图5A所示,在发光时段期间,由驱动晶体管121的漏极-源极电流Ids(=驱动电流Ids)确定的发光电流Iel流过有机EL元件127的阳极端,从而上升对应于有机EL元件127的阳极-阴极电压Vel的量。
在根据图2所示的第一比较示例的像素电路P中,对应于有机EL元件127的阳极-阴极电压Vel的上升的作用出现在驱动晶体管121的漏极端侧。然而,因为驱动晶体管121通过操作在饱和区执行恒流驱动,所以恒定电流Ids流过有机EL元件127,并且即使有机EL元件127的Iel-Vel特性改变,有机EL元件127的发光亮度也不出现长期改变。
图2所示的连接模式下的像素电路P的配置在其中形成有驱动信号恒定实现电路,用于通过校正作为电光元件的示例的有机EL元件127的电流-电压特性的改变,保持驱动电流恒定,其中所述像素电路包括驱动晶体管121、发光控制晶体管122、存储电容器120和采样晶体管125。即,当通过驱动信号Vsig驱动像素电路P时,p型驱动晶体管121的源极端连接到第一电源电势Vc1,并且p型驱动晶体管121设计为一直操作在饱和区。因此,p型驱动晶体管121是具有如等式(1)所示的值的恒流源。
在根据第一比较示例的像素电路P中,驱动晶体管121的漏极端的电压随有机EL元件127的Iel-Vel特性的长期改变而改变(图5A)。然而,因为通过存储电容器120的自举功能使驱动晶体管121的栅极-源极电压Vgs基本保持恒定,所以驱动晶体管121操作为恒流源。结果,恒定量的电流流过有机EL元件127,并且可以使得有机EL元件127以恒定亮度发光,使得发光亮度不变。
而且,在根据第二比较示例的像素电路P中,驱动晶体管121的源极端的电势(源极电势Vs)通过驱动晶体管121和有机EL元件127的操作点确定,并且在饱和区驱动驱动晶体管121。驱动晶体管121因此馈送具有与对应于操作点的源极电压的栅极-源极电压Vgs相关的电流值的驱动电流Ids,该电流值在上述等式(1)中定义。
然而,在通过将根据第一比较示例的像素电路P中的p型驱动晶体管121改变为n型而形成的简单电路(根据第二比较示例的像素电路P)中,源极端连接到有机EL元件127一侧。结果,根据其特性随时间的经过如图5A所示改变的有机EL元件127的Iel-Vel特性,对于相同发光电流Iel的阳极-阴极电压Vel从Vel1改变到Vel2,从而改变驱动晶体管121的操作点,并且即使当施加相同栅极电势Vg时,驱动晶体管121的源极电势Vs也改变。因此,驱动晶体管121的栅极-源极电压Vgs改变。如从特性等式(1)清楚的,当栅极-源极电压Vgs改变时,即使栅极电势Vg恒定,驱动电流Ids也变化。由此导致的驱动电流Ids的变化表现为每个像素电路P中的发光亮度的变化或长期改变,因此导致图像质量的劣化。
另一方面,如将在下面详细描述的,即使在使用n型驱动晶体管121的情况下,用于实现自举功能的电路配置和驱动定时也可以改变栅极Vg,以便即使有机EL元件127的阳极电势的变化出现,也抵消由于有机EL元件127的特性的长期改变而导致的有机EL元件127的阳极电势的变化(即,驱动晶体管121的源极电势的变化),其中所述自举功能使得驱动晶体管121的栅极端的电势Vg与驱动晶体管121的源极端的电势Vs的变化互锁。因此,可以确保屏幕亮度的一致性。自举功能可以改进校正以有机EL元件代表的电流驱动型发光元件的长期变化的能力。当然,在发光开始时发光电流Iel开始流过有机EL元件127的处理中,当驱动晶体管121的源极电势Vs随阳极-阴极电压Vel的变化而变化时,该自举功能操作,从而阳极-阴极电压Vel上升,直到阳极-阴极电压Vel变为稳定。
<与驱动晶体管的Vgs-Ids特性的关系>
尽管驱动晶体管121的特性不被认为是第一和第二比较示例中的特别问题,但是当驱动晶体管121的特性在每个像素中不同时,该特性影响流过驱动晶体管121的驱动电流Ids。作为示例,如从等式(1)理解的,当在各像素之间阈值电压Vth的迁移率μ随着时间的经过变化或改变时,即使栅极-源极电压Vgs相同,流过驱动晶体管121的驱动电流Ids中也出现变化或长期改变,因此每个像素中有机EL元件127的发光亮度改变。
例如,由于驱动晶体管121的制造工艺的变化,在每个像素电路P中存在如阈值电压Vth、迁移率μ等的特性的变化。即使在饱和区驱动驱动晶体管121的情况下,即使将相同栅极电势提供到驱动晶体管121,由于特性变化,每个像素电路P中的漏极电流(驱动电流Ids)也变化,并且漏极电流的变化表现为发光亮度的变化。
如上所述,当驱动晶体管121操作在饱和区时的漏极电流Ids通过特性等式(1)表达。关注驱动晶体管121的阈值电压的变化,如从特性等式(1)清楚的,即使当栅极-源极电压Vgs恒定时,阈值电压Vth的变化也使漏极电流Ids变化。此外,关注驱动晶体管121的迁移率的变化,如从特性等式(1)清楚的,即使当栅极-源极电压Vgs恒定时,迁移率μ的变化也使漏极电流Ids变化。
当由于阈值电压Vth或迁移率μ的差别而出现Vgs-Ids特性的大的差别时,驱动电流Ids变化,并且即使当给出相同信号幅度ΔVin时,发光亮度也变为不同。因此,不能获得屏幕亮度的一致性。另一方面,用于实现阈值校正功能和迁移率校正功能(将在下面详述)的驱动定时可以抑制这些变化的影响,并确保屏幕亮度的一致性。
在本实施例中采用的阈值校正操作和迁移率校正操作中,当假设写入增益为1(理想值)时,设置发光时的栅极-源极电压Vgs以便通过“ΔVin+Vth-ΔV”表达,因此漏极-源极电流Ids不依赖于阈值电压Vth的变化或改变,并且不依赖于迁移率μ的变化或改变。结果,即使由于制造工艺或随时间的经过而导致阈值电压Vth或迁移率μ变化,驱动电流Ids也不变化,并且有机EL元件127的发光亮度也不变化。在迁移率校正时,施加负反馈,使得对于高迁移率μ1增加迁移率校正参数ΔV1,而对于低迁移率μ2减小迁移率校正参数ΔV2。关于此点,迁移率校正参数ΔV也称为负反馈量ΔV。
<比较示例的像素电路:第三示例>
根据本实施例的像素电路P所依据的电路的、图6中示出的根据第三比较示例的像素电路P采用这样的驱动系统,其合并用于防止由于根据图3所示的第二比较示例的像素电路P中的有机EL元件127的长期改变而导致的驱动电流的变化的电路(自举电路),并且该驱动系统防止由于驱动晶体管121的特性的变化(阈值电压的变化和迁移率的变化)而导致的驱动电流的变化。
如根据第二比较示例的像素电路P,根据第三比较示例的像素电路P使用n型驱动晶体管121。此外,根据第三比较示例的像素电路P被定义为,根据第三比较示例的像素电路P具有用于抑制由于有机EL元件的长期改变而导致的到有机EL元件的驱动电流Ids的变化的电路,即驱动信号恒定实现电路,其用于通过校正作为电光元件的示例的有机EL元件的电流-电压特性的改变来保持驱动电流Ids恒定。此外,根据第三比较示例的像素电路P的定义在于,根据第三比较示例的像素电路P具有即使在有机EL元件的电流-电压特性出现长期改变时也使得驱动电流恒定的功能。
即,根据第三比较示例的像素电路P的定义在于,根据第三比较示例的像素电路P除了驱动晶体管121外,还采用用于扫描的一个开关晶体管(采样晶体管125)的2TR驱动配置,并且通过设置用于控制每个开关晶体管的电源驱动脉冲DSL和写入驱动脉冲WS的开/关定时(开关定时),防止有机EL元件127的长期改变和驱动晶体管121的特性的变化(例如,阈值电压和迁移率的变化和改变)对驱动电流Ids的影响。2TR驱动配置以及小量的元件和小量的接线使得可能实现更高分辨率。
根据第三比较示例的像素电路P与图3所示的第二比较示例极大的不同在于下述配置,其中将存储电容器120的连接模式修改为形成自举电路,作为用于防止由于有机EL元件127的长期改变而导致的驱动电流的变化的电路的,该自举电路是驱动信号恒定实现电路的示例。通过设计晶体管121和125的驱动定时提供为抑制驱动晶体管121的特性的变化(例如,阈值电压和迁移率的变化和改变)对驱动电流Ids的影响的方法。
具体地,根据第三比较示例的像素电路P包括存储电容器120、n型驱动晶体管121、提供有有效H(高)写入驱动脉冲WS的n型晶体管125、以及作为通过馈送有电流而发光的电光元件(发光元件)的示例的有机EL元件127。
存储电容器120连接在驱动晶体管121的栅极端(节点ND122)和源极端之间。驱动晶体管121的源极端直接连接到有机EL元件127的阳极端。存储电容器120还用作自举电容。如在第一比较示例和第二比较示例中,有机EL元件127的阴极端连接到对所有像素共同的阴极共同接线127K,并且提供有阴极电势Vcath(例如,地电势GND)。
驱动晶体管121的漏极端连接到来自驱动扫描部分105的电源线105DSL,该驱动扫描部分105用作电源扫描器。电源线105DSL定义为,电源线105DSL自身具有为驱动晶体管121供电的能力。
具体地,驱动扫描部分105具有电源电压改变电路,用于选择对应于电源电压的高电压侧上的第一电势Vcc和低电压侧上的第二电势Vss的每个,并且将电势提供到驱动晶体管121的漏极端。
假设第二电势Vss充分低于视频信号线106HS中的视频信号Vsig的偏置电势Vofs(也称作参考电势)。具体地,设置在电源线105DSL的低电势侧上的第二电势Vss,使得驱动晶体管121的栅极-源极电压Vgs(栅极电势Vg和源极电势Vs之间的差)大于驱动晶体管121的阈值电压Vth。顺带提及,偏置电势Vofs用于初始化在阈值校正操作之前的操作,并且还用于对视频信号线106HS预充电。
采样晶体管125使栅极端与来自写入扫描部分104的写入扫描线104WS连接,使漏极端与视频信号线106HS连接,并且使源极端与驱动晶体管121的栅极端(节点ND122)连接。从写入扫描部分104为采样晶体管125的栅极端提供有有效的H写入驱动脉冲WS。
采样晶体管125可以处于源极端和漏极端彼此互换的连接模式。此外,耗尽型和增强型的任一可用作采样晶体管125。
<像素电路的操作:第三比较示例>
图7是帮助说明根据图6所示的第三比较示例的像素电路P的、根据第三比较示例的驱动定时的基本示例的时序图。图7表示线序驱动的情况。图7在共同时间轴上示出写入扫描线104WS的电势的改变、电源线105DSL的电势的改变、以及视频信号线106HS的电势的改变。图7还示出与这些电势改变并行地、对于一行(图中的第一行)的驱动晶体管121的栅极电势Vg和源极电势Vs的改变。
除了电源驱动脉冲DSL的电压设置外(漏极电压Vd_121),根据图7所示的第三比较示例的驱动定时的构思还应用到下述的本实施例。顺带提及,图7示出用于在根据第三比较示例的像素电路P中实现阈值校正功能、迁移率校正功能和自举功能的基本示例。用于实现阈值校正功能、迁移率校正功能和自举功能的驱动定时不限于图7所示的模式,而是可以进行各种修改。即使利用所述各种修改的驱动定时,下面要描述的每个实施例的机制也可应用。
图7所示的驱动定时对应于线序驱动的情况。一行的写入驱动脉冲WS、电源驱动脉冲DSL和视频信号Vsig处理为一组,并且与行单元独立地控制信号的定时(具体地,相位关系)。当改变行时,定时偏移1H(H是水平扫描时段)。
在下面,为了便利描述和理解,将通过简要地描述例如写入、保持或采样存储电容器120中的信号幅度ΔVin的信息来进行描述,假设写入增益是1(理想值),除非另有所指。当写入增益小于1时,对应于信号幅度ΔVin的大小并乘以增益的信息、而不是信号幅度ΔVin的大小自身保持在存储电容器120中。
顺带提及,对应于信号幅度ΔVin并写到存储电容器120的信息的大小的比率称为写入增益Ginput。具体地,在电路方面与存储电容器120并联布置并包括寄生电容的总电容C1、和在电路方面与存储电容器120串联布置的总电容C2的电容性串联电路中,写入增益Ginput与当信号幅度ΔVin提供到电容性串联电路时分布到电容C1的电荷量相关。当通过等式表达时,设g=C1/(C1+C2),写入增益Ginput=C2/(C1+C2)=1-C1/(C1+C2)=1-g。在下面,在出现“g”的描述中考虑写入增益。
此外,为了方便描述和理解,将假设自举增益为1(理想值)简要描述,除非另有所指。顺带提及,当存储电容器120布置在驱动晶体管121的栅极和源极之间时、栅极电势Vg的上升和源极电势Vs的上升的比率被称为自举增益(自举操作能力)Gbst。自举增益Gbst具体涉及存储电容器120的电容值Cs、在驱动晶体管121的栅极和源极之间形成的寄生电容C121gs的电容值Cgs、在驱动晶体管121的栅极和漏极之间形成的寄生电容C 121gd的电容值Cgd、以及在采样晶体管125的栅极和源极之间形成的寄生电容C125gs的电容值Cws。当通过等式表达时,自举增益Gbst=(Cs+Cgs)/(Cs+Cgs+Cgd+Cws)。
在根据第三比较示例的驱动定时中,将视频信号Vsig处于偏置电势Vofs的时段设置在一水平扫描时段的第一半,该时段是无效时段,并且将视频信号Vsig处于信号电势Vin(=Vofs+ΔVin)的时段设置在一水平扫描时段的第二半,该时段是有效时段。此外,在作为视频信号Vsig的有效时段和无效时段的组合的每个水平时段中重复多次(图7中,三次)阈值校正操作。对于每次在视频信号Vsig的有效时段和无效时段之间改变的定时(t13V和t15V)和在写入驱动脉冲WS的有效状态和无效状态之间改变的定时(t13W和t15W)通过每次用没有“_”的参考元素指示来区分。
首先,在有机EL元件127的发光时段B中,电源线105DSL处于第一电势Vcc,并且采样晶体管125处于截止状态。此时,因为驱动晶体管121设置为操作在饱和区,所以流过有机EL元件127的驱动电流Ids根据驱动晶体管121的栅极-源极电压Vgs,采取在等式(1)中示出的值。
接下来,当不发光时段开始时,在第一放电时段C中,电源线105DSL改变到第二电势Vss。此时,当第二电势Vss小于有机EL元件127的阈值电压Vthel和阴极电势Vcath的和时,即,当“Vss<Vthel+Vcath”时,有机EL元件127熄灭,并且电源线105DSL处于驱动晶体管121的源极侧。此时,有机EL元件127的阳极改变为第二电势Vss。
此外,在初始化时段D中,当视频信号线106HS改变到偏置电势Vofs时,采样晶体管125导通,使得驱动晶体管121的栅极电势设置为偏置电势Vofs。此时,驱动晶体管121的栅极-源极电压Vgs取值“Vofs-Vss”。除非“Vofs-Vss”大于驱动晶体管121的阈值电压Vth,否则不能执行阈值校正操作。因此需要“Vofs-Vss>Vth”。
此后,当第一阈值校正时段E开始时,电源线105DSL再次改变到第一电势Vcc。通过将电源线105DSL(即,到驱动晶体管121的电源电压)改变到第一电势Vcc,有机EL元件127的阳极变为驱动晶体管121的源极,并且驱动电流Ids从驱动晶体管121流出。因为有机EL元件127的等效电路由二极管和电容表示,所以设Vel为关于有机EL元件127的阴极电势Vcath的、有机EL元件127的阳极电势,只要“Vel≤Vcath+Vthel”,即,只要有机EL元件127的漏电流显著小于流过驱动晶体管121的电流,驱动晶体管121的驱动电流Ids就用于对存储电容器120和有机EL元件127的寄生电容Cel充电。此时,有机EL元件127的阳极电压Vel随时间上升。
在经过一定时间后,采样晶体管125截止。此时,当驱动晶体管121的栅极-源极电压Vgs大于阈值电压Vth时(即,当未完成阈值校正时),驱动晶体管121的驱动电流Ids继续流动,以便对存储电容器120充电,并且驱动晶体管121的栅极-源极电压Vgs上升。此时,将反向偏压施加到有机EL元件127,因此有机EL元件127不发光。
此外,在第二阈值电压校正时段G中,当视频信号线106HS再次改变到偏置电势Vofs时,采样晶体管125导通。因此,驱动晶体管121的栅极电势设置为偏置电势Vofs,并且再次开始阈值校正操作。作为重复该操作的结果,驱动晶体管121的栅极-源极电压Vgs最终取阈值电压Vth的值。此时,“Vel=Vofs-Vth≤Vcath+Vthel”。
顺带提及,在第三比较示例的操作示例中,为了通过重复执行阈值校正操作,使得存储电容器120确定地保持对应于驱动晶体管121的阈值电压Vth的电压,多次重复阈值校正操作,同时维持将驱动晶体管121的漏极电压Vd_121设置在第一点是Vcc并且电流流动的状态,其中一水平扫描时段(1H时段)作为处理周期。然而,实际上,该重复操作不必要。当一次阈值校正操作足够时,可仅执行一次阈值校正操作。然而,如从附图理解的,与专利文献1中所示的5TR配置的情况不同,在第三比较示例的操作中对于每次阈值校正操作的阈值校正时段限于偏置电势Vofs的时段,而不是1H,并且在本示例中大约为1H的1/2。可能阈值校正时段比5TR配置的情况下的阈值校正时段较不足。从此观点看,考虑当采用如第三比较示例中的像素电路P及其驱动方法时,对于以一水平扫描时段作为处理周期执行阈值校正操作多次的需要程度增加。
一水平扫描时段是阈值校正操作的处理周期,这是因为,执行阈值校正操作,以通过在采样晶体管125在每行中采样存储电容器120中的信号幅度ΔVin的信息之前的时间段内使得采样晶体管125导通,而使得存储电容器120保持与驱动晶体管121的阈值电压Vth对应的电压,在所述时间段内,在阈值校正操作之前,在执行将电源线105DSL的电势设置为第二电势Vss、将驱动晶体管121的栅极设置为偏置电势Vofs、并且进一步将源极电势设置为第二电势Vss之后的初始化操作之后,电源线105DSL的电势是第一电势Vcc,并且视频信号线106HS处于偏置电势Vofs。
阈值校正时段不可避免地短于一水平扫描时段。因此,可能存在这样的情况,其中由于存储电容器120的电容Cs、第二电势Vss的大小关系、以及其他因素,对于一次阈值校正操作,在该短阈值校正操作时段内,对应于阈值电压Vth的精确电压不能完全保持在存储电容器120中。在第三比较示例中,执行多次阈值校正操作以处理该问题。即,在将信号幅度ΔVin的信息采样到存储电容器120(信号写入)之前,在多个水平时段中重复执行阈值校正操作,从而由存储电容器120确定地保持与驱动晶体管121的阈值电压Vth对应的电压。以一水平扫描时段作为阈值校正操作的一个处理周期执行的多次阈值校正处理以下将被称为“以1H为单元分割的阈值校正处理”或“分割阈值校正处理”。
在完成阈值校正操作之后(在本示例中的第三阈值电压校正时段I之后),采样晶体管125截止,并且写入&迁移率校正准备时段J开始。当视频信号线106HS改变到信号电势Vin(=Vofs+ΔVin)时,采样晶体管125再次导通,以开始采样时段&迁移率校正时段K。信号幅度ΔVin是对应于灰度的值。在因为采样晶体管125导通而使驱动晶体管121的栅极电势变为信号电势Vin(=Vofs+ΔVin)的同时,驱动晶体管121的漏极端处于第一电势Vcc,并且驱动电流Ids流动,使得源极电势Vs随时间上升。在图7中,上升量由ΔV表示。
此时,当源极电压Vs没有超过有机EL元件127的阈值电压Vthel和阴极电势Vcath的和时,即,当有机EL元件127的漏电流显著小于流过驱动晶体管121的电流时,驱动晶体管121的驱动电流Ids用于对存储电容器120和有机EL元件127的寄生电容Cel充电。
在该时间点,完成校正驱动晶体管121的阈值的操作,因此通过驱动晶体管121馈送的电流反映迁移率μ。具体地,当迁移率μ高时,此时的电流量大,并且源极快速上升。另一方面,当迁移率μ低时,电流量小,并且源极缓慢上升。因此,驱动晶体管121的栅极-源极电压Vgs减少,反映迁移率μ,并且在经过一定时间后,变为完全校正迁移率μ的栅极-源极电压Vgs。
此后,发光时段L开始。采样晶体管125截止,以结束写入,并且允许有机EL元件127发光。因为由于存储电容器120的自举作用,驱动晶体管121的栅极-源极电压Vgs恒定,所以驱动晶体管121馈送恒定电流(驱动电流Ids)到有机EL元件127。有机EL元件127的阳极电势Vel上升到电压Vx,在该电压Vx处,作为驱动电流Ids的电流流过有机EL元件127,使得有机EL元件127发光。
同样在根据第三比较示例的像素电路P中,有机EL元件127的I-V特性随发光时间延长而改变。因此,节点ND121的电势(即,驱动晶体管121的源极电势Vs)也改变。然而,因为通过存储电容器120的自举作用、驱动晶体管121的栅极-源极电压Vgs维持在恒定值,所以流过有机EL元件127的电流不变。因此,即使有机EL元件127的I-V特性劣化,恒定电流(驱动电流Ids)也一直继续流过有机EL元件127,并且有机EL元件127的亮度不变。
驱动电流Ids对栅极电压Vgs的关系可通过将Vgs的“ΔVin-ΔV+Vth”代入上述表达晶体管特性的等式(1)而表达为等式(2-1)。顺带提及,当考虑写入增益时,驱动电流Ids对栅极电压Vgs的关系可通过将Vgs的“(1-g)ΔVin-ΔV+Vth”代入等式(1)而表达为等式(2-2)。在等式(2-1)和等式(2-2)(统称为等式(2))中,k=(1/2)(W/L)Cox.
Ids = k&mu; ( Vgs - Vth ) ^ 2 = k&mu; ( &Delta;Vin - &Delta;V ) ^ 2 &CenterDot; &CenterDot; &CenterDot; ( 2 - 1 ) Ids = k&mu; ( Vgs - Vth ) ^ 2 = k&mu; ( ( 1 - g ) &Delta;Vin - &Delta;V ) ^ 2 &CenterDot; &CenterDot; &CenterDot; ( 2 - 2 ) &CenterDot; &CenterDot; &CenterDot; ( 2 )
该等式(2)示出抵消了阈值电压Vth的项,并且提供到有机EL元件127的驱动电流Ids不依赖于驱动晶体管121的阈值电压Vth。驱动电流Ids基本由信号幅度ΔVin确定(确切地说,采样电压=对应于信号幅度ΔVin的、由存储电容器120保持的Vgs)。换句话说,有机EL元件127以对应于信号幅度ΔVin的亮度发光。
此时,由存储电容器120保持的信息被校正源极电势Vs中的上升量ΔV。上升量ΔV用于恰好抵消位于等式(2)的系数部分中的迁移率μ的影响。对于驱动晶体管121的迁移率μ的校正量ΔV添加到写到存储电容器120的信号。校正量ΔV的方向实际是负向。关于此点,上升量ΔV也称为迁移率校正参数ΔV或负反馈量ΔV。
在抵销了驱动晶体管121的阈值电压Vth和迁移率μ的变化的情况下,流到有机EL元件127的驱动电流Ids有效地仅依赖于信号幅度ΔVin。因为驱动电流Ids不依赖于阈值电压Vth和迁移率μ,所以即时由于制造工艺或随时间的经过的变化,导致阈值电压Vth或迁移率μ变化,漏极和源极之间的驱动电流Ids也不变,并且有机EL元件127的发光亮度也不变。
此外,通过将存储电容器120连接在驱动晶体管121的栅极和源极之间,即使在使用n型驱动晶体管121的情况下,也设置用于实现自举功能的电路配置和驱动定时,使得栅极电势Vg可以变化,以便即使当有机EL元件127的阳极电势的变化出现,也抵消由于有机EL元件的特性的长期改变而导致的有机EL元件127的阳极电势的变化(即,驱动晶体管121的源极电势的变化),所述自举功能使得驱动晶体管121的栅极端的电势Vg与驱动晶体管121的源极端的电势Vs的变化互锁。
因此,减轻有机EL元件127的特性的长期变化的影响,并且可以确保屏幕亮度的一致性。在驱动晶体管121的栅极和源极之间的存储电容器120的自举功能可以改进校正以有机EL元件代表的电流驱动型发光元件的长期变化的能力。当然,在发光开始时发光电流Iel开始流过有机EL元件127的处理中,当驱动晶体管121的源极电势Vs随阳极-阴极电压Vel的变化而变化时,自举功能也操作,因此阳极-阴极电压Vel上升,直到阳极-阴极电压Vel变为稳定。
因此,根据按照第三比较示例的像素电路P(如根据下面要描述的本实施例的像素电路P一样有效)、以及被配置为驱动像素电路P的控制部分109的驱动定时,即使在驱动晶体管121或有机EL元件127的特性中出现变化(变化和长期改变),也校正这些变化,从而防止变化的影响出现在显示屏幕上。因此,可以进行没有亮度改变的高质量的图像显示。
<以1H为单元分割的阈值校正处理的问题>
图8是帮助说明以1H为单元分割的阈值校正处理的问题的图。如图7所示,在“以1H为单元分割的阈值校正处理”的情况下,其中执行多次阈值校正操作,同时维持驱动晶体管121的漏极电压Vd_121设置在第一电势Vcc、并且电流流动的状态,其中一水平扫描时段作为一处理周期,在各阈值校正处理时段之间的间隔时段内(该间隔时段是从当信号线电势是阈值校正的偏置电势Vofs到改变到下一偏置电势Vofs的时段的信号电势Vin的时段,以下将称为阈值校正操作间隔),采样晶体管125如上所述截止,并且未完全进行驱动晶体管121的阈值校正,使得驱动晶体管121的栅极-源极电压Vgs_121大于阈值电压Vth。
在阈值校正操作间隔期间,栅极-源极电压Vgs_121大于阈值电压Vth,电流流过驱动晶体管121,并且在维持该时间点的栅极-源极电压Vgs_121的状态下,源极电势Vs_121和栅极电势Vg_121上升。在此情况下,当阈值校正时间短或阈值校正操作间隔的时间长时,如图8所示,在阈值校正操作间隔期间,驱动晶体管121的源极电势Vs_121极大地上升。结果,在以1H为单元分割的阈值校正处理中,当在下一阈值校正处理时段中再次进行阈值校正时,跨越存储电容器120的电压(即,驱动晶体管121的栅极-源极电压Vgs_121)小于阈值电压Vth_121。此后,没有电流流过驱动晶体管121,并且不正常地执行阈值校正操作(将称为“阈值校正失败现象”),这导致在显示图像中出现的不一致或条纹。例如,当执行高速驱动时,该问题显著地出现,这是因为一水平扫描时段的时间缩短,并且进行阈值校正所花费的时间也减少。
<改进方法:基本原理>
有鉴于阈值校正失败现象,在每个阈值校正处理时段中,例如在阈值校正操作间隔期间抑制驱动晶体管121的源极电势Vs_121的上升、并且在阈值校正操作期间使得源极电势Vs_121快速上升是重要的,该阈值校正操作间隔期间作为这样的时段,其中信号线电势是阈值校正的偏置电势Vofs和下一偏置电势Vofs之间的信号电势Vin。两个目标都涉及源极电势Vs_121的上升速度,因此考虑可以从基本类似的角度采取措施。
因为源极电势Vs_121的上升源自流过驱动晶体管121的驱动电流Ids_121,所以在阈值校正操作期间增加驱动电流Ids_121被认为是在阈值校正操作期间使得源极电势Vs_121快速上升的措施方法。因为在以1H为单元分割的阈值校正处理中,在阈值校正操作和阈值校正操作间隔期间的每个时间点处通过栅极电势Vg和源极电势Vs确定栅极-源极电压Vgs_121,所以考虑需要对栅极电势Vg_121和源极电势Vs_121采用所提供的措施以外的方法,以便通过使得驱动晶体管121的驱动电流Ids_121不同于之前的情况来解决上述问题。换句话说,认为下述机制是最佳措施方法,即使当栅极-源极电压Vgs_121相同时,该机制也为驱动电流Ids_121提供差别,使得源极电势Vs_121具有差别。
因此,作为根据本实施例的措施方法,在以1H为单元分割的阈值校正处理中,在至少一个阈值校正处理时段中,通过在阈值校正操作期间或在阈值校正操作的开始时使得驱动晶体管121的有机EL元件127侧的源极电势Vs_121快速上升,有效地增加阈值校正操作的速度,并且减少在阈值校正操作间隔中源极电势Vs_121的上升的影响,在该阈值校正操作间隔中,阈值校正操作后的信号线电势是信号电势Vin。
作为用于使得在阈值校正操作期间在驱动晶体管121的有机EL元件127侧的源极电势Vs_121快速上升的第一措施方法,在至少一个阈值校正处理时段中重复多个分割的次数的阈值校正操作,在该至少一个阈值校正处理时段中,信号线电势(视频信号线106HS的电势)是在反映发光亮度的信号电势Vin和下一信号电势Vin之间的偏置电势Vofs(阈值校正的参考电势)。
即,在以1H为单元分割的阈值校正处理中,其中以一水平扫描时段为一处理周期重复执行多次阈值校正处理,在至少一个阈值校正处理时段期间,同样在一水平扫描时段内的偏置电势Vofs的时段内,分割并重复执行多次阈值校正处理。下述阈值校正处理也称为“应用内部1H阈值校正分割处理的以1H为单元分割的阈值校正处理”或“应用内部1H阈值校正分割处理的分割阈值校正处理”,在所述阈值校正处理中,基于以1H为单元分割的阈值校正处理,在至少一个阈值校正处理时段期间,在一水平扫描时段(1H)内的偏置电势Vofs的时段中,同样执行多次阈值校正处理。
作为用于使得驱动晶体管121的有机EL元件127侧的源极电势Vs_121紧接在阈值校正操作之前快速上升的第二措施方法,在第一阈值校正处理时段期间的阈值校正操作的开始时(紧接在第一阈值校正处理时段期间的阈值校正操作之前),当漏极电流Vd_121改变到第一电势Vcc时采样晶体管125截止,此后在经过一定时段之后采样晶体管125导通,以开始阈值校正操作。第二措施方法是在源极电势Vs_121快速上升后预先执行第一阈值校正操作的机制。顺带提及,尽管第二方法是用于解决在以1H为单元分割的阈值校正处理中、由在阈值校正操作间隔期间源极电势Vs_121的上升引起的问题的机制,但是基本不必联合使用第二方法和以1H为单元分割的阈值校正处理。
在防止出现阈值校正失败现象的短时段内,任何措施方法截止采样晶体管125,从而在维持该时间点的栅极-源极电压Vgs_121的状态下升高栅极电势Vg_121和源极电势Vs_121,此后导通采样晶体管125以将栅极电势Vg_121设置为偏置电势Vofs,并且开始阈值校正操作。这提供了通过源极电势Vs_121在不出现阈值校正失败现象的范围内的上升、增加阈值校正处理时段中的阈值校正操作的速度的作用。因此可能防止在随后的阈值校正操作间隔内由于从电源流到驱动晶体管121的电流,阈值校正操作不正常地出现,并且获得没有条纹或不均匀的一致的图像质量。此外,因为可以增加在阈值校正处理时段期间的阈值校正操作的速度,所以可能将阈值校正处理时段设置得更短,因此实现更高的速度。
顺带提及,当在以1H为单元分割的阈值校正处理期间采用第二措施方法时,可以将第二措施方法与第一措施方法(应用内部1H阈值校正分割处理的以1H为单元分割的阈值校正处理)结合,其在第二阈值校正处理时段和此后期间,在一个水平扫描时段内的偏置电势Vofs的时段中,也执行多次阈值校正处理。以下将具体描述每个措施方法。
<改进方法:第一实施例>
图9是帮助说明用于消除由于在阈值校正操作间隔内源极电势Vs_121的上升而导致的阈值校正失败现象的方法的第一实施例的图。图9是按原样使用根据图6所示的第三比较示例的像素电路P并且表示线序驱动的情况的时序图。图9在共同时间轴上示出写入扫描线104WS的电势改变、电源线105DSL的电势改变以及视频信号线106HS的电势改变。与这些电势改变并行地,图9还示出对于一行、驱动晶体管121的栅极电势Vg和源极电势Vs的改变。
第一实施例采用第一措施方法,其中在以1H为单元分割的阈值校正处理中,在至少一个阈值校正处理时段期间的一个水平扫描时段内的偏置电势Vofs的时段中,也执行多个分割次数的阈值校正处理,在所述以1H为单元分割的阈值校正处理中,以一水平扫描时段为一处理周期重复执行多次阈值校正处理。在以1H为单元分割的阈值校正处理中,当信号线电势是偏置电势Vofs时执行的阈值校正操作的至少一个阈值校正处理时段期间,第一实施例通过重复导通(导通)/截止(不导通)采样晶体管125,重复导通采样晶体管125两次或更多。
将内部1H阈值校正分割处理应用到多个阈值校正处理时段中的至少一个就足够了。额外1H阈值校正分割处理可应用到所有阈值校正处理时段,或当额外1H阈值校正分割处理应用到仅仅一个阈值校正处理时段时,基本自由选择额外1H阈值校正分割处理应用到多个阈值校正处理时段中的多少个阈值校正准备时段。然而,关于效果,期望将额外1H阈值校正分割处理应用到至少一个阈值校正处理时段,进一步将偏置电势Vofs的时段分割为多个时段,并且执行阈值校正处理。
因此,当在以1H为单元分割的阈值校正处理中的一水平时段内、通过也多次导通/截止采样晶体管125来执行分割阈值校正操作时,在各阈值校正操作期间的间隔时段内采样晶体管125是截止的,因此栅极电势Vg_121和源极电势Vs_121上升,同时在一水平时段内的偏置电势Vofs的时段中,驱动晶体管121的栅极-源极电压Vgs也保持恒定。
在应用内部1H阈值校正分割处理的阈值校正操作时段内的阈值校正操作间隔Ta中,源极电势Vs_121上升,同时从紧接在前的阈值校正操作得到的对应于栅极-源极电压Vgs_121的电流保持。另一方面,当未应用额外1H阈值校正分割处理时,在包括与应用额外1H阈值校正分割处理的阈值校正操作时段内的阈值校正操作间隔相同的时段的总阈值校正操作时段中,在栅极电势Vg_121固定在偏置电势Vofs的情况下,源极电势VS_121上升。因此,随着阈值校正处理进行,减少栅极-源极电压Vgs_121,并且逐渐减少流过驱动晶体管121的电流。因此,随着阈值校正处理进行,源极电势Vs_121的上升也变为缓和。
因此,通过在采样晶体管125处于截止状态的情况下升高源极电势Vs_121(以及栅极电势Vg_121),在下一阈值校正的开始时的栅极-源极电压Vgs_121(跨越存储电容器120的电势)比未应用根据本实施例的内部1H阈值校正分割处理的情况更接近于阈值电压Vth。因此,阈值校正操作的速度增加。换句话说,在当应用根据本实施例的内部1H阈值校正分割处理时的阈值校正操作间隔内,从以1H为单元的阈值校正的角度而言,栅极-源极电压Vgs_121比当未应用内部1H阈值校正分割处理的情况下在相同时段中进行阈值电压校正时的电压更小。因此,当应用内部1H阈值校正分割处理时在1H单元中阈值校正操作自身的速度比当没有应用内部1H阈值校正分割处理时的速度更快。
此外,在信号线电势是偏置电势Vofs的时段内,采样晶体管125以下述顺序改变到导通状态、截止状态和导通状态。然而,因为在以1H为单元分割的阈值校正处理中,在一个水平时段内的各阈值校正操作之间的间隔时段(信号线电势处于偏置电势Vofs的阈值校正操作间隔,并且该阈值校正操作间隔不横跨信号线电势是信号电势Vin的时段)的截止时间Ta短于在每个水平时段中的各阈值校正操作之间的间隔时段(横跨信号线电势是信号电势Vin的时段的阈值校正操作间隔)的截止时间Tb,所以如由于阈值校正操作间隔内源极电势Vs的上升而导致阈值校正失败现象的出现的问题不出现。
因此,根据第一实施例的机制,可以使得当信号线电势是在信号电势Vin_1和下一信号电势Vin_2之间的偏置电势Vofs时的阈值校正操作的速度比根据第三比较示例(即,未应用本实施例的以1H为单元分割的阈值校正处理)的驱动定时中的更快。因为阈值校正操作的速度变得更快,所以紧接在阈值校正处理时段后的栅极-源极电压Vgs_121小于未应用本措施方法的情况(该情况将称为之前的情况)下的栅极-源极电压Vgs_121(即,紧接在阈值校正处理时段后的栅极-源极电压Vgs_121更接近阈值电压Vth)。在阈值校正处理时段后的阈值校正操作间隔内,在栅极-源极电压Vgs_121小于之前情况下的栅极-源极电压Vgs_121的状态下,电流流过驱动晶体管121,并且在维持该时间点的栅极-源极电压Vgs_121的状态下,源极电势Vs_121和栅极电势Vg_121上升。因此,阈值校正操作间隔内的驱动晶体管121的源极电势Vs_121的上升小于前述情况下。
结果,减轻或防止了阈值校正失败现象,该现象由于在各阈值校正处理时段之间的阈值校正操作间隔(即,横跨信号线电势是信号电势Vin的时段的阈值校正操作间隔(各阈值校正处理时段之间的间隔时段))内从电源流到驱动晶体管121的电流导致的源极电势Vs_121的上升而引起。可能正常地执行阈值校正操作,因此获得没有不均匀或条纹的一致的图像质量。此外,因为在应用内部1H阈值校正分割处理的阈值校正处理中可以增加阈值校正操作的速度,所以可以将阈值校正处理时段设置得更短,因此可以增加处理的速度。
顺带提及,在图9中,在以一水平扫描时段为一处理周期重复执行三次阈值校正处理的以1H为单元分割的阈值校正处理中,内部1H阈值校正分割处理应用到前两个阈值校正处理时段,但是内部1H阈值校正分割处理不应用到最后的阈值校正处理时段。然而,内部1H阈值校正分割处理可应用到最后的阈值校正处理时段。
<改进方法:第二实施例>
图10是帮助说明用于消除由于在阈值校正操作间隔中源极电势Vs_121的上升而导致阈值校正失败的现象的方法的第二实施例的图。图10还是其中按原样使用根据图6所示的第三比较示例的像素电路P、并且表示线序驱动的情况的时序图。图10在共同时间轴上示出写入扫描线104WS的电势的改变、电源线105DSL的电势的改变、以及视频信号线106HS的电势的改变。与这些电势改变并行地,图10还示出对于一行、驱动晶体管121的栅极电势Vg和源极电势Vs的改变。
第二实施例采用第二措施方法,其中在以1H为单元分割的阈值校正处理中,在第一阈值校正处理时段期间的阈值校正操作的开始时,当漏极电流Vd_121改变到第一电势Vcc时,采样晶体管125截止,此后在经过一定时段后,采样晶体管125导通,以开始阈值校正操作,在所述以1H为单元分割的阈值校正处理中,以一水平扫描时段为一处理周期重复执行多次阈值校正处理。
即,在阈值校正处理的准备处理后,并且在第一阈值校正处理的开始之前,当信号线电势是偏置电势Vofs并采样晶体管125截止时,电源驱动脉冲DSL从第二电势Vss上升到第一电势Vcc,电流经过驱动晶体管121,并且栅极电势Vg_121和源极电势Vs_121上升,同时维持栅极-源极电压Vgs_121。在经过一定时间(Tc)之后,写入驱动脉冲WS设置为有效H,采样晶体管125导通,并且栅极电势Vg_121设置为偏置电势Vofs,以开始阈值校正操作。简而言之,第二实施例的特征在于,在第一阈值校正处理的开始之前,通过升高源极电势Vs_121(即,执行源极电势Vs_121的预备升高处理)、同时采样晶体管125保持截止,使得在第一阈值校正处理的开始时的源极电势Vs_121更接近栅极电势Vg_121(=偏置电势Vofs)。
因此,在阈值校正操作之前的栅极电势Vg_121和源极电势Vs_121的初始化之后,并且在第一阈值校正操作之前,当在采样晶体管125设置在截止状态的情况下、电源驱动脉冲DSL从第二电势Vss改变到第一电势Vcc时,此后采样晶体管125导通,以提供偏置电势Vofs到驱动晶体管121的栅极并开始阈值校正操作,源极电势Vs_121可在阈值校正操作的开始之前的短时段Tc内提前升高,在该短时段Tc内,防止出现阈值校正失败现象。
采样晶体管125按下述顺序导通、截止和导通,并且在信号线电势是偏置电势Vofs的第一阈值校正处理时段期间,在阈值校正操作之前,电源驱动脉冲DSL从第二电势Vss改变到第一电势Vcc。然而,因为在以1H为单元分割的阈值校正处理中的每个水平时段中,在从电源驱动脉冲DSL改变到第一电势Vcc到导通采样晶体管125的时间Tc(其间栅极电势Vg_121和源极电势Vs_121上升)短于各阈值校正操作之间的间隔时段(横跨信号线电势是信号电势Vin的时段的阈值校正操作间隔)内栅极电势Vg_121和源极电势Vs_121上升的时间Tb,所以如由于源极电势Vs_121的上升而导致的阈值校正失败的现象的出现的问题不出现。
换句话说,重要的是,当使第一阈值校正处理的开始时的源极电势Vs_121更接近栅极电势Vg_121(=偏置电势Vofs)时,不仅“时间Tc短于时间Tb”,而且时间Tc设置在驱动晶体管121的有机EL元件127侧的源极电势Vs_121不上升到“Vofs-Vth”的范围内,使得防止在第一阈值校正处理的开始时、驱动晶体管121的栅极-源极电压Vgs_121(跨越存储电容器120的电压)变得小于阈值电压Vth。
结果,可以增加在第一阈值校正处理时段中的阈值校正操作的速度,并且可以使得在第一和第二阈值校正处理时段之间的间隔时段内的驱动晶体管121的源极电势Vs_121的上升量小于在没有应用本实施例的情况下的上升量。因此,如在第一实施例中,在横跨信号线电势是信号电势Vin的时段的阈值校正操作间隔中,可能防止由于从电源流到驱动晶体管121的电流而导致阈值校正操作不正常地执行。可以正常地执行阈值校正操作,因此可以获得没有不均匀或条纹的一致的图像质量。此外,因为如第一实施例中,可以通过预先快速升高源极电势Vs_121来在第一阈值校正处理中增加阈值校正操作的速度,所以可以将阈值校正处理时段设置得更短,因此可以增加处理的速度。
顺带提及,在图10中,将以1H为单元分割的阈值校正处理与根据第一实施例的方法结合,在以1H为单元分割的阈值校正处理中,以一水平扫描时段为一处理周期重复执行三次阈值校正处理,在第二阈值校正处理时段中,对根据第一实施例的方法应用内部1H阈值校正分割处理。然而,与第一实施例的结合不是必须的。当然,如在第一实施例中,内部1H阈值校正分割处理还可应用到最后的阈值校正处理时段。
尽管已经使用本发明的实施例在上面描述了本发明,但是本发明的技术范围不限于在上述实施例中描述的范围。可对上述实施例进行各种改变和改进,而不背离本发明的精神,并且通过添加这些改变和改进获得的形式也包括在本发明的技术范围内。
此外,前述实施例不限制所要求保护的本发明,并且实施例中描述的特征的所有组合不一定都是本发明的解决手段所必要的。前述实施例包括各种阶段的发明,并且通过适当组合多个所公开的构成要求可提取各种发明。即使从实施例中公开的所有构成要求中省略一些构成要求,从一些构成要求的省略得到的构成也可提取为本发明,只要获得效果。
<像素电路的修改示例>
例如,可对像素电路P的模式进行改变。例如,“对偶性原理”在电路理论中成立,因此可从该角度对像素电路P进行修改。在此情况下,虽然附图中没有示出,虽然前述每个实施例中示出的像素电路P使用n沟道型驱动晶体管121形成,但是像素电路P使用p沟道型驱动晶体管121形成。相应地进行服从对偶性原理的改变,如例如关于视频信号Vsig的偏置电势Vofs和电源电压的大小关系颠倒信号幅度ΔVin的极性。
例如,在服从“对偶性原理”的修改模式下的像素电路P中,存储电容器120连接在p型驱动晶体管(以下称为p型驱动晶体管121p)的栅极端和源极端之间,并且p型驱动晶体管121p的源极端直接连接到有机EL元件127的阴极端。有机EL元件127的阳极端设置在作为参考电势的阳极电势Vanode。阳极电势Vanode连接到参考电源(高电势侧),其提供参考电势并对所有像素是共同的。p型驱动晶体管121p使其漏极端连接到低电压侧的第一电势Vss。p型驱动晶体管121p馈送用于使得有机EL元件127发光的驱动电流Ids。
如使用n性驱动晶体管121的有机EL显示设备,根据修改的示例的有机EL显示设备可执行阈值校正操作、迁移率校正操作和自举操作,在所述修改的示例中,通过应用这样的对偶性原理将驱动晶体管121改变为p型。
当驱动这样的像素电路P时,可采用类似于第一实施例的模式,其中在至少一个阈值校正处理时段期间的一个水平扫描时段内的偏置电势Vofs的时段中,也分割并重复执行多次阈值校正处理。此外,可采用类似于第二实施例的模式,其中在第一阈值校正处理时段中的阈值校正操作的开始时,当漏极电流Vd_121改变为第一电势Vcc时,采样晶体管125截止,此后,在经过一定时段后,采样晶体管125导通,以开始阈值校正操作。当然,可采用将这些模式彼此组合的模式。可能减少在阈值校正操作间隔流过p型驱动晶体管121p的驱动电流Ids_121p,因此正常地执行阈值校正操作。因此,因为可以正常地执行阈值校正操作,所以可以获得没有不均匀或条纹的一致的图像质量。
要注意,尽管通过对前面第一到第二实施例所示的配置进行服从“对偶性原理”的修改,获得如上所述的像素电路P的修改的示例,但是改变电路的方法不限于此。形成像素电路P的晶体管的数量是任意的,只要在执行阈值校正操作时,执行驱动,使得根据写入扫描部分104的扫描在每个水平时段内在偏置电势Vofs和信号电势Vin(=Vofs+ΔVin)之间改变的视频信号Vsig发送到视频信号线106HS,并且在第一电势和第二电势之间切换驱动驱动晶体管121的漏极侧(电源侧),用于初始化阈值校正的操作。像素电路P是否是2TR配置没有关系,并且晶体管的数量可以是三个或更多。通过采用上述本实施例的改进方法来补救在阈值校正操作间隔内由于源极电势Vs_121的上升而导致的阈值校正失败现象的本实施例的概念可应用到所有配置。
此外,在执行阈值校正操作中将偏置电势Vofs和信号电势Vin提供到驱动晶体管121的栅极的机制不限于如前述实施例的2TR配置中通过视频信号Vsig来提供。例如,可采用如专利文献1中所描述的、经由另一晶体管提供偏置电势Vofs和信号电势Vin的机制,作为提供偏置电势Vofs和信号电势Vin到驱动晶体管121的栅极的机制。同样在这些修改示例中,可以采用通过应用上述本实施例的改进方法、补救在阈值校正操作间隔内由于源极电势Vs_121的上升而导致的阈值校正失败现象的本实施例的概念。
此外,前述实施例的概念可在理论上应用到专利文献1中描述的机制。然而,因为专利文献1中描述的阈值校正处理可花费充足的时间来进行一次阈值校正,所以可以认为,与2TR配置和基于2TR配置的各种修改示例相比,不太需要前述实施例。
本申请包含涉及于2008年6月25日向日本专利局提交的日本优先权专利申请JP 2008-165201中公开的主题,在此通过引用并入其全部内容。
本领域技术人员应当理解,依赖于设计需求和其他因素可以出现各种修改、组合、子组合和更改,只要它们在权利要求或其等效物的范围内。

Claims (9)

1.一种显示设备,包括:
像素阵列部分,具有以矩阵形式排列的像素电路,所述像素电路的每个包括用于产生驱动电流的驱动晶体管、连接到所述驱动晶体管的输出端的电光元件、用于保持与视频信号的信号幅度对应的信息的存储电容器、以及用于将与所述信号幅度对应的信息写到所述存储电容器的采样晶体管;
垂直扫描部分,被配置为产生用于所述像素电路的垂直扫描的垂直扫描脉冲;
水平扫描部分,被配置为将视频信号提供到所述像素电路,以便与所述垂直扫描部分中的所述垂直扫描一致;以及
驱动信号恒定实现电路,用于保持所述驱动电流恒定;
其中所述驱动信号恒定实现电路实现阈值校正功能,其通过在所述垂直扫描部分和所述水平扫描部分的控制下,在电流流过所述驱动晶体管的状态下,并且在将用于阈值校正的参考电势提供到所述采样晶体管的输入端的状态下,使得所述采样晶体管导通,使得所述存储电容器保持与所述驱动晶体管的阈值电压对应的电压;以及
所述驱动信号恒定实现电路在以一个水平扫描时段为一个处理周期的情况下执行多次阈值校正操作,同时维持流过所述驱动晶体管的电流的状态,并且执行一个水平时段内的阈值校正分割处理,在所述一个水平时段内的阈值校正分割处理中,在至少一个阈值校正处理时段内,在用于阈值校正的所述参考电势提供到所述采样晶体管的输入端的情况下,执行阈值校正处理,同时重复多次所述采样晶体管的导通和不导通。
2.根据权利要求1的显示设备,
其中在执行所述一个水平时段内的阈值校正分割处理的阈值校正处理时段中的各阈值校正处理之间的间隔时段,比以一个水平扫描时段为一个处理周期的各阈值校正处理时段之间的间隔时段更短。
3.根据权利要求1的显示设备,
其中在第一阈值校正处理时段中执行所述一个水平时段内的阈值校正分割处理。
4.根据权利要求1的显示设备,
其中所述垂直扫描部分具有:写入扫描部分,被配置为为所述采样晶体管的控制输入端提供用于垂直扫描所述像素电路的写入扫描脉冲,并且将与所述信号幅度对应的信息写到所述存储电容器;以及驱动扫描部分,被配置为在用于馈送所述驱动电流到所述电光元件的第一电势和与所述第一电势不同的第二电势之间改变,并且将电势提供到所述驱动晶体管的电源端;
所述水平扫描部分将在参考电势和信号电势之间改变的视频信号提供到所述采样晶体管的输入端;以及
所述驱动信号恒定实现电路实现阈值校正功能,所述阈值校正功能通过在所述写入扫描部分、所述水平驱动部分和所述驱动扫描部分的控制下,将与所述第一电势对应的电压提供到所述驱动晶体管的所述电源端,并且在视频信号的参考电势的时间段内使得所述采样晶体管导通,使得所述存储电容器保持与所述驱动晶体管的阈值电压对应的电压。
5.一种显示设备,包括:
像素阵列部分,具有以矩阵形式排列的像素电路,所述像素电路的每个包括用于产生驱动电流的驱动晶体管、连接到所述驱动晶体管的输出端的电光元件、用于保持与视频信号的信号幅度对应的信息的存储电容器、以及用于将与所述信号幅度对应的信息写到所述存储电容器的采样晶体管;
垂直扫描部分,被配置为产生用于所述像素电路的垂直扫描的垂直扫描脉冲;
水平扫描部分,被配置为将视频信号提供到所述像素电路,以便与所述垂直扫描部分中的所述垂直扫描一致;以及
驱动信号恒定实现电路,用于保持所述驱动电流恒定;
其中所述驱动信号恒定实现电路实现阈值校正功能,所述阈值校正功能通过在所述垂直扫描部分和所述水平扫描部分的控制下,在电流流过所述驱动晶体管的状态下,并且在将阈值校正的参考电势提供到所述采样晶体管的输入端的状态下,使得所述采样晶体管导通,使得所述存储电容器保持与所述驱动晶体管的阈值电压对应的电压;以及
所述驱动信号恒定实现电路执行准备处理,其设置跨越所述存储电容器的电压,以便在第一阈值校正处理之前超过所述驱动晶体管的阈值电压;
在所述准备处理之后并在第一阈值校正处理的开始之前,将所述采样晶体管设置在不导通状态,并且使电流经过所述驱动晶体管;以及
在经过一定时段之后,导通所述采样晶体管,并开始阈值校正操作。
6.根据权利要求5的显示设备,
其中在以一个水平扫描时段作为一个处理周期的情况下,执行多次阈值校正操作,同时电流保持流过所述驱动晶体管。
7.根据权利要求5的显示设备,
其中在所述准备处理之后和第一阈值校正处理的开始之前的、将所述采样晶体管设置在不导通状态并且电流经过所述驱动晶体管的时段,比以一个水平扫描时段作为一个处理周期的情况下各阈值校正处理时段之间的间隔时段更短。
8.根据权利要求5的显示设备,
其中在所述准备处理之后和第一阈值校正处理的开始之前的、将所述采样晶体管设置在不导通状态并且电流经过所述驱动晶体管的时段,被设置为在第一阈值校正处理的开始时、跨越所述存储电容器的电压不小于所述驱动晶体管的阈值电压的范围内。
9.根据权利要求5的显示设备,
其中所述垂直扫描部分具有:写入扫描部分,被配置为为所述采样晶体管的控制输入端提供用于垂直扫描所述像素电路的写入扫描脉冲,并且将与所述信号幅度对应的信息写到所述存储电容器;以及驱动扫描部分,被配置为在用于馈送所述驱动电流到所述电光元件的第一电势和与所述第一电势不同的第二电势之间改变,并且将电势提供到所述驱动晶体管的电源端;
所述水平扫描部分将在参考电势和信号电势之间改变的视频信号提供到所述采样晶体管的输入端;以及
所述驱动信号恒定实现电路实现阈值校正功能,所述阈值校正功能通过在所述写入扫描部分、所述水平驱动部分和所述驱动扫描部分的控制下,将与所述第一电势对应的电压提供到所述驱动晶体管的所述电源端,并且在视频信号的参考电势的时间段内使得所述采样晶体管导通,使得所述存储电容器保持与所述驱动晶体管的阈值电压对应的电压。
CN2009101508725A 2008-06-25 2009-06-25 显示设备 Active CN101615376B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008165201A JP2010008521A (ja) 2008-06-25 2008-06-25 表示装置
JP165201/08 2008-06-25

Publications (2)

Publication Number Publication Date
CN101615376A CN101615376A (zh) 2009-12-30
CN101615376B true CN101615376B (zh) 2012-08-08

Family

ID=41446804

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009101508725A Active CN101615376B (zh) 2008-06-25 2009-06-25 显示设备

Country Status (4)

Country Link
US (1) US8581807B2 (zh)
JP (1) JP2010008521A (zh)
CN (1) CN101615376B (zh)
TW (1) TWI424410B (zh)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9799246B2 (en) 2011-05-20 2017-10-24 Ignis Innovation Inc. System and methods for extraction of threshold and mobility parameters in AMOLED displays
US10013907B2 (en) 2004-12-15 2018-07-03 Ignis Innovation Inc. Method and system for programming, calibrating and/or compensating, and driving an LED display
US8576217B2 (en) 2011-05-20 2013-11-05 Ignis Innovation Inc. System and methods for extraction of threshold and mobility parameters in AMOLED displays
JP5355080B2 (ja) 2005-06-08 2013-11-27 イグニス・イノベイション・インコーポレーテッド 発光デバイス・ディスプレイを駆動するための方法およびシステム
CN101501748B (zh) 2006-04-19 2012-12-05 伊格尼斯创新有限公司 有源矩阵显示器的稳定驱动设计
US10319307B2 (en) 2009-06-16 2019-06-11 Ignis Innovation Inc. Display system with compensation techniques and/or shared level resources
US9311859B2 (en) 2009-11-30 2016-04-12 Ignis Innovation Inc. Resetting cycle for aging compensation in AMOLED displays
US9384698B2 (en) 2009-11-30 2016-07-05 Ignis Innovation Inc. System and methods for aging compensation in AMOLED displays
CA2692097A1 (en) 2010-02-04 2011-08-04 Ignis Innovation Inc. Extracting correlation curves for light emitting device
US20140313111A1 (en) 2010-02-04 2014-10-23 Ignis Innovation Inc. System and methods for extracting correlation curves for an organic light emitting device
US10089921B2 (en) 2010-02-04 2018-10-02 Ignis Innovation Inc. System and methods for extracting correlation curves for an organic light emitting device
US9881532B2 (en) 2010-02-04 2018-01-30 Ignis Innovation Inc. System and method for extracting correlation curves for an organic light emitting device
KR101784014B1 (ko) * 2010-11-10 2017-10-10 가부시키가이샤 제이올레드 유기 el 표시 패널 및 그 구동 방법
US9466240B2 (en) 2011-05-26 2016-10-11 Ignis Innovation Inc. Adaptive feedback system for compensating for aging pixel areas with enhanced estimation speed
CN103562989B (zh) 2011-05-27 2016-12-14 伊格尼斯创新公司 用于amoled显示器的老化补偿的系统和方法
US9324268B2 (en) 2013-03-15 2016-04-26 Ignis Innovation Inc. Amoled displays with multiple readout circuits
US10089924B2 (en) 2011-11-29 2018-10-02 Ignis Innovation Inc. Structural and low-frequency non-uniformity compensation
US8937632B2 (en) 2012-02-03 2015-01-20 Ignis Innovation Inc. Driving system for active-matrix displays
US8922544B2 (en) 2012-05-23 2014-12-30 Ignis Innovation Inc. Display systems with compensation for line propagation delay
EP2779147B1 (en) 2013-03-14 2016-03-02 Ignis Innovation Inc. Re-interpolation with edge detection for extracting an aging pattern for AMOLED displays
DE112014002086T5 (de) 2013-04-22 2016-01-14 Ignis Innovation Inc. Prüfsystem für OLED-Anzeigebildschirme
JP6217303B2 (ja) * 2013-10-17 2017-10-25 株式会社シンコーモールド 導電性シリコーンゴム製電極パターンの作製方法並びにオールシリコーンゴム製静電チャック及びその製造方法
US9761170B2 (en) 2013-12-06 2017-09-12 Ignis Innovation Inc. Correction for localized phenomena in an image array
US9502653B2 (en) 2013-12-25 2016-11-22 Ignis Innovation Inc. Electrode contacts
KR102234021B1 (ko) * 2014-09-19 2021-03-31 엘지디스플레이 주식회사 유기 발광 표시 장치
CA2879462A1 (en) 2015-01-23 2016-07-23 Ignis Innovation Inc. Compensation for color variation in emissive devices
CA2889870A1 (en) 2015-05-04 2016-11-04 Ignis Innovation Inc. Optical feedback system
CA2892714A1 (en) 2015-05-27 2016-11-27 Ignis Innovation Inc Memory bandwidth reduction in compensation system
CA2900170A1 (en) 2015-08-07 2017-02-07 Gholamreza Chaji Calibration of pixel based on improved reference values
WO2020009717A1 (en) * 2018-07-03 2020-01-09 Facebook Technologies, Llc Testing of micro light emitting diodes (leds) using probe pads
US10580352B2 (en) * 2018-07-03 2020-03-03 Facebook Technologies, Llc Testing of micro light emitting diodes (LEDs) using probe pads
KR20230045711A (ko) * 2021-09-28 2023-04-05 삼성디스플레이 주식회사 표시 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2748146A1 (fr) * 1996-04-24 1997-10-31 Futaba Denshi Kogyo Kk Dispositif d'affichage
JP2001051643A (ja) * 1999-06-02 2001-02-23 Sony Corp 表示装置およびその駆動方法
WO2004040542A1 (ja) * 2002-10-31 2004-05-13 Sony Corporation 画像表示装置、および、その色バランス調整方法
EP1429312A2 (en) * 2002-12-12 2004-06-16 Seiko Epson Corporation Electro-optical device, method of driving electro optical device, and electronic apparatus
CN1567413A (zh) * 2001-08-31 2005-01-19 株式会社半导体能源研究所 显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4945063B2 (ja) * 2004-03-15 2012-06-06 東芝モバイルディスプレイ株式会社 アクティブマトリクス型表示装置
JP4923410B2 (ja) 2005-02-02 2012-04-25 ソニー株式会社 画素回路及び表示装置
JP4923505B2 (ja) * 2005-10-07 2012-04-25 ソニー株式会社 画素回路及び表示装置
JP5245195B2 (ja) * 2005-11-14 2013-07-24 ソニー株式会社 画素回路
JP4203772B2 (ja) * 2006-08-01 2009-01-07 ソニー株式会社 表示装置およびその駆動方法
JP4826597B2 (ja) * 2008-03-31 2011-11-30 ソニー株式会社 表示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2748146A1 (fr) * 1996-04-24 1997-10-31 Futaba Denshi Kogyo Kk Dispositif d'affichage
JP2001051643A (ja) * 1999-06-02 2001-02-23 Sony Corp 表示装置およびその駆動方法
CN1567413A (zh) * 2001-08-31 2005-01-19 株式会社半导体能源研究所 显示装置
WO2004040542A1 (ja) * 2002-10-31 2004-05-13 Sony Corporation 画像表示装置、および、その色バランス調整方法
EP1429312A2 (en) * 2002-12-12 2004-06-16 Seiko Epson Corporation Electro-optical device, method of driving electro optical device, and electronic apparatus
CN1506931A (zh) * 2002-12-12 2004-06-23 ������������ʽ���� 电光装置、电光装置的驱动方法及电子设备

Also Published As

Publication number Publication date
CN101615376A (zh) 2009-12-30
TW201003606A (en) 2010-01-16
US8581807B2 (en) 2013-11-12
TWI424410B (zh) 2014-01-21
JP2010008521A (ja) 2010-01-14
US20090322734A1 (en) 2009-12-31

Similar Documents

Publication Publication Date Title
CN101615376B (zh) 显示设备
CN101630479B (zh) 显示设备
JP5152448B2 (ja) 画素駆動回路及び画像表示装置
JP5217500B2 (ja) El表示パネルモジュール、el表示パネル、集積回路装置、電子機器及び駆動制御方法
US8917264B2 (en) Pixel circuit, display device, electronic device, and pixel circuit driving method
CN101251978B (zh) 显示装置和其驱动方法
TWI434261B (zh) A display device, and a display device
TWI393098B (zh) A display device, a driving method of a display device, and an electronic device
CN101551973B (zh) 显示装置
CN101770745B (zh) 显示装置、显示装置驱动方法及电子设备
CN101908309B (zh) 显示设备、电子装置、操作像素发光和显示图像的方法
JP2008164796A (ja) 画素回路および表示装置とその駆動方法
CN101751854B (zh) 显示装置、显示装置的像素布局方法以及电子设备
CN102867840A (zh) 像素电路、显示器、电子装置和像素电路的驱动方法
JP2009014836A (ja) アクティブマトリクス型表示装置及びその駆動方法
US20100309178A1 (en) Pixel selection control method, driving circuit, display apparatus, and electronic instrument
KR20080084703A (ko) 표시 장치, 표시 장치의 구동 방법 및 전자 기기
JP2009037123A (ja) アクティブマトリクス型表示装置及びその駆動方法
CN102820005A (zh) 显示装置、像素电路、电子设备和显示装置的驱动方法
CN101447169A (zh) 显示设备、制造方法及其制造设备
CN101599503B (zh) 显示设备、在显示设备中布线的方法、以及电子设备
US8022905B2 (en) Display device, driving method of the same and electronic apparatus using the same
JP2021067901A (ja) 画素回路、及び、表示装置
TWI394123B (zh) A display device, a driving method thereof, and an electronic device
JP2010145581A (ja) 表示装置、表示装置の駆動方法および電子機器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: JANPAN ORGANIC RATE DISPLAY CO., LTD.

Free format text: FORMER OWNER: SONY CORPORATION

Effective date: 20150805

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20150805

Address after: Tokyo, Japan

Patentee after: JOLED Inc.

Address before: Tokyo, Japan

Patentee before: Sony Corp.

TR01 Transfer of patent right

Effective date of registration: 20231205

Address after: Tokyo, Japan

Patentee after: Japan Display Design and Development Contract Society

Address before: Tokyo, Japan

Patentee before: JOLED Inc.

TR01 Transfer of patent right