CN101605081B - 数据传输装置、数据接收装置以及控制数据传输的方法 - Google Patents
数据传输装置、数据接收装置以及控制数据传输的方法 Download PDFInfo
- Publication number
- CN101605081B CN101605081B CN 200810111087 CN200810111087A CN101605081B CN 101605081 B CN101605081 B CN 101605081B CN 200810111087 CN200810111087 CN 200810111087 CN 200810111087 A CN200810111087 A CN 200810111087A CN 101605081 B CN101605081 B CN 101605081B
- Authority
- CN
- China
- Prior art keywords
- data
- transmission
- byte
- peripheral interface
- serial peripheral
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Information Transfer Systems (AREA)
Abstract
本发明提供一种数据传输装置、数据接收装置以及控制数据传输的方法。本发明提供的数据传输装置,用于通过一串行外设接口总线传输数据至一数据接收装置。所述数据传输装置包括:一协议控制模块,用于将一接收到的第一数据转换为包括一传输控制信息以及所述第一数据的第二数据;以及一数据传输模块,用于将所述第二数据按照串行外设接口规范写入所述串行外设接口总线。本发明通过为第一数据添加传输控制信息,使得通过串行外设接口总线耦接的数据传输方与数据接收方可以实现数据读写机制以及报错重传等机制,进而使采用串行外设接口总线的电子系统可以得到更加广泛的应用。
Description
技术领域
本发明涉及一种电子系统的数据传输,特别地,涉及一种基于串行外设接口总线的电子系统以及适用于该电子系统的控制数据传输的方法。
背景技术
电子系统常需连接多种外围设备,然而各外围设备的规格或有所异,为控制多种相异的外围设备,需有一接口居中管理外围设备与电子系统间的数据传输,其中较常用者如串行外围接口(Serial Peripheral Interface,SPI)。
串行外围接口主要应用在存储器、实时时钟以及数字信号处理器和数字信号解码器之间。串行外围接口是一种高速的、全双工、同步的通信总线,并且只占用芯片的四根管脚,节约了芯片的管脚,同时为电路板的布局节省空间提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。
串行外围接口的通信原理很简单,它以主从方式工作,这种模式通常有一个主设备和一个或多个从设备,其接口一般包括以下四种信号:时钟信号(SCK)、主出/从入信号(MasterOutput/Slave Input,MOSI)、主入/从出信号(Master Input/SlaveOutput,MISO)与从设备选择信号(Slave Select,SS)。其中,时钟信号SCK由主设备提供并发送至从设备。主出/从入信号MOSI和主入/从出信号MISO则基于此时钟信号SCK完成数据的双向传输。数据透过主出/从入信号MOSI线由主设备输出至从设备,数据在时钟信号SCK上沿或下沿时改变,在紧接着的下沿或上沿被读取,输入也使用同样原理。这样,在至少8次时钟信号的改变(上沿和下沿为一次),就可以完成8位数据的传输。从设备选择信号SS是控制从设备是否被选中的,也就是说只有从设备选择信号SS为预先规定的使能信号时(高电位或低电位),对此从设备的操作才有效。然而,串行外围接口没有指定的流控制机制,也没有应答机制确认是否接收到数据。这使得串行外围接口无法应用在需要使用流控制以确保数据被安全传送以及接收的电子系统中,例如多媒体广播系统中。
发明内容
本发明的目的在于提供一种基于串行外设接口协议,且数据传输可控的电子系统,以及适用于该电子系统的控制数据数据传输的方法。
本发明提供一种数据传输装置,用于通过一串行外设接口总线传输数据至一数据接收装置,所述数据传输装置包括:一协议控制模块,用于将一接收到的第一数据转换为包括一传输控制信息以及所述第一数据的第二数据;以及一数据传输模块,用于将所述第二数据按照串行外设接口规范写入所述串行外设接口总线。
本发明还提供一种数据接收装置,用于通过一串行外设接口总线接收一数据传输装置输出的数据,所述数据接收装置包括:一数据传输模块,用于从所述串行外设接口总线读取并输出一第二数据;以及一协议控制模块,用于接收并解析所述第二数据中所包括的传输控制信息以获得一第一数据。
本发明又提供一种控制数据传输的方法,适用于一包括一数据传输装置以及数据接收装置的电子系统,其中所述数据传输装置通过一串行外设接口总线耦接于所述数据接收装置,包括:提供一第一数据;将所述第一数据转换为包括一传输控制信息的第二数据;以及顺序输出所述第二数据。
本发明另提供一种控制数据传输的方法,适用于一包括一数据传输装置以及数据接收装置的电子系统,其中所述数据传输装置通过一串行外设接口总线耦接于所述数据接收装置,包括:接收一第二数据;解析所述第二数据以获得一第一数据以及一传输控制信息;以及依据所述传输控制信息判断是否需要返回一传输状态标识。
本发明通过为第一数据添加传输控制信息,使得通过串行外设接口总线耦接的数据传输方与数据接收方可以实现数据读写机制以及报错重传等机制,进而使采用串行外设接口总线的电子系统可以得到更加广泛的应用。
附图说明
图1所示为依据本发明一实施例的电子系统的示意图;
图2所示为依据本发明另一实施例的电子系统的示意图;
图3所示为依据本发明一实施例的中间数据的示意图;
图4所示为依据本发明一实施例的第二数据的示意图;
图5所示为依据本发明另一实施例的主单元与从单元进行写操作的数据映射图;
图6所示为依据本发明另一实施例的主单元与从单元进行读操作的数据映射图;
图7所示为依据本发明另一实施例的主单元与从单元读写冲突时的数据映射图。
具体实施方式
通过下面结合示例性地示出一例的附图进行的描述,本发明的上述和其它目的和特点将会变得更加清楚。
如本领域技术人员所知,串行外设接口总线在电子系统中有较为广泛的应用,然而,由于串行外设接口总线协议并未定义等待、出错处理机制等协议,使得串行外设接口总线无法应用于需要进行数据传输控制的电子系统中。本发明则提供了一种基于串行外设接口总线协议的数据传输控制机制,使得采用串行外设接口总线的电子系统可以得到更加广泛的应用。
图1所示为本发明基于串行外设接口总线协议的电子系统的示意图。如图所示,本发明的电子系统100包括至少一主单元10以及至少一从单元20。主单元10与从单元20可以是电子系统100中的任何两个电子装置或模块,例如主单元10可以为存储单元控制器,从单元20为存储器件。主单元10与从单元20通过串行外设接口总线30连接。串行外设接口总线30通过时钟信号34(SCK)、主入从出信号32(Master Input/Slave Output,MISO)、主出从入信号33(Master Output/Slave Input,MOSI)与从设备选择信号34(Slave Select,SS)为主单元10和从单元20的数据传输提供链路。
主单元10由三个模块组成,即第一数据处理模块11、协议控制模块12以及数据传输模块13。其中,第一数据处理模块11用于提供用户接口,当主单元10有数据需要传输给从单元20时,即主单元10作为数据传输方时,第一数据处理模块11会对需要传输的数据按照既定的协议进行处理,例如对数据按照HTTP格式进行封装,封装后的数据则成为第一数据401,并被传输至协议控制模块12。上述的协议控制模块12至少可以实现以下特性之一:读写调制解调器制;等待机制;总线状态查询机制;报错和重传机制;以及休眠机制。当实现读写机制时,协议控制模块12接收第一数据处理模块11输出的第一数据401,并对第一数据401进行协议控制处理,添加协议控制处理信号,例如添加传输开始标识、添加要求数据接收方返回数据传输状态的标识等。协议控制模块12在对第一数据401进行协议控制处理后输出一第二数据50至数据传输模块13。数据传输模块13接收第二数据50,在将第二数据50转换为符合串行外设接口规范的格式的第三数据80(图上未显示)后写入串行外设接口总线30。由于数据传输模块13对第二数据50进行格式转换为本领域一般技术人员所熟知的,因而在此不再详细描述。
从单元20也由与主单元10相对应的三个模块组成,即第一数据处理模块21、协议控制模块22以及数据传输模块23。当从单元20作为数据接收方时,数据传输模块23通过串行外设接口总线30读取主单元10写入的第三数据80,并将第三数据80由符合串行外设接口规范的格式还原为第二数据50。协议控制模块22自数据传输模块23接收第二数据50,并对第二数据50进行解析,以获得第二数据50中所包括的协议控制信息,例如是否需要回传数据传输状态等,并依据解析获得的协议控制信息进行相应的操作。上述的协议控制模块22即根据主单元10的协议控制模块12所发出的协议控制处理信号进行响应,以完成上述的读写调制解调器制;等待机制;总线状态查询机制;报错和重传机制;以及休眠机制。协议控制模块22在对第二数据50进行解析后,输出第二数据50中所包括的第一数据401至第一数据处理单元21。这样,主单元10输出的第一数据401已经被传送到从单元20,而从单元20的第一数据处理单元21将对第一数据401进一步进行解析,以进行相应的操作。事实上,如果需要的话,本实施例的协议控制模块22也可以将第二数据50以及将要发送给数据传输方的回应信息一并传输至第一数据处理模块21,以将此次传输的相关信息告知从单元20的上层结构。
以上虽以主单元10作为数据传输方,从单元20作为数据接收方为例说明本实施例的电子系统100如何进行数据传输,但如本领域一般技术人员所知,从单元20也可以发起数据传输,主单元10则作为数据接收方,并进行上述的数据传输操作,为简明起见,在此不再复述。
图2所示为本发明基于串行外设接口总线协议的电子系统100的详细示意图。以下将结合图2说明本发明的电子系统100如何控制数据的传输。如本领域一般技术人员所知,图2的实施例并不是用于限制本发明。
如图2所示,主单元10的协议控制模块12包括第一数据解析单元120、校验单元124以及传输控制单元123。传输控制单元123还包括一指令寄存器125。其中,第一数据解析单元120包括长度计算单元121与类型解析单元122。当协议控制模块12接收到第一数据处理单元11送出的第一数据401后,长度计算单元121将计算第一数据401的长度值,类型解析单元122则会分析第一数据401的数据类型。请参阅图3所示,第一数据解析单元120将标识第一数据类型的类型标识405以及标识第一数据401的长度值的第一数据长度403缀于第一数据401之前,以中间数据40的形式输出至传输控制单元123以及校验单元124。即,传输控制单元123与校验单元124所接收到的数据为中间数据40。表1所示为本发明一实施例的类型标识405的值与传输数据类型的对应关系。
表1 类型标识405
字节值 | 描述 |
0x00 | 无意义数据 |
0x01 | HTTP GET |
0x02 | HTTP POST |
0x03 | HTTP HEAD |
0x04 | HTTP PUT |
0x05 | HTTP DELETE |
0x06 | HTTP RESPONSE |
0x07-0x0f | 保留 |
0x10 | 复用子帧 |
0x11-0xff | 保留 |
于本实施例中规定当中间数据40的类型标识405的值为0x00,且第一数据长度403的值为0时,则认为该中间数据40是空的。值得注意的是,上述类型标识值分配以及传输数据类型仅是本发明的一个具体实施例,如本领域熟练技术人员所理解的,本发明并不限于表1中所提及的标识值以及数据类型,而是可依据具体的使用环境来自行定义。
当主单元10作为数据传输方时,校验单元124对中间数据40按照既定算法产生一校验值502,以供数据接收方(即从单元20)核对接收到的数据是否正确。校验单元124随后将对应于中间数据40的校验值传送给传输控制单元123。由以上描述可知,传输控制单元123此时接收到的数据包括:构成中间数据40的类型标识405、第一数据长度403以及第一数据401,以及中间数据40的校验值502。本实施例的传输控制单元123为了给数据传输添加协议控制处理信号,将从指令寄存器125中读取相应的指令。如图2所示,本实施例的指令寄存器125存储有三组控制指令,分别为传输标识1250、总线状态标识1251以及传输状态1252。其中,传输标识1250包括标识数据开始传输的起始字节1250a以及标识数据开始传输且数据传输方要求数据接收方返回数据传输状态的传输字节1250b。总线状态标识1251为一空闲字节,用于标识串行外设接口总线30的主出从入信号线33处于空闲状态。传输状态1252包括传输正确字节1252a、校验错误字节1252b、接收溢出字节1252c、请求重传字节1252d以及内部异常字节1252e。为清楚说明本发明的各个控制指令,表2举例说明指令寄存器125所包括的各个字节的值以及对应的功能描述。
表2 指令寄存器125的定义
字节值 | 字节标识 | 功能描述 |
0xfd | 传输字节1250b | 标识数据传输的开始,并要求传输结束后接收方返回一个状态字节。 |
0xfe | 起始字节1250a | 标识数据传输的开始 |
0xff | 空闲字节1251 | 标志串行外设接口总线输入/输出总线处于空闲态 |
0x01 | 传输正确1252a | 标识数据被正确传输 |
0x02 | 校验错误1252b | 标识接收的数据存在错误字节 |
0x03 | 接收溢出1252c | 标识接收的数据溢出数据接收方的暂存器 |
0x04 | 请求重传1252d | 标识请求数据传输方重新传输数据 |
0x05 | 内部异常1252e | 标识数据接收方存在内部异常 |
如图2所示,从单元20的协议控制模块22与主单元10的协议控制模块12的结构相互对应,因而不再详细叙述。但需要注意的是,从单元20的指令寄存器225中的总线状态标识2251包括空闲字节2251a以及休眠字节2251b。举例来说,在主单元10自从单元20读取数据的操作中,当主单元10等待从单元20返回有效数据时,从单元20可以向串行外设接口总线30的主出从入信号线33写入休眠字节2251b,使得主单元10的协议控制模块12在接收到休眠字节2251b后停止串行外设接口总线30的时钟信号34。主单元10可以在适当时间后恢复时钟信号34,重新开始读操作,由于如何控制休眠的时间是本领域所熟知的技术,例如可以设置计时器,等待一定时间后即离开休眠状态,因而不再赘述。由于依据串行外设接口规范,只有主单元10可以控制时钟信号34,因而主单元10的指令寄存器125可不包括休眠字节。
如前所述,主单元10的传输控制单元123将会依据接收到的中间数据40的类型标识405从指令寄存器125中读取相应的传输控制指令。具体来说,传输控制单元123将会读取传输标识1250中的起始字节1250a或传输字节1250b。举例来说,假设此时传输控制单元123接收到的中间数据40的类型标识405的值为0x00,请参见表1,即表示中间数据40所包括的第一数据401为HTTP GET指令。由于HTTP GET为HTTP协议下的指令,为确保该指令被正确传输,传输控制单元123会从指令寄存器125中读取传输字节1250,以使作为数据接收方的从单元20在完成此次数据传输后返回数据传输状态。传输控制单元123随后将对应于中间数据40的校验值502、选择出的传输标识1250以及中间数据40以第二数据50的形式输出至数据传输模块13。如图4所示,本实施例中的第二数据50由传输标识1250、中间数据40以及中间数据40的校验值502顺序组成。更进一步,本发明的第二数据50由传输控制信息(未标号)以及第一数据401构成,其中传输控制信息包括传输标识1250、类型标识405、第一数据长度值403以及校验值502。
以下将结合图5至图7描述本发明电子系统100如何在串行外设接口总线30上进行读写操作,并实现流控制机制。
图5所示为本发明主单元10对从单元20进行写操作时的数据映射图。如图5所示,当主单元10要进行写操作时,第一数据处理模块11输出的第一数据401a在经过协议控制模块12的处理后,以第二数据50a的形式被数据传输模块13写入串行外设接口总线30。以传输标识1250为传输字节1250b为例,当主单元10要进行写操作时,主出从入信号线33上将会被顺序写入传输字节1250b、类型标识405a、第一数据长度403a、第一数据401a以及校验值502a。通常,在将第二数据50a全部输出至主出从入信号线33后,主单元10的传输控制单元123会保持输出空闲字节1251,以标示主出从入信号线32处于空闲状态。另一方面,从单元20的数据传输模块23会从主出从入信号线33读取数据,并将读取的数据传送给协议控制模块22的传输控制单元223。当传输控制单元223检测到主单元10输出的传输字节1250b后,了解到主单元10发起了一笔数据传输,并要求在该笔数据传输结束后返回数据传输状态给主单元10。随后,传输控制单元223顺序接收类型标识405a、第一数据长度403a、第一数据401a,并依据第一数据长度403a获取第一数据401a的长度值。待传输控制单元223依据第一数据长度403a判断出中间数据40a(即类型标识405a+第一数据长度403a+第一数据401a)已被全部接收后,会继续读取校验值502a,并将校验值502a以及中间数据40a发送给校验单元224,以判断接收到的中间数据40a是否正确。在此之后,传输控制单元223依据校验单元224输出的校验结果,至指令寄存器225中读取传输控制标识2252a~2252e之一,并输出至数据传输模块23。
举例来说,假设校验单元224输出的校验结果表明接收到的中间数据40a存在错误字节,则传输控制单元223会从指令寄存器225中取出校验错误字节2252b回传给主单元10。再者,假设传输控制单元223通过第一数据长度403a获知第一数据401a的长度为4字节,但在接收到第一数据401a的前3个字节后接收到暂存器(未图示)输出的暂存器已满的信号,则会从指令寄存器225中取出接收溢出字节2252c回传给主单元10,并由主单元10决定是否需要重传该笔数据。
此外,从单元20在遇到传输错误时,也可以由传输控制单元223直接回传请求重传字节2252d给主单元10,以使主单元10重新传送第二数据50a。从单元20在没有数据要传输给主单元10时,可以保持在主入从出信号线32上写入空闲字节2251a。此外,需要说明的是,在主单元10写入数据的时候,可以在任意两相邻字节间停止写入数据,即使时钟信号34暂停一特定时间,从而可实现基于串行外设接口规范的等待机制。举例来说,当主单元10在向串行外设接口总线30写入数据的时候,需要处理其它的中断信息,则可以暂停时钟信号34一定时候后再继续数据写入操作。
图6所示为本发明主单元10对从单元20进行读操作时的数据映射图。如图6所示,当主单元10要进行读操作时,从单元20的第一数据处理模块21需要将被读取的第一数据401b输出至协议控制模块22。协议控制模块22随后按照之前所述的方法将第一数据401b以第二数据50b的形式输出给数据传输模块23。数据传输模块23在对第二数据50b进行格式后,将数据顺序写入串行外设接口总线30。仍然以传输标识2250为传输字节2250b为例,当主单元10要进行读操作时,主入从出信号线32上将会由从单元20顺序写入传输字节2250b、类型标识405b、第一数据长度403b、第一数据401b以及校验值502b。在将第二数据50b全部输出至主入从出信号线32后,从单元20的传输控制单元223可以保持输出空闲字节2251a。主单元10的数据传输模块13从主入从出信号线32读取数据,并将读取的数据传送给协议控制模块12的传输控制单元123。当传输控制单元123检测到从单元20输出的起始字节为传输字节2250b后,可以得知从单元20发起了一笔数据传输,并要求在该笔数据传输结束后返回数据传输状态。此后,传输控制单元123顺序接收类型标识405b、第一数据长度403b、第一数据401b,并依据第一数据长度403b获取第一数据401b的长度值。待传输控制单元123依据第一数据长度403b判断出中间数据40b(即类型标识405b+第一数据长度403b+第一数据401b)已被全部接收后,会继续读取校验值502b,并将校验值502b以及中间数据40b发送给校验单元224,以判断接收到的中间数据40b是否正确。传输控制单元123依据校验单元124输出的校验结果,至指令寄存器125中读取传输状态1252a~1252e之一,并输出至数据传输模块13。同样地,主单元10所返回的传输状态1252可以是标识数据正确传输的传输正确字节1252a,可以是仅标识数据传输中存在的错误类型的字节,例如校验错误字节1252b、内部异常字节1252e等,并由从单元20根据数据类型和错误类型决定是否重传,也可以直接返回要求从单元20重传该笔数据的请求重传字节1252d。
在主单元10读取数据的时候,也可以在任意两相邻字节间停止读取数据,即使时钟信号34暂停一特定时间,以此实现基于串行外设接口规范的等待机制。举例来说,当主单元10侦测到从单元20将数据写入串行外设接口总线30的速率较慢时,就可以暂停时钟信号34一定时间后再继续数据读取操作。此外,当从单元20接收到主单元10发出的读取数据的要求后,可以先在主入从出信号线32上写入休眠字节2251b,即请求主单元10暂停时钟信号34一段时间,以在获得充分的准备数据的时间的同时节省电子系统100的电能消耗。
图5与图6所示均为数据传输方发起数据传输时使用传输字节1250b或2250b作为标识数据传输开始的情形。事实上,若数据传输方在发起数据传输时使用起始字节1250a或2250a作为数据传输开始的标识,则数据接收方会保持其相应的数据输出信号线处于空闲的状态。例如,对应于图5所示的主入从出信号线32和图6所示的主出从入信号线33会被保持写入空闲字节1251或2251a。
图7所示为本发明主单元10与从单元20出现读写冲突时的数据映射图。
虽然串行外设接口总线30在物理上支持主单元10与从单元20同时写入数据,但是在某些应用下,电子系统100可能无法同时处理收发数据,此时若串行外设接口总线30上两端的主单元10与从单元20同时写入数据,会导致电子系统100出现读写冲突的情形。基于此,本发明规定从单元20在串行外设接口总线上写入发起数据传输的起始字节/传输字节后,需要检查主单元10的输出。如果发现主单元10同时开始写操作,则从单元20应放弃本次传输。如图7所示,当从单元20将起始字节2250a写入主入从出信号线32后,会读取主出从入信号线33上的内容,若读取的内容为起始字节1250a或传输字节1250b,则在主入从出信号线32上顺序写入空的中间数据40d以及校验值502d,以放弃传输第二数据50d,并使得主单元10可以顺利输出第二数据50c至从单元20。
由以上描述可知,本发明的电子系统100的主单元10与从单元20可以基于串行外设接口规范进行数据的读写操作,在读写数据的时候可以通过停止时钟信号34插入适当的等待时间,并可以通过在串行外设接口总线30写入空闲字节1251、2251a标示串行外设接口总线30的状态。更加重要的是,本发明通过引入协议控制模块12、22使得主单元10与从单元20之间的数据传输可以支持数据传输的报错和重传的机制,且从单元20可以通过发送休眠字节2251b实现串行外设接口总线30的休眠机制。
以上所述仅为本发明较佳实施例,然其并非用以限定本发明的范围,任何熟悉本项技术的人员,在不脱离本发明的精神和范围内,可在此基础上做进一步的改进和变化,因此本发明的保护范围当以本申请的权利要求书所界定的范围为准。
Claims (17)
1.一种数据传输装置,用于通过一串行外设接口总线传输数据至一数据接收装置,其特征在于,所述数据传输装置包括:
一协议控制模块,用于为一接收到的第一数据添加一传输控制信息以形成包括所述传输控制信息以及所述第一数据的第二数据;以及
一数据传输模块,用于在将所述第二数据转换为符合串行外设接口规范的格式的第三数据后写入所述串行外设接口总线,
其中,所述传输控制信息包括一用于表示所述第二数据传输开始的传输标识,所述协议控制模块包括一指令寄存器,用于存储所述传输标识,
所述协议控制模块还包括一传输控制单元以及一第一数据解析单元,所述第一数据解析单元用于计算并输出一第一数据长度值以及一用于标示所述第一数据的类型的类型标识至所述传输控制单元,所述传输控制信息还包括所述第一数据长度值以及所述类型标识。
2.根据权利要求1所述的数据传输装置,其特征在于,所述指令寄存器存储的传输标识包括一起始字节,用于标示所述第二数据传输的开始,以及一传输字节,用于标示所述第二数据传输的开始并要求所述数据接收装置返回一传输状态,其中所述传输控制单元依据所述类型标识从所述指令寄存器中选择读取所述起始字节与所述传输字节之一作为所述第二数据的传输标识。
3.根据权利要求1所述的数据传输装置,其特征在于,所述协议控制模块包括一校验单元,用于自所述传输控制单元接收由所述类型标识、所述第一数据长度值以及所述第一数据构成的一中间数据,并依据所述中间数据产生并输出一校验值至所述传输控制单元。
4.根据权利要求2所述的数据传输装置,其特征在于,当所述传输控制单元输出所述传输标识后,若检测到所述数据传输模块自所述数据接收装置接收到一传输标识,则输出一数据长度值为零的所述第一数据。
5.根据权利要求3所述的数据传输装置,其特征在于,所述传输控制单元在输出所述第三数据后,从所述指令寄存器中读取一空闲字节,并将所述空闲字节写入所述串行外设接口总线,以标识所述串行外设接口总线处于空闲状态。
6.一种数据接收装置,用于通过一串行外设接口总线接收一数据传输装置输出的数据,其特征在于,所述数据接收装置包括:
一数据传输模块,用于从所述串行外设接口总线读取一第三数据,并将所述第三数据由符合串行外设接口规范的格式还原为一第二数据;以及
一协议控制模块,用于接收并解析所述第二数据中所包括的传输控制信息以获得一第一数据,
其中,所述传输控制信息包括一传输标识,所述协议控制模块包括一传输控制单元,用于解析所述第二数据中所包括的传输标识以判断是否需要返回一传输状态标识给所述数据传输装置,
所述协议控制模块还包括一指令寄存器,用于存储所述传输状态标识,所述传输状态标识包括传输正确字节、校验错误字节、请求重传字节、接收溢出字节以及内部异常字节,
所述传输控制信息还包括一校验值、一第一数据长度值以及一标示所述第一数据的类型的类型标识,所述协议控制模块还包括一校验单元,用于自所述传输控制单元接收所述校验值、以及构成一中间数据的所述第一数据长度值、类型标识以及所述第一数据,以产生一校验结果。
7.根据权利要求6所述的数据接收装置,其特征在于,所述协议控制模块依据所述校验单元输出的校验结果,自所述指令寄存器中读取相应的传输状态标识,并输出至所述数据传输模块。
8.根据权利要求6所述的数据接收装置,其特征在于,所述协议控制模块包括一第一数据解析单元,用于自所述传输控制单元接收所述中间数据,判断所述第一数据长度值以及所述类型标识是否与接收到的所述第一数据的长度以及类型相符合,且所述协议控制模块依据所述第一数据解析单元输出的判断结果自所述指令寄存器中读取相应的传输状态标识,并输出至所述数据传输模块。
9.根据权利要求6所述的数据接收装置,其特征在于,当所述传输控制单元通过所述数据传输模块读取一休眠字节时,所述传输控制单元控制所述串行外设接口总线暂停一特定时间。
10.一种控制数据传输的方法,适用于一包括一数据传输装置以及数据接收装置的电子系统,其中所述数据传输装置通过一串行外设接口总线耦接于所述数据接收装置,其特征在于,包括:
提供一第一数据;
为所述第一数据添加一传输控制信息以形成包括所述传输控制信息以及所述第一数据的第二数据;以及
将所述第二数据转换为符合串行外设接口规范的格式的第三数据,并顺序输出所述第三数据,
其中,为所述第一数据添加一传输控制信息以形成包括所述传输控制信息以及所述第一数据的第二数据的步骤包括:
解析所述第一数据以获得所述第一数据的数据长度值以及用于标示所述第一数据的类型的类型标识;
依据所述类型标识提供一传输标识,用于标示所述第二数据传输的开始;
依据所述类型标识、所述数据长度值以及所述第一数据获得一中间数据;以及
对所述中间数据进行校验以获得一校验值。
11.根据权利要求10所述的控制数据传输的方法,其特征在于,包括:在所述数据传输装置将所述第二数据的所述传输标识输出后,判断是否自所述数据接收装置接收到一传输标识,若是,则顺序输出一标示为无意义数据的所述类型标识以及值为零的所述数据长度值。
12.根据权利要求10所述的控制数据传输的方法,其特征在于,包括:在传输完所述第三数据后,判断是否还有数据需要传输,若无,则输出至少一空闲字节。
13.一种控制数据传输的方法,适用于一包括一数据传输装置以及数据接收装置的电子系统,其中所述数据传输装置通过一串行外设接口总线耦接于所述数据接收装置,其特征在于,包括:
接收一第三数据,并将所述第三数据由符合串行外设接口规范的格式还原为一第二数据;
解析所述第二数据以获得一第一数据以及一传输控制信息,所述传输控制信息包括一标示所述第一数据的类型的类型标识、一第一数据长度值以及一对应于所述类型标识、所述第一数据长度值以及所述第一数据的校验值;以及
依据所述传输控制信息判断是否需要返回一传输状态标识。
14.根据权利要求13所述的控制数据传输的方法,其特征在于,所述传输控制信息包括一传输标识,依据所述传输控制信息判断是否需要返回一传输状态标识的步骤包括:
判断所述传输标识是否为一标识所述第二数据起始传输且要求返回所述传输状态标识的传输字节;以及
若所述传输标识为所述传输字节,则在接收完所述第三数据后返回所述传输状态标识。
15.根据权利要求14所述的控制数据传输的方法,其特征在于,所述传输状态标识为传输正确字节、校验错误字节、请求重传字节、接收溢出字节以及内部异常字节其中之一。
16.根据权利要求13所述的控制数据传输的方法,其特征在于,包括:
依据所述传输控制信息中的所述校验值,判断接收到的所述类型标识、所述第一数据长度值以及所述第一数据是否正确;以及
依据所述传输控制信息的所述第一数据长度值,判断接收到的所述第一数据的长度是否正确。
17.根据权利要求13所述的控制数据传输的方法,其特征在于,包括:判断接收到的所述第二数据是否为一休眠字节,若是,则停止所述串行外设接口总线的时钟信号一特定时间。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200810111087 CN101605081B (zh) | 2008-06-13 | 2008-06-13 | 数据传输装置、数据接收装置以及控制数据传输的方法 |
HK10103958.2A HK1136718A1 (en) | 2008-06-13 | 2010-04-22 | Data transmission device, data reception device and method for controlling data transmission |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200810111087 CN101605081B (zh) | 2008-06-13 | 2008-06-13 | 数据传输装置、数据接收装置以及控制数据传输的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101605081A CN101605081A (zh) | 2009-12-16 |
CN101605081B true CN101605081B (zh) | 2013-12-18 |
Family
ID=41470639
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 200810111087 Active CN101605081B (zh) | 2008-06-13 | 2008-06-13 | 数据传输装置、数据接收装置以及控制数据传输的方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN101605081B (zh) |
HK (1) | HK1136718A1 (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101980465A (zh) * | 2010-11-02 | 2011-02-23 | 北京安天电子设备有限公司 | 串行级连系统、数据传输方法、主设备和从设备 |
CN102075316A (zh) * | 2010-12-29 | 2011-05-25 | 广东宝莱特医用科技股份有限公司 | 一种使用同步传输技术来传输实时大批量数据的方法 |
CN102148761B (zh) * | 2011-04-11 | 2013-11-20 | 北京星网锐捷网络技术有限公司 | 通信接口芯片、通讯设备及通信接口节能的实现方法 |
TWI497304B (zh) | 2012-03-13 | 2015-08-21 | Novatek Microelectronics Corp | 序列介面傳送方法及其裝置 |
CN105573937B (zh) * | 2015-12-21 | 2019-02-22 | 曙光信息产业(北京)有限公司 | 用于数据重传的系统 |
CN109951309B (zh) * | 2017-12-21 | 2022-10-11 | 南京新联电子股份有限公司 | 电能云采集系统网络节点维护方法及装置 |
CN114338260A (zh) * | 2020-09-28 | 2022-04-12 | 宝能汽车集团有限公司 | 车辆数字仪表的显示控制系统与方法、车辆 |
CN116705102A (zh) * | 2022-02-24 | 2023-09-05 | 长鑫存储技术有限公司 | 休眠控制方式和休眠控制电路 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1936874A (zh) * | 2005-09-19 | 2007-03-28 | 上海新跃仪表厂 | 一种cpu接口转换装置及使用ps2接口的税控收款机 |
CN101017471A (zh) * | 2007-02-16 | 2007-08-15 | 威盛电子股份有限公司 | 只读存储器转接装置 |
CN101141421A (zh) * | 2007-09-27 | 2008-03-12 | 苏州工业园区新大诚科技发展有限公司 | 以太网接口转换器 |
CN101169770A (zh) * | 2007-11-26 | 2008-04-30 | 中兴通讯股份有限公司 | Cpu接口转换系统 |
CN201063161Y (zh) * | 2007-06-08 | 2008-05-21 | 威盛电子股份有限公司 | 串行外围接口主设备 |
-
2008
- 2008-06-13 CN CN 200810111087 patent/CN101605081B/zh active Active
-
2010
- 2010-04-22 HK HK10103958.2A patent/HK1136718A1/xx unknown
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1936874A (zh) * | 2005-09-19 | 2007-03-28 | 上海新跃仪表厂 | 一种cpu接口转换装置及使用ps2接口的税控收款机 |
CN101017471A (zh) * | 2007-02-16 | 2007-08-15 | 威盛电子股份有限公司 | 只读存储器转接装置 |
CN201063161Y (zh) * | 2007-06-08 | 2008-05-21 | 威盛电子股份有限公司 | 串行外围接口主设备 |
CN101141421A (zh) * | 2007-09-27 | 2008-03-12 | 苏州工业园区新大诚科技发展有限公司 | 以太网接口转换器 |
CN101169770A (zh) * | 2007-11-26 | 2008-04-30 | 中兴通讯股份有限公司 | Cpu接口转换系统 |
Also Published As
Publication number | Publication date |
---|---|
HK1136718A1 (en) | 2010-07-02 |
CN101605081A (zh) | 2009-12-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101605081B (zh) | 数据传输装置、数据接收装置以及控制数据传输的方法 | |
TW380338B (en) | Serial data communication between integrated circuits | |
CN102253913B (zh) | 一种对多板卡端口进行状态获取和输出控制的装置 | |
CN103714029B (zh) | 新型二线同步通信协议及应用 | |
CN103500154B (zh) | 一种串行总线接口芯片、串行总线传输系统及方法 | |
US20120030388A1 (en) | Conversion of a two-wire bus into a single-wire bus | |
US20060129722A1 (en) | Low protocol, high speed serial transfer for intra-board or inter-board data communication | |
CN201717878U (zh) | 车辆通信网络数据转换网关 | |
CN102073611B (zh) | 一种i2c总线控制系统及方法 | |
CN103488600B (zh) | 通用从机同步串行接口电路 | |
CN103067201B (zh) | 一种多协议通讯管理机 | |
CN103729319A (zh) | 基于串行总线的设备系统及数据传输方法 | |
CN107436851A (zh) | 串行外设接口四线隔离系统及其控制方法 | |
CN108920193A (zh) | Fpga和cpu间sdio通信接口实现方法、及装置 | |
CN102253916B (zh) | 同异步转换的双端双通道fifo | |
CN105573947B (zh) | 一种基于apb总线的sd/mmc卡控制方法 | |
CN105354157A (zh) | 配置iic器件的方法、装置和系统 | |
TWI502338B (zh) | 測試介面卡及測試方法 | |
CN116340217A (zh) | 数据处理方法及相关装置 | |
CN105262659A (zh) | 基于fpga芯片的hdlc协议控制器 | |
CN105068962A (zh) | I2c控制器访问方法及系统 | |
CN101488825A (zh) | 数据传输的检错方法与系统 | |
CN205092880U (zh) | 基于fpga芯片的hdlc协议控制器 | |
CN101753393B (zh) | 基于iec61158标准现场总线的通信芯片架构 | |
CN112486877B (zh) | 一种通用化fc转换接口模块的外场保障与测试平台 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
REG | Reference to a national code |
Ref country code: HK Ref legal event code: DE Ref document number: 1136718 Country of ref document: HK |
|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
REG | Reference to a national code |
Ref country code: HK Ref legal event code: GR Ref document number: 1136718 Country of ref document: HK |