CN1015769B - 交换器中的差错校正方法和装置 - Google Patents

交换器中的差错校正方法和装置

Info

Publication number
CN1015769B
CN1015769B CN88108718A CN88108718A CN1015769B CN 1015769 B CN1015769 B CN 1015769B CN 88108718 A CN88108718 A CN 88108718A CN 88108718 A CN88108718 A CN 88108718A CN 1015769 B CN1015769 B CN 1015769B
Authority
CN
China
Prior art keywords
plane
interchanger
information
data
majority
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
CN88108718A
Other languages
English (en)
Other versions
CN1034460A (zh
Inventor
史图阿·戈斯塔·卢斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telefonaktiebolaget LM Ericsson AB
Original Assignee
Telefonaktiebolaget LM Ericsson AB
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telefonaktiebolaget LM Ericsson AB filed Critical Telefonaktiebolaget LM Ericsson AB
Publication of CN1034460A publication Critical patent/CN1034460A/zh
Publication of CN1015769B publication Critical patent/CN1015769B/zh
Expired legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/20Testing circuits or apparatus; Circuits or apparatus for detecting, indicating, or signalling faults or troubles
    • H04Q1/22Automatic arrangements
    • H04Q1/24Automatic arrangements for connection devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Structure Of Telephone Exchanges (AREA)

Abstract

时分多路传输电信系统的时分交换器,其选择器设备的某些部件为三重设置并分布在三重平面(PLA ,PLB PLC)上同步工作。各平面包括交换器存储装置(SSA,SSB,SSC)、信息选择装置(MDIA……,MD4C)等。后者用于在从三重平面接收到的信息之间进行位与位的比较和位与位的择多选择。以及一种通过其设备单元是三重设置并是分布在三重平面上的时分交换器而在线路或通信路径上传输的方法。

Description

本发明涉及一种用于时分多路传输电信系统中的交换器,该交换器具有相应的按其功能设置在三重平面(three    planes)上的设备。本发明也涉及一种在这种交换器中的差错校正方法。更具体地,本发明涉及一种方法和一种交换器,其中来自所有三重平面的相应的信息和设备被用于校正一个平面上的信息差错。
根据日本专利摘要第9卷No.123(E-217),已公开的日本专利申请60-10996涉及一种“时分多路交换装置”(Time    division    highway    switch    device)。该摘要包括一附图及下列的信息。
它的目的是通过分别设置奇数的信道存储器和存储存储器,及藉助于单独设置的择多判定处理器以利用该择多判定处理器的输出,来获得诸存储器的输出的择多判定,从而,从信道存储器获取一所需要的输出。
其构成是这样的:利用发送的干线数和时隙数作为地址,顺序地存储发送的时分信息;存储存储器3a,3b-3c根据连接控制信息,使用一输出干线5的干线数和时隙数,并且输入干线2的各干线数和各时隙数被存储起来。存储在存储存储器3a-中的数据被加到择多判定处理器8,从择多判定处理器8获取择多判定,且其输出被加到信道存储器1a-1c的地址总线上。这样,读出存储在信道存储器1a-1c中的时分信息。该时分信息被加到择多判定处理器7,从处理器7获得择多判定,该结果被输出到输出干线5上。
英国专利1570113涉及一种电子系统,该电子系统使用多重逻辑单元,当出现差错时用择多判定表决技术来给出有用的输出。该专利说明 书的附图1示出了一个TST(时分-空分-时分)交换器的一部分,该TST交换器的某一设备三重设置,且择多判定装置连接至控制存储器和发送时分交换器。
美国专利US    3538498讲述了一种用以通过3个传输路径传输信息的三重设备设置方案。其中各传输路径可以包括一多路复用器,一总线和一信号分离器。为了检测和校正被传送的信息中的差错,在接收机一方,在通过不同的传输路径已被发送的相应信息之间进行择多选择。在美国专利3,538,498中也描述了一种二进制的择多选择装置,用于进行位与位的比较和在三总线上的二进制信息之间进行位与位的择多选择。
从美国专利4,497,059可知一个包括多个冗余信道的系统,这些冗余信道同步工作,处理和传输信息。各信道包括用于在从不同的信道获得的信息之间进行选择的选择装置,一处理器,和用于根据给定的算法在不同的选择出的信道信息之间进行挑选的算法选择装置。
就本发明人所知,具有用于连接信息的三重设置的控制存储器和用于话音或数据的三重设置转换存储器的现有技术的交换器,对于控制存储器中的连接信息中的暂时差错没有自恢复性能或自校正性能。因此,送至一交换器存储器的一读出地址中的差错,在连接的过程中(例如电话通话或数据通信过程中),能在相应的诸时隙中多次重复顺序地出现。
据本发明人所知,现有技术的具有三重设置的控制存储器和三重设置的交换器存储器的交换器,并不包括用于将来自控制存储器的信息送至交换器存储器的三重设置的择多判定装置。因此该交换器对用于发送信息的单个择多判定装置中的差错就很敏感。
虽然已经知道基于位与位的比较和位与位的择多选择的择多判定装置特别地用于串行数据,但据本发明人所知,对并行写入和读出自控制存储器的信息,并不实施位与位的比较和位与位的择多选择。特别是用处理器进行的字与字的比较和择多判定会减慢信息传输,使交换器中的 多重择多判定难以遵照最大的允许延迟。
本发明的目的是提供一种交换器和一种方法,藉其使监控与维修不会具有上述的缺点。
本发明另一个目的是提供一种用于时分多路传输连接的交换器和方法,其中来自不同平面的信息的监控与选择可以较快较简易地进行,且使用相对于选择功能来说是较简单和较廉价的设备。
本发明还有一个目的是给时分多路传输电信系统提供一种包括一个以上平面的交换器以及一种方法,其中该交换器的一个平面的设备和无差错信息能较简单地和以较高的程度替换该交换器的另一个平面中的相应的有差错的信息和出故障的设备。
本发明的进一步的目的是为包括时分多路传输连接的电信系统提供一种交换器和一种方法,它对于有关在控制存储装置中已建立的连接的信息的暂时差错具有自恢复性能。
本发明还有另一个目的是提供一种包括在一个以上平面内同步工作的装置的交换器,和一种可在三个不同平面中的相应连接信息和相应数据之间进行多种比较和选择的方法,这样整个交换器能够无差错地工作,即使在单个平面不是完全无差错地工作的给定情况下也是这样。
从本申请的说明书叙述中可清楚地知道根据本发明的方法和交换器的特征特点。简言之,根据本发明设计和构成的方法和交换器,是基于三个同步工作的平面的存在,并基于在从这三重平面获得的相应信息之间的位与位的比较与择多选择。通过交换器在不同平面的连接上发送的相应数据和关于在不同平面中已建立的连接的相应的控制信息都可以被在各平面内位与位地进行比较和择多选择。已择多选择的控制信息再返回至各相应的平面。
本发明的交换器和方法具有若干优点。位与位的比较和择多选择可以借助比较简单而价廉的设备较迅速和较简单地进行。对于选择一个给 定位,只需要在来自各相应平面的三个相应位之间进行一个比较和一个择多选择。在同一字中和该三平面中的其余的位,在该比较和择多选择中无意义。无奇偶性或任何差错监控的结果需要在任何全字的基础上加以确定。在一已建立的数据连接上发送的数据可以快速地和简单地进行比较,并且可在被存储并继而从交换器存储装置读出之前进行择多选择。从不同平面的控制存储装置到达的控制信息,可在被引入各相应平面的交换器存储装置之前,被迅速而简单地加以比较和择多选择。选择出的控制信息可被再写入所有平面的控制存储装置,这样,在出现一个平面的控制存储装置中的控制信息的暂时差错时,交换器成为是自恢复的。总之,根据本发明设计和构成的方法和交换器,可以检测出现在三重平面中单独一个平面的控制信息中和数据中的所有类型的位差错。被检测出的在某一时刻出现在一单独平面中的差错可以被自动地隔离和校正。本专业的技术人员在研究下列的描述和最佳实施例后样会更清楚本发明的其他各种优点。
图1示出根据本发明构成的交换器的三重平面的设备。
在图1,示出了一交换器,它包括三重平面,分别被标为PLA,PLB和PLC。
转换平面PLA包括带有相联的读写装置TA的交换器存储装置SSA,带有相联的读写装置TA的控制存储装置CSA,第一信息选择装置MD1A,第二信息选择装置MD2A,第三信息选择装置MD3A,第四信息选择装置MD4A,重写装置RWA,在时分多路传输连接上传输的二进制数据用的输入端IN1A,时分多路传输连接上的二进制数据用的输出端OUTA和二进制控制信息用的输入端IN2A。
平面PLB和PLC所包括的装置、输入端和输出端与平面PLA中所包括的那些装置等相对应。包括在各相应的平面PLB和PLC中的装置与平面PLA的相应的装置相同步。
每一个信息选择装置具有三个二进制信息输入端和一个选择二进制信息输出端。各信息选择装置被构成为能将在其输入端1,2和3上的二进制信息进行互相比较,并在其输出端产生与在至少二个二进制输入端上的信息具有相同的二进制值的二进制信息。换句话说,该信息选择装置对在其诸输入端上的信息之间进行择多选择。该信息选择装置对在其诸输入端上的信息位与位地进行比较,一位位作出判定。只有三个输入端上的信息的相应的位在进行所述比较和选择时才有意义。例如,如果加到输入端1上的信息是10001011,而加到输入端2上的信息是01101100且加到输入端3上的信息是11010100,在输出端4上选择出的信息将是11001100,这样,在输出端4上选择出的信息无需完全与诸输入端中的一个输入端上的信息相一致。
各平面的第一信息选择装置的第一输入端1,通过连接用以接收从平面PLA的控制存储装置CSA获得的控制信息。各平面的第一信息选择装置的第二输入端2,通过连接用以接收从平面PLB的控制存储装置CSA获得的控制信息。各平面的第一信息选择装置的第三输入端3,通过连接用以接收从平面PLC的控制存储装置CSC获得的控制信息。
各平面的第二信息选择装置的第一输入端1,通过连接用以接收来自平面PLA的输入端IN1A的数据。各平面的第二信息选择装置的第二输入端2,通过连接用以接收来自平面PLB的输入端IN1B的数据。各平面的第二信息选择装置的第三输入端3,通过连接用以接收来自平面PLC的输入端IN1C的数据。
各平面的第三信息选择装置的第一输入端1,通过连接用以接收来自平面PLA的控制信息输入端IN2A的控制信息。各平面的第三信息选择装置的第二输入端2,通过连接用以接收来自平面PLB的控制信息输入端IN2B的控制信息。各平面的第三信息选择装置的第三输入端3,通过连接用以接收来自平面PLC的控制信息输入端IN2C的控制信息。
各平面的第四信息选择装置的第一输入端1,通过连接用以接收来自平面PLA的交换器存储装置SSA的数据。各平面的第四信息选择装置的第二输入端2,通过连接用以接收来自平面PLB的交换器存储装置SSB的数据。各平面的第四信息选择装置的第三输入端3,通过连接用以接收来自平面PLC的交换器存储装置SSC的数据。
在无差错功能情况下,平面PLA在其输入端IN1A上接收与同时在平面PLB的端入端IN1B和在平面PLC的输入端IN1C上接收到的数据相一致。
并且,在无差错功能情况下,平面PLA的输入端IN2A接收的控制信息与同时在平面PLB的输入端IN2B上接收到的控制信息相一致,该控制信息也与同时在平面PLC的输入端IN2C上接收到的控制信息相一致。
除了信息选择装置和重写装置以外,可以说一个平面的交换器存储装置和控制存储装置可以单独工作,以及基本上以与一个话音存储器和一个控制存储器相同的方式与在通常的时分交换器中的有关装置一起工作。分布在诸时隙上的进入交换器存储装置的数据,被存储在交换器存储装置中的、由从交换器存储装置的读和写装置TA、TB或TC获得的写入地址确定的存储位置上。存储在交换器存储装置中的数据被读出和分配在由来自交换器存储装置的读和写装置的读出地址所确定时隙上。
那些关系到要通过交换器进行连接的连接控制信息,被存储在控制存储装置中的、由来自控制存储装置的读和写装置而送至控制存储装置的写入地址所确定的存储位置中。存储在控制存储装置中的连接控制信息,从由来自控制存储装置的读和写装置、而写入控制存储装置的读出地址所确定的存储位置中被读出。来自控制存储装置的连接控制信息被送至交换器存储装置的读和写装置,因而来自交换器存储装置的数据的读出和在时隙上的分配,是由存储在控制存储装置中的连接控制信息所确定的。
传送至一个平面的交换器存储装置的读和写装置的控制信息,由同一平面的第一信息选择装置进行选择。由于信息选择装置进行择多选择,因此被选择且被传送至读和写装置的控制信息在每一平面中将是正确的,即使来自一平面的控制存储装置的控制信息是错的时也是这样。如果连接不断开的话,被选择的控制信息也被传送至重写装置且重写入控制存储装置。在一单个平面的控制存储装置中的被存储的控制信息中的暂时的差错,为了正在进行的连接而将被自动地校正,这是因为,被选择的控制信息被重写入至控制存储装置中先前读出错误控制信息的位置上。
那些要被存储在一平面的交换器存储装置中的数据,被同一平面的第二信息选择装置所选择。由于信息选择装置进行择多选择,传送至交换器存储装置的被选择的数据在各平面中将是正确的,即使仅在一个所述平面的数据输入端接收到的数据是错误的时候也是这样。
在进行接通和断开通过交换器的时分多路传输连接时,在控制存储装置中的控制信息将在那些属于要被接通或断开的连接的存储位置中被改变。因此,当在进行接通和断开的连接时,由第一信息选择装置选择的控制信息将不重写入控制存储装置,代替的是新的信息将被存储在控制存储装置中相应的存储位置中。
要被存储在一平面的控制存储装置中的新的控制信息,由同一平面的第三信息选择装置所选择。由于信息选择装置进行择多选择,即使在仅一个单独的平面的控制信息输入端接收到的控制信息是错误的,也在各平面中选择正确的控制信息。
要在一平面的数据输出端产生的数据由同一平面的第四信息选择装置选择。由于信息选择装置进行择多选择,即使来自一单独平面的交换器存储装置的数据是错误的,在各平面的数据输出端也将选择正确的数据。
总之,三重平面的信息选择装置能使在一平面的错误数据或控制信 息或有故障的装置由其余二平面中的相应的无差错的数据或控制信息或相应的无故障装置在功能上进行代替,这样,可从全部三重平面获得无差错的数据。另一方面,在至少二个平面上有同时和相应的差错的情况下,从全部三重平面将获得错误的数据。三重平面与信息选择装置和选择的控制信息被重写入控制存储装置的相同位置相结合,赋于该交换器在出现控制信息的暂时差错时,以某种程度的自恢复能力。
根据图1,通过使用四个信息选择装置,在某些情况下有可能在全部三重平面的数据输出端上获得正确的数据,即使不存在完全无差错平面的情况下也是这样。例如,当平面PLC在其输出端接收错误的数据和/或控制信息,而在该平面的任何数据输出端上不出现数据中的差错的同时,控制存储装置CSA和交换器存储装置SSB可能为有差错的。
信息选择装置的三重设置,尤其是第一信息选择装置的三重设置,使该交换器对一个信息选择装置中的差错较不敏感。
三重设置的第二和第四信息选择装置在很大程度上防止了在一种多路交换器的结构中(例如一个时分-空分或一个时分-空分-时分交换器中)差错从一交换器扩展传播到另一交换器。这使维修和对差错位置的测定大为方便。
本发明并不局限于附图所示的实施例,例如,显然在各平面中可以不设置第四信息选择装置。那时,从交换器诸平面接收数据的其它类型的时分多路传输电信系统,最好可以包括用于在从诸平面接收到的相应数据之间进行选择的装置。也可以想到,在数据和/或控制信息中的误差传送至交换器的诸平面的危险特别小的情况下,可以省略掉连接至诸平面的数据和控制信息输入端的各平面的某些第二或第三信息选择装置。将数据或控制信息送至交换器的诸平面的时分多路传输电信系统的其它各部分,那时最好包括数据和控制信息监控或检查装置。
虽然交换器的各平面的信息选择装置进行选择时,并不使用奇偶性 或差错监控结果信息,但可以理解,根据本发明的交换器和方法,显然可以用于那些当所供给的数据或线路信息包括奇偶校验位或差错监控结果信息的情况。
并且,即使所述实施例的三重平面的设备被分开在由虚线所限定的三重平面内,当然也完全没有必要将设备本身放置在交换器中的三个互相分开的平面中。鉴于实践,在某些情况下,将不同平面的某设备共同定位是有好处的,例如,将所述设备公共定位在一个完全相同的集成电路电路板(Capsule    for    integrated    carcuit)上。
除了图示和所描述的装置,根据本发明构成的交换器当然也可以包括通常类型的别的装置,例如电源装置,以及借助于时钟和同步脉冲使交换器各平面中的相应装置互相同步的时间同步装置。
所述的时分交换器可以形成时分多路传输通信连接的耦合节点的一部分,该耦合节点可以包括多个类似的交换器或别的交换器,这样,例如通过耦合节点交换器可获得TS(时分-空分)结构或TST(时分-空分-时分)结构。

Claims (8)

1、一种用于时分多路传输电信系统中的交换器的差错校正方法,该交换器包含在三重平面中同步工作的装置,该时分交换器的每一个平面包括交换器存储装置和控制存储装置,在该方法中,分配在多个输入数据时隙中的输入数据存储在交换器存储装置中,与欲通过所述交换器建立的连接相关的控制信息被送至各平面的控制存储装置并在连接建立时存储在控制存储装置中,在连接建立时原来存储在控制存储装置中的相应控制信息接着便从三重平面中的各控制存储装置中读出,从三重平面中的各控制存储装置中读出的所述相应控制信息进行位与位的比较和位与位的择多选择,择多选择的控制信息送到交换器存储装置,根据交换器存储装置接收到的、择多选择的控制信息使数据从交换存储装置中读出并分配在多个输出数据时隙中,并且把从三重平面中的控制存储装置读出和接着被择多选择的所述控制信息重写入所述控制存储装置。
2、根据权利要求1的方法,其特征在于,供给一个平面的交换器存储装置用以存储在该装置中的数据,是通过在从三个不同平面(PLA,PLB,PLC)获得的相应的数据之间的位与位的比较和位与位的择多选择而得到的。
3、根据权利要求1或2的方法,其特征在于,送至一个平面的控制存储装置用以存储在该装置的控制信号,是通过在从三个不同的平面(PLA,PLB,PLC)获得的相应的控制信息之间的位与位比较和位与位的择多选择而得到的。
4、根据权利要求1,2或3的方法,其特征在于,分配在一个平面的输出数据时隙上的数据,是通过在从三个不同的平面(PLA,PLB,PLC)读出的相应的数据之间的位与位的比较和位与位的择多选择而得到的。
5、一种包含在三重平面(PLA、PLB、PLC)中的同步工作装置并用于一个时分多路传输电信系统中的差错校正交换器,所述交换器的各平面包括交换器存储装置(SSA,SSB,SSC),用于存储分配在多个输入数据时隙中的输入数据和分配在多个输出数据时隙中的读出的数据,各平面还包括控制存储装置(CSA,CSB,CSC),用于存储与通过所述交换器建立的连接有关的数字控制信息,一个平面的所述控制存储装置通过相同平面的第一信息选择装置(MD1A,MD1B,MD1C)而连接至相同平面的交换器控制装置,所述一个平面的第一信息选择装置通过连接以便接收来自其他二个平面的控制存储装置的相应的控制信息,所述一个平面的第一信息选择装置在从所述三重平面的控制存储装置得到的相应控制信息之间执行位与的比较和位与位的择多选择,所述一个平面的交换器存储装置连接到相同平面的所述第一信息选择装置以便接收择多选择的控制信息,所述交换器存储装置根据接收的择多选择的控制信息而读出数据并将读出的数据分配到多个输出数据时隙中,其特征在于,
各平面的交换器包括连接到相同平面的控制存储装置的输入端以及连接到相同平面的第一信息选择装置的输出端的重写装置(RWA、RWB、RWC),以便把从所述控制存储装置原先读出的位与位的择多选择的控制信息重写入相同平面的所述控制存储装置。
6、根据权利要求5的差错校正交换器,其特征在于,该交换器的每一个平面包括第二信息选择装置(MD2A,MD2B,MD2C),这些第二信息选择装置通过连接用以接收三个不同平面的输入的时分多路传输数据,一个平面的第二信息选择装置能在三重平面的输入时分多路传输数据之间进行位与位的比较和位与位的择多选择,并且,一个平面的所述第二信息选择装置连接至该平面的交换器存储装置,用以将选择出的输入时分多路传输数据传送至所述交换器存储装置以便存储在那里。
7、根据权利要求5或6的差错校正交换器,其特征在于,该交换器的各平面包括第三信息选择装置(MD3A,MD3B,MD3C),这些第三信息选择装置通过连接用以接收三个不同平面(PLA,PLB,PLC)的控制信息,一个平面的所述第三信息选择装置能在该三重平面的相应的控制信息之间进行位与位的比较和位与位的择多选择,并且,一个平面的所述第三信息选择装置被连接至该平面的控制存储装置,用以将选择出的该平面的控制信息传送至控制存储装置以便存储在那里。
8、根据权利要求5、6或7的差错校正交换器,其特征在于,该交换器的各平面包括通过连接用以接收从三重平面(PLA,PLB,PLC)的交换器存储装置读出的数据的第四信息选择装置(MD4A,MD4B,MD4C),一个平面的所述第四信息选择装置能在从三重平面读出的相应数据之间进行位与位的比较和位与位的择多选择,并能将选择出的数据分配在该平面的输出数据时隙上。
CN88108718A 1987-12-18 1988-12-17 交换器中的差错校正方法和装置 Expired CN1015769B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SE8705065A SE459625B (sv) 1987-12-18 1987-12-18 Foerfarande foer oevervakning i en tidsvaeljare samt tidsvaeljare med oevervakningsorgan
SE8705065-4 1987-12-18

Publications (2)

Publication Number Publication Date
CN1034460A CN1034460A (zh) 1989-08-02
CN1015769B true CN1015769B (zh) 1992-03-04

Family

ID=20370647

Family Applications (1)

Application Number Title Priority Date Filing Date
CN88108718A Expired CN1015769B (zh) 1987-12-18 1988-12-17 交换器中的差错校正方法和装置

Country Status (18)

Country Link
EP (1) EP0321426B1 (zh)
JP (1) JPH02502599A (zh)
KR (1) KR950003968B1 (zh)
CN (1) CN1015769B (zh)
AR (1) AR242328A1 (zh)
BR (1) BR8807365A (zh)
CA (1) CA1339518C (zh)
DE (1) DE3875599T2 (zh)
EG (1) EG18625A (zh)
ES (1) ES2035369T3 (zh)
FI (1) FI96159C (zh)
GR (1) GR3006195T3 (zh)
IE (1) IE62948B1 (zh)
MX (1) MX170241B (zh)
MY (1) MY103644A (zh)
NO (1) NO173850C (zh)
SE (1) SE459625B (zh)
WO (1) WO1989006084A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE466475B (sv) * 1990-07-10 1992-02-17 Ericsson Telefon Ab L M Saett och anordning foer oevervakning och testning vid en flerplansenhet i en digital tidsvaeljare
DE4132552C1 (zh) * 1991-09-30 1992-11-12 Siemens Ag, 8000 Muenchen, De
US6088329A (en) * 1997-12-11 2000-07-11 Telefonaktiebolaget Lm Ericsson Fault tolerant subrate switching

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3538498A (en) * 1968-09-10 1970-11-03 United Aircraft Corp Majority data selecting and fault indicating
ZA781245B (en) * 1977-03-29 1979-02-28 Standard Telephones Cables Ltd Improvements in or relating to telecommunication switching systems
US4497059A (en) * 1982-04-28 1985-01-29 The Charles Stark Draper Laboratory, Inc. Multi-channel redundant processing systems
JPS6010996A (ja) * 1983-06-30 1985-01-21 Matsushita Electric Ind Co Ltd 時分割ハイウエイスイツチ装置

Also Published As

Publication number Publication date
DE3875599T2 (de) 1993-04-08
EP0321426A1 (en) 1989-06-21
NO893312L (no) 1989-08-17
NO173850C (no) 1994-02-09
BR8807365A (pt) 1990-03-13
AR242328A1 (es) 1993-03-31
FI893493A0 (fi) 1989-07-19
IE883645L (en) 1989-06-18
SE459625B (sv) 1989-07-17
SE8705065L (sv) 1989-06-19
CN1034460A (zh) 1989-08-02
EP0321426B1 (en) 1992-10-28
IE62948B1 (en) 1995-02-20
KR950003968B1 (ko) 1995-04-21
NO173850B (no) 1993-11-01
WO1989006084A1 (en) 1989-06-29
FI96159C (sv) 1996-05-10
ES2035369T3 (es) 1993-04-16
KR900701141A (ko) 1990-08-17
MX170241B (es) 1993-08-12
DE3875599D1 (de) 1992-12-03
JPH02502599A (ja) 1990-08-16
NO893312D0 (no) 1989-08-17
SE8705065D0 (sv) 1987-12-18
GR3006195T3 (zh) 1993-06-21
EG18625A (en) 1993-07-30
FI96159B (sv) 1996-01-31
MY103644A (en) 1993-08-28
CA1339518C (en) 1997-10-28
FI893493A (fi) 1989-07-19

Similar Documents

Publication Publication Date Title
US4074072A (en) Multiprocessor control of a partitioned switching network by control communication through the network
US5655149A (en) System for identifying a primary processor and non-primary processors after system reboot independent of processor positions and without using default primary processor identification
US4228535A (en) Dual TDM switching apparatus
US4048445A (en) Method for through connection check in digital data system
EP0214783A2 (en) Digital transmisson including add/drop module
US4345324A (en) Process and system for error detection in a computer-controlled telephone exchange
EP0378122A1 (en) Parallel time slot interchanger matrix and switch block module for use therewith
US5901024A (en) Apparatus and method for circuit protection
EP0483458A2 (en) Power reduction technique for a time slot interchanger in the subscriber interface
EP0023689A1 (fr) Dispositif logique de prétraitement d'alarmes
US5771225A (en) System for adjusting characteristic of protection unit when switching from plural working units having various characteristics to protection unit
US3909562A (en) Switching network testing process and arrangement
CN1015769B (zh) 交换器中的差错校正方法和装置
US3812297A (en) Bus control arrangement for a communication switching system
US4592044A (en) Apparatus and method for checking time slot integrity of a switching system
US4964105A (en) Replacement switch
US5586249A (en) Control information backup system
US5600786A (en) FIFO fail-safe bus
CN1132378C (zh) 异步传输方式中操作、管理和维护的故障管理方法和装置
US4163122A (en) Method and apparatus for automatically correcting errors in a cyclic routing memory of a time division multiplexed trunk exchange
AU2799289A (en) An error correction method in a switch and a switch provided with error correction means
US20030147429A1 (en) Data transfer interface for a switching network and a test method for said network
JPH0244845A (ja) 障害切替方式
US20050075821A1 (en) Method for testing circuit units to be tested and test apparatus
JP3181485B2 (ja) 通信装置の監視システム

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C13 Decision
GR02 Examined patent application
C14 Grant of patent or utility model
GR01 Patent grant
C15 Extension of patent right duration from 15 to 20 years for appl. with date before 31.12.1992 and still valid on 11.12.2001 (patent law change 1993)
OR01 Other related matters
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee