CN101562171A - 集成电路模块及包括其的显示装置 - Google Patents

集成电路模块及包括其的显示装置 Download PDF

Info

Publication number
CN101562171A
CN101562171A CNA2009101456148A CN200910145614A CN101562171A CN 101562171 A CN101562171 A CN 101562171A CN A2009101456148 A CNA2009101456148 A CN A2009101456148A CN 200910145614 A CN200910145614 A CN 200910145614A CN 101562171 A CN101562171 A CN 101562171A
Authority
CN
China
Prior art keywords
integrated circuit
circuit modules
insulating barrier
resilient coating
land
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2009101456148A
Other languages
English (en)
Inventor
王鑫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Suzhou Corp Ltd
AU Optronics Corp
Original Assignee
AU Optronics Suzhou Corp Ltd
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Suzhou Corp Ltd, AU Optronics Corp filed Critical AU Optronics Suzhou Corp Ltd
Priority to CNA2009101456148A priority Critical patent/CN101562171A/zh
Publication of CN101562171A publication Critical patent/CN101562171A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一种集成电路模块及包括其的显示装置,涉及一种包括软性绝缘层的集成电路模块及包括其的显示装置领域。本发明要解决的技术问题是提供一种集成电路模块,其包括:软性的第一绝缘层;软性的第二绝缘层;设置在所述第一绝缘层和所述第二绝缘层之间的线路层,所述线路层具有多条线路;芯片,所述芯片具有多个端子,所述多个端子分别连接所述多条线路;所述集成电路模块具有至少一个结合区,所述第二绝缘层未覆盖所述结合区;所述集成电路模块还包括对应所述结合区设置的缓冲层,所述缓冲层连接于所述第一绝缘层或者所述线路层。

Description

集成电路模块及包括其的显示装置
【技术领域】
本发明涉及一种集成电路模块及包括其的显示装置,特别是涉及一种包括软性绝缘层的集成电路模块及包括其的显示装置。
【背景技术】
信息技术的发展与集成电路的发展息息相关,集成电路模块一般是按照某种封装形式将芯片(晶片)进行封装而获得。常见的集成电路模块例如有BGA(Ball Grid Array)模块、TCP((Tape Carrier Package))模块、覆晶薄膜(ChipOn Film;COF)模块等,其中BGA属于刚性的封装形式,TCP和COF属于柔性的封装形式。TCP模块和COF模块等采用柔性封装的集成电路模块被广泛应用在平板显示装置中。
图1绘示现有技术的一种集成电路模块10的俯视示意图,图2绘示图1中集成电路模块10沿AA线的左视剖视示意图。集成电路模块10包括软性的第一绝缘层11;软性的第二绝缘层12;设置在所述第一绝缘层11和所述第二绝缘层12之间的线路层13,所述线路层具有多条线路131;芯片16,所述芯片16具有多个端子(未绘示),所述多个端子分别连接所述多条线路131;所述集成电路模块10具有至少一个结合区18,所述第二绝缘层12未覆盖所述结合区18。
图3绘示图2中集成电路模块10与显示面板91结合过程示意图。如图3所示先将显示面板91的一端放置在承载台98上,在显示面板上放置一条异方性导电胶膜(Anisotropic Conductive Film;ACF)94,再将集成电路模块10的一个结合区18移动至所述异方性导电胶膜94上方,进而使用热压头96将集成电路模块10压合固化在显示面板91上。在这一过程中,为防止坚硬的热压头对显示面板91造成伤害,需要在热压头上垫一层缓冲材料,从而使制造过程和设备复杂化,而且热压头温度的稳定性变差。
【发明内容】
本发明的一个目的是提供一种集成电路模块,其包括:软性的第一绝缘层;软性的第二绝缘层;设置在所述第一绝缘层和所述第二绝缘层之间的线路层,所述线路层具有多条线路;芯片,所述芯片具有多个端子,所述多个端子分别连接所述多条线路;所述集成电路模块具有至少一个结合区,所述第二绝缘层未覆盖所述结合区;所述集成电路模块还包括对应所述结合区设置的缓冲层,所述缓冲层连接于所述第一绝缘层或者所述线路层。
作为可选的技术方案,所述缓冲层连接于所述线路层,所述缓冲层包含热固型胶材。
作为进一步可选的技术方案,所述缓冲层包括导电粒子。
作为进一步可选的技术方案,所述热固型胶材包含环氧树脂(Epoxy)。
作为可选的技术方案,所述缓冲层连接于所述第一绝缘层,所述缓冲层包含铁氟龙(Teflon)。
作为可选的技术方案,所述第一绝缘层包含聚酰亚胺(Polyimide;PI)。
作为可选的技术方案,所述第二绝缘层为绝缘漆层。
本发明的另一个目的是提供一种显示装置,其包括显示面板和至少一个上述的任意一种集成电路模块,所述集成电路模块与所述显示面板通过所述结合区连接。
本发明的好处在于,由于集成电路模块包括对应结合区设置的缓冲层,因此在使用热压头将其与其它元件(例如显示面板)连接的过程中不再需要在热压头上垫缓冲材料,使制造过程和设备简单化。
【附图说明】
图1绘示现有技术的一种集成电路模块的俯视示意图;
图2绘示图1中集成电路模块沿AA线的左视剖视示意图;
图3绘示图2中集成电路模块与显示面板结合过程示意图;
图4绘示本发明第一种实施方式的集成电路模块的俯视示意图;
图5绘示图4中集成电路模块沿BB线的左视剖视示意图;
图6绘示本发明第二种实施方式的集成电路模块的左视剖视示意图。
【具体实施方式】
图4绘示本发明第一种实施方式的集成电路模块的俯视示意图;图5绘示图4中集成电路模块沿BB线的左视剖视示意图。如图4和图5所示,本实施方式的集成电路模块20包括:软性的第一绝缘层21;软性的第二绝缘层22;设置在所述第一绝缘层21和所述第二绝缘层22之间的线路层23,所述线路层23具有多条线路231;芯片26,所述芯片26具有多个端子(未绘示),所述多个端子分别连接所述多条线路231;所述集成电路模块20具有至少一个结合区28,所述第二绝缘层22未覆盖所述结合区28;所述集成电路模块20还包括对应所述结合区28设置的缓冲层29,所述缓冲层连接于所述第一绝缘层21。在本实施方式中,第一绝缘层21包含聚酰亚胺,缓冲层29包含铁氟龙,第二绝缘层22为绝缘漆层。需要说明的是,在其它实施方式中,在本实施例例中的一层结构(例如第一绝缘层或第二绝缘层)可以由多层材料构成。由于集成电路模块20包括对应结合区28设置的缓冲层29,因此在使用热压头将其与其它元件(例如显示面板)连接的过程中不再需要在热压头上垫缓冲材料,使制造过程和设备简单化。
图6绘示本发明第二种实施方式的集成电路模块的左视剖视示意图。如图6和所示,本实施方式的集成电路模块30包括:软性的第一绝缘层31;软性的第二绝缘层32;设置在所述第一绝缘层31和所述第二绝缘层32之间的线路层33,所述集成电路模块30具有至少一个结合区38,所述第二绝缘层32未覆盖所述结合区38;所述集成电路模块30还包括对应所述结合区38设置的缓冲层39,所述缓冲层连接于所述线路层33(为形成线路,线路层33具有镂空,所以缓冲层也可能透过这些镂空部分与第一绝缘层31连接)。在本实施方式中,所述缓冲层39包含热固型胶材和导电粒子,从而在具有缓冲功能的同时实现异方性导电胶膜的功能,进一步简化制造过程和制造设备。热固型胶材可以包含环氧树脂。在使用热压头将集成电路模块30与其它元件连接的过程中,缓冲层39先熔化再固化,不再需要异方性导电胶膜即可将集成电路模块30与其它元件结合。
本发明的一种实施方式的显示装置包括显示面板和至少一个上述的集成电路模块20,所述集成电路模块20与所述显示面板通过所述结合区28连接。

Claims (8)

1.一种集成电路模块,其特征在于包括:
软性的第一绝缘层;
软性的第二绝缘层;
设置在所述第一绝缘层和所述第二绝缘层之间的线路层,所述线路层具有多条线路;
芯片,所述芯片具有多个端子,所述多个端子分别连接所述多条线路;
所述集成电路模块具有至少一个结合区,所述第二绝缘层未覆盖所述结合区;
所述集成电路模块还包括对应所述结合区设置的缓冲层,所述缓冲层连接于所述第一绝缘层或者所述线路层。
2.根据权利要求1所述的集成电路模块,其特征在于所述缓冲层连接于所述线路层,所述缓冲层包含热固型胶材。
3.根据权利要求2所述的集成电路模块,其特征在于所述缓冲层包括导电粒子。
4.根据权利要求2所述的集成电路模块,其特征在于所述热固型胶材包含环氧树脂。
5.根据权利要求1所述的集成电路模块,其特征在于所述缓冲层连接于所述第一绝缘层,所述缓冲层包含铁氟龙。
6.根据权利要求1所述的集成电路模块,其特征在于所述第一绝缘层包含聚酰亚胺。
7.根据权利要求1所述的集成电路模块,其特征在于所述第二绝缘层为绝缘漆层。
8.一种显示装置,其特征在于包括显示面板和至少一个根据权利要求1至7项中任意一项所述的集成电路模块,所述集成电路模块与所述显示面板通过所述结合区连接。
CNA2009101456148A 2009-05-15 2009-05-15 集成电路模块及包括其的显示装置 Pending CN101562171A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNA2009101456148A CN101562171A (zh) 2009-05-15 2009-05-15 集成电路模块及包括其的显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNA2009101456148A CN101562171A (zh) 2009-05-15 2009-05-15 集成电路模块及包括其的显示装置

Publications (1)

Publication Number Publication Date
CN101562171A true CN101562171A (zh) 2009-10-21

Family

ID=41220896

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2009101456148A Pending CN101562171A (zh) 2009-05-15 2009-05-15 集成电路模块及包括其的显示装置

Country Status (1)

Country Link
CN (1) CN101562171A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108966485A (zh) * 2018-08-17 2018-12-07 Oppo(重庆)智能科技有限公司 电路板组件、电子设备、显示屏器件及其装配方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108966485A (zh) * 2018-08-17 2018-12-07 Oppo(重庆)智能科技有限公司 电路板组件、电子设备、显示屏器件及其装配方法

Similar Documents

Publication Publication Date Title
US6462412B2 (en) Foldable, flexible laminate type semiconductor apparatus with reinforcing and heat-radiating plates
CN104733450B (zh) 三维空间封装结构及其制造方法
JP4504798B2 (ja) 多段構成半導体モジュール
US6753613B2 (en) Stacked dice standoffs
US20140335657A1 (en) Stack packages having fastening element and halogen-free inter-package connector
US20080093115A1 (en) Interposer, electrical package, and contact structure and fabricating method thereof
CN106716627A (zh) 具有嵌入式集成电路裸片的柔性电子电路及其制作和使用方法
US7109575B2 (en) Low-cost flexible film package module and method of manufacturing the same
KR101801307B1 (ko) 임베디드 칩 패키지
JP2004362602A (ja) Rfidタグ
WO2011011974A1 (en) Flexible circuit module
CN204948505U (zh) 一种柔性基板和显示装置
JP2020009983A (ja) 半導体装置
CN103841757B (zh) 挠性电路板
JP4487883B2 (ja) 電子部品内蔵モジュールの製造方法
JP2014216650A (ja) 電気システム及びそのコアモジュール
JP2005093551A (ja) 半導体装置のパッケージ構造およびパッケージ化方法
CN103140052A (zh) 电子模块
US9041180B2 (en) Semiconductor package and method of manufacturing the semiconductor package
JP2005191156A (ja) 電気部品内蔵配線板およびその製造方法
TWI447882B (zh) 包括混合框架面板的互連構造
US9978663B2 (en) Integrated circuit assembly with heat spreader and method of making the same
CN109379841A (zh) 电子设备及其电路板结构以及球栅阵列封装模组
US20110286188A1 (en) Multilayer printed circuit board using flexible interconnect structure, and method of making same
US20120212917A1 (en) Three-Dimensional Stack Structure Of Wafer Chip Using Interposer

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20091021