CN101553104B - 具有防电磁干扰结构的电路板 - Google Patents

具有防电磁干扰结构的电路板 Download PDF

Info

Publication number
CN101553104B
CN101553104B CN2008100918287A CN200810091828A CN101553104B CN 101553104 B CN101553104 B CN 101553104B CN 2008100918287 A CN2008100918287 A CN 2008100918287A CN 200810091828 A CN200810091828 A CN 200810091828A CN 101553104 B CN101553104 B CN 101553104B
Authority
CN
China
Prior art keywords
circuit board
electromagnetic interference
detection line
anti electromagnetic
interference structure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2008100918287A
Other languages
English (en)
Other versions
CN101553104A (zh
Inventor
张木财
张家豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Asustek Computer Inc
Original Assignee
Asustek Computer Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asustek Computer Inc filed Critical Asustek Computer Inc
Priority to CN2008100918287A priority Critical patent/CN101553104B/zh
Publication of CN101553104A publication Critical patent/CN101553104A/zh
Application granted granted Critical
Publication of CN101553104B publication Critical patent/CN101553104B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Abstract

一种具有防电磁干扰结构的电路板,包括接地结构、检测线、输入输出端口模块及电子元件。接地结构及检测线均设置于电路板上;检测线的一端电性连接于接地结构,以形成电磁干扰防护回路;电子元件与输入输出端口模块分别位于检测线两侧。本发明借助检测线一端电性连接于接地结构所形成电磁干扰防护回路的设计,可防止电路板遭受外界侵入的ESD影响而损害电路板上各元件,增加电路板使用的安全性及稳定度;且整合检测线与防电磁干扰结构,可节省电路板使用空间及成本,并于早期即可依电阻值比对判断电路板的质量是否良好,以预防不合格品流入消费市场。

Description

具有防电磁干扰结构的电路板
技术领域
本发明涉及一种电路板,特别涉及一种具有防电磁干扰结构的电路板。
背景技术
对于电路板制造厂商来说,电路板产品的电磁兼容(EMC)的规划是否良好,往往成为影响产品是否易受电磁干扰(EMI)的关键。若产品设计过程中未注意到EMC不佳的问题,而在后端检测时才发现问题点,则必须花费大量的人力及成本来对产品进行工程变更(engineer change)或返工(rework)等作业,严重的更会导致上述产品完全无法销售的风险。如图1所示,以计算机的主机板80为例,一般主机板80均设置有多个输入输出端口(I/O port)82以供连接其它扩充设备(例如显示器、键盘、鼠标等),而在对这些扩充设备进行插拔的过程中,会产生静电放电(ESD)效果。当主机板80针对EMI的设计不良时,前述所产生的ESD就容易进入主机板80而对其内部元件84造成损害,甚至破坏元件84的功能。
已知针对EMI的改善方式是,在主机板上需要进行保护处对接地线部分作汇集或作接地围堵防治的处理,经由接地线形成循环保护以将侵入主机板的ESD导出。然而当主机板需要保护的元件较多时,必须对应设置多个接地线路保护,这将占用主机板空间并且增加主机板设计上的复杂度。
此外,要确保电路板产品的质量,使得电路板上所蚀刻出的各线路均符合一定标准,各线路的长度及宽度实为电路板质量检测的关键要素。又如图1所示,一般在主机板80上会额外蚀刻出一条检测线86,经由检测线86所设定的长度及宽度定义出一个电阻值,并通过检测线86的A、B两端点取得此电阻值,再利用此电阻值作为标准来验证主机板80上各蚀刻线路是否符合标准,以确保主机板80的质量。然而通常此检测线86需在主机板80上寻找适当位置设置,容易占用主机板80的使用空间。
发明内容
本发明的具有防电磁干扰结构的电路板包括接地结构、检测线、输入输出端口模块及电子元件。接地结构及检测线均设置于电路板上;检测线的一端电性连接于接地结构;电子元件与输入输出端口模块分别位于检测线两侧。
上述具有防电磁干扰结构的电路板中,上述接地结构可为穿孔与接地线路,上述穿孔四周环设上述接地线路。
上述具有防电磁干扰结构的电路板中,上述接地线路可经由金属件产生接地效果。
上述具有防电磁干扰结构的电路板中,上述检测线可经由上述金属件与上述接地线路电性连接。
上述具有防电磁干扰结构的电路板中,上述金属件可为金属螺丝。
上述具有防电磁干扰结构的电路板中,经由测量上述检测线的两端能测得电阻值,用以作为上述电路板的质量检测标准。
上述具有防电磁干扰结构的电路板中,上述检测线的长度可大于或等于上述输入输出端口模块的长度。
本发明的有益效果为:借助检测线一端电性连接于接地结构所形成电磁干扰防护回路的设计,可防止电路板遭受外界侵入的ESD影响而损害电路板上各元件,增加电路板使用的安全性及稳定度;且整合检测线与防电磁干扰结构,可节省电路板使用空间及成本,并于早期即可依电阻值比对判断电路板的质量是否良好,以预防不合格品流入消费市场。
附图说明
图1为已知一般电路板的示意图。
图2为本发明一个实施例的具有防电磁干扰结构的电路板的示意图。
图3为本发明一个实施例的具有防电磁干扰结构的电路板的局部示意图。
图4为本发明另一实施例的具有防电磁干扰结构的电路板局部示意图。
具体实施方式
为能让本发明的上述和其它目的、特征和优点能更明显易懂,下文特举出本发明的具体实施例,并配合所附图式,作详细说明如下。
请先参考图2,其为本发明一个实施例的具有防电磁干扰结构的电路板的示意图。如图2所示,本发明的具有防电磁干扰结构的电路板10包括接地结构12(在此以两个作为最佳实施例)、检测线14、输入输出端口模块18及电子元件16。接地结构12及检测线14均设置于电路板10上;检测线14的两端分别电性连接于两个接地结构12,使得接地结构12与检测线14结合以形成电磁干扰防护回路。电子元件16与输入输出端口模块18分别位于检测线14两侧。一般情况下,当使用外接线路或扩充设备而对输入输出端口模块18进行插拔动作时,此动作可能会产生ESD,并经由输入输出端口模块18侵入电路板10,借助本发明的设计,由于防电磁干扰结构的设置位置接近输入输出端口模块18,将在电子元件16与输入输出端口模块18间产生隔阻效果,在侵入电路板10的ESD要跨过防电磁干扰结构时,利用电会往最短距离路径移动的特性,可经由电磁干扰防护回路将入侵的ESD导出,使得其不会对电路板10的各电子元件16造成损害。检测线14的长度一般设计成大于或等于输入输出端口模块18的长度,如此可增加本发明的具有防电磁干扰结构的电路板10对侵入ESD的保护范围,使得所有经由输入输出端口模块18侵入电路板10的ESD均需要跨过电磁干扰防护回路,并可由其导出,以确保电路板10的使用安全性与电磁兼容性。
本发明的具有防电磁干扰结构的电路板10结合一般电路板的电阻值测量功能,经由测量检测线14的两端可测得电阻值,用以作为电路板10的质量检测标准。本发明的具有防电磁干扰结构的电路板10针对检测线14的长度及宽度预先定义,并配合调整两个接地结构间的距离;而经由测量检测线14的A、B两端点,可取得依此检测线14规格定义出的电阻值,并将此电阻值当作标准电阻值。通过此电阻值可与蚀刻于电路板10上的任一线路截取相同长度所测得的电阻值进行比对,以验证电路板10的各线路是否符合此标准电阻值的规范。若是则代表电路板10的线路具有良好质量及稳定度;若否则代表电路板10的线路在蚀刻过程中可能出现瑕疵,可尽早对电路板10进行返工或其它相关处理程序,以避免不合格品流入市场并减少成本的花费。此外,所定义出的阻值可随检测线14的宽度或长度不同而改变。依据不同电路板10的线路规格设计或需求,使得各电路板适用的标准电阻值也有所不同,因此可预先针对各电路板蚀刻出特定长度及宽度的检测线14,以定义出不同的电阻值作为标准电阻值,供不同规格电路板的质量检测。
请参考图3,其为本发明一个实施例的具有防电磁干扰结构的电路板的局部示意图。如图3所示,在本发明的一个实施例中,具有防电磁干扰结构的电路板10的各个接地结构12包含穿孔122,穿孔122四周环设有接地线路124,且接地线路124直接与检测线14导通而呈电性连接状态。在一般情况下,经由测量具有防电磁干扰结构的电路板10的检测线14的A、B两端可取得此检测线14的电阻值,用以作为判断电路板10线路良劣的标准;当电路板10经组装使用时,可经由金属件20的一端与接地线路124连接,金属件20的另一端则可连接接地件(图中未示)。在本实施例中,接地件为设置于电路板10下方的金属壳体,而金属件20可为金属柱体,接地线路124可部分或完全接触金属柱体的一端,且金属柱体的另一端可穿过穿孔122与金属壳体相连接,但金属件30的型式并不以本实施例为限。此时金属件20可作为电性导通件,以使得接地线路124经由金属件20与金属壳体互相导通而产生接地效果,并结合检测线14形成具有保护功能的电磁干扰防护回路。
请参考图4,此图为本发明的具有防电磁干扰结构的电路板另一实施例的局部示意图。如图4所示,本实施例的具有防电磁干扰结构的电路板10a为前述实施例的变化型式,具有防电磁干扰结构的电路板10a的各个接地结构12a包含穿孔122a,穿孔122a四周环设有接地线路124a,且接地线路124a未与检测线14a直接呈电性连接状态,而两者间保持一定间距126。在本实施例中,穿孔122a可为电路板10a的固定孔,经由金属件20a穿设于穿孔122a中并固定于金属壳体(图中未示)上,以提供电路板10a的固定功能。在本发明的具有防电磁干扰结构的电路板10a未经组装使用时,可直接测量检测线14a的A、B两端以取得电阻值;当电路板10a组装使用后,经由前述的金属件20a固定电路板10a于金属壳体上,同时利用金属件20a作为电性导通件以将检测线14a与接地线路124a电性连接,且金属件20a连接金属壳体提供接地效果以形成电磁干扰防护回路。前述金属件20a可为金属螺丝,也可使用其它具有相同固定及导电功能的元件来取代,不以本实施例为限。
借助本发明的具有防电磁干扰结构的电路板10或10a可防止ESD经由输出输入端口模块18侵入,避免对电路板10或10a上的各电子元件16造成损害;同时本发明的具有防电磁干扰结构的电路板10或10a还整合了一般电路板原有的检测线的功能,经由测量检测线14或14a两端所取得的电阻值可为电路板10的质量检测标准,并且节省电路板的使用空间。借助此设计以提升本发明的具有防电磁干扰结构的电路板10或10a的合格率及稳定度,达到电磁兼容的要求,并防止不合格品流入市面。
综上所述,本发明无论就目的、手段及效果,在在均显示其迥异于现有技术特征,为一大突破。不过需要注意,上述实施例仅为对本发明的原理及其效果的例示性说明,而非用于限制本发明的范围。任何本领域技术人员均可在不违背本发明的技术原理及精神下,对实施例作修改与变化。本发明的权利保护范围应如权利要求书所述。

Claims (7)

1. 一种具有防电磁干扰结构的电路板,其特征在于包括:
接地结构,设置于所述电路板上;
检测线,设置于所述电路板上,所述检测线的一端电性连接于所述接地结构;
输入输出端口模块;以及
电子元件,与所述输入输出端口模块分别位于所述检测线两侧。
2. 根据权利要求1所述的具有防电磁干扰结构的电路板,其特征在于其中所述接地结构为穿孔与接地线路,所述穿孔四周环设所述接地线路。
3. 根据权利要求2所述的具有防电磁干扰结构的电路板,其特征在于其中所述接地线路经由金属件产生接地效果。
4. 根据权利要求3所述的具有防电磁干扰结构的电路板,其特征在于其中所述检测线经由所述金属件与所述接地线路电性连接。
5. 根据权利要求3所述的具有防电磁干扰结构的电路板,其特征在于其中所述金属件为金属螺丝。
6. 根据权利要求1所述的具有防电磁干扰结构的电路板,其特征在于其中经由测量所述检测线的两端能测得电阻值,用以作为所述电路板的质量检测标准。
7. 根据权利要求1所述的具有防电磁干扰结构的电路板,其特征在于其中所述检测线的长度大于或等于所述输入输出端口模块的长度。
CN2008100918287A 2008-04-03 2008-04-03 具有防电磁干扰结构的电路板 Active CN101553104B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008100918287A CN101553104B (zh) 2008-04-03 2008-04-03 具有防电磁干扰结构的电路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008100918287A CN101553104B (zh) 2008-04-03 2008-04-03 具有防电磁干扰结构的电路板

Publications (2)

Publication Number Publication Date
CN101553104A CN101553104A (zh) 2009-10-07
CN101553104B true CN101553104B (zh) 2012-01-25

Family

ID=41156991

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008100918287A Active CN101553104B (zh) 2008-04-03 2008-04-03 具有防电磁干扰结构的电路板

Country Status (1)

Country Link
CN (1) CN101553104B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105744729B (zh) * 2016-04-22 2019-04-30 上海天马微电子有限公司 一种柔性电路板、电子设备及其滤除电磁干扰方法
CN110299265B (zh) * 2019-05-06 2021-10-15 上海空间电源研究所 继电器安装在印制板上的高阻接地结构及其安装方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5189638A (en) * 1990-04-26 1993-02-23 Mitsubishi Denki Kabushiki Kaisha Portable semiconductor memory device
US6185105B1 (en) * 1997-08-07 2001-02-06 Yazaki Corporation Discharge structure of printed circuit board
US6407895B1 (en) * 2000-02-15 2002-06-18 Delphi Technologies, Inc. PWB ESD discharger

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5189638A (en) * 1990-04-26 1993-02-23 Mitsubishi Denki Kabushiki Kaisha Portable semiconductor memory device
US6185105B1 (en) * 1997-08-07 2001-02-06 Yazaki Corporation Discharge structure of printed circuit board
US6407895B1 (en) * 2000-02-15 2002-06-18 Delphi Technologies, Inc. PWB ESD discharger

Also Published As

Publication number Publication date
CN101553104A (zh) 2009-10-07

Similar Documents

Publication Publication Date Title
US8847607B2 (en) Device for protecting a connector and a communications wire of a memory card reader
US7409665B2 (en) Method for checking return path of printed and CAD apparatus for designing patterns of printed board
WO2011155114A1 (ja) 保護回路と半導体装置及び電子機器
Park et al. Measurement and analysis of statistical IC operation errors in a memory module due to system-level ESD noise
CN101553104B (zh) 具有防电磁干扰结构的电路板
US9857398B2 (en) Inter-circuit board connector with current sensor
KR101518771B1 (ko) 설계 지원장치, 설계 지원방법 및 기억매체
US10466290B2 (en) Automated test and measurement system with magnetic field detection
US7752591B2 (en) Board layout check apparatus and board layout check method for guard wiring
US9342649B2 (en) Rule check system, method, and non-transitory computer readable medium storing presentation program
TWI383159B (zh) 電性連接瑕疵偵測裝置
JP5231295B2 (ja) 検査装置およびその検査方法
WO2008086908A1 (en) A method for determining the current return path integrity in an electric device connected or connectable to a further device
JP7527220B2 (ja) イミュニティ評価システムおよびイミュニティ評価方法
US20120079443A1 (en) Printed circuit board design assisting device, method, and program
TWI418294B (zh) 防電磁干擾結構的電路板
JP5993966B2 (ja) 電流検出装置
US11289857B2 (en) Electrical connector with integrated current sensor
JP7221026B2 (ja) インピーダンス測定装置
US11812547B2 (en) Memory module for protection of a circuit, a memory module protection device, and a memory module protection system
TWM549351U (zh) 用於判定一導電圖案好壞之檢查裝置
EP2629324B1 (en) Method and apparatus for attachment of a package to a substrate
JP7460950B2 (ja) 評価システムおよび評価装置
JP5433202B2 (ja) ノイズ評価装置
KR101619697B1 (ko) 해킹방지 장치가 구비된 아이씨 카드 리더기

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant