CN101546956B - 具有环路滤波器的自调节电荷泵 - Google Patents
具有环路滤波器的自调节电荷泵 Download PDFInfo
- Publication number
- CN101546956B CN101546956B CN2009101283187A CN200910128318A CN101546956B CN 101546956 B CN101546956 B CN 101546956B CN 2009101283187 A CN2009101283187 A CN 2009101283187A CN 200910128318 A CN200910128318 A CN 200910128318A CN 101546956 B CN101546956 B CN 101546956B
- Authority
- CN
- China
- Prior art keywords
- coupled
- charge pump
- adjuster
- node
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000001105 regulatory effect Effects 0.000 title claims abstract description 9
- 230000007246 mechanism Effects 0.000 claims description 15
- 230000008676 import Effects 0.000 claims description 7
- 239000003990 capacitor Substances 0.000 description 14
- 230000008878 coupling Effects 0.000 description 5
- 238000010168 coupling process Methods 0.000 description 5
- 238000005859 coupling reaction Methods 0.000 description 5
- 230000004044 response Effects 0.000 description 4
- 230000009471 action Effects 0.000 description 3
- 230000003321 amplification Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 239000013589 supplement Substances 0.000 description 2
- 230000000712 assembly Effects 0.000 description 1
- 238000000429 assembly Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/06—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
- H02M3/07—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
- H03L7/0895—Details of the current generators
- H03L7/0896—Details of the current generators the current generators being controlled by differential up-down pulses
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
- H03L7/0895—Details of the current generators
- H03L7/0898—Details of the current generators the source or sink current values being variable
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本发明名称为“具有环路滤波器的自调节电荷泵”。本文陈述了与电荷泵装置相关的实现,提供一种电荷泵装置,包括:至少一个输入节点;两个输出节点;以及调节器,调节所述两个输出节点的至少一个,所述调节器从所述两个输出节点之一去耦。
Description
技术领域
本发明涉及具有环路滤波器的自调节电荷泵。
背景技术
锁相环(PLL)可利用鉴相器比较参考时钟的相位与输出时钟的相位,其利用压控振荡器(VCO)生成改变到VCO的输入上的控制电压的相位误差。通过调整此控制电压,VCO的相位可锁定为参考时钟的相位。一般情况下,一些类型的环路滤波器布置在鉴相器与VCO之间。环路滤波器一般用于执行从进入信号阻挡不合需要频率的功能。
在PLL系统中,典型的鉴相器生成控制电压以便控制电荷泵电路,该电路可操作以选择性地将电荷(“上”电流)注入节点以便增大电压电平,或者将电荷(“下”电流)从节点拉出以提供降低的电压电平。为了增大电压电平,电荷从电源流入(source),而为了降低电压电平,将电荷流出(sink)到地参考。在VCO与参考时钟之间的相对相位正落后或超前时,则控制电荷泵的流入或流出。
电荷泵可包括切换到VCO的电压输入的两个电流源。当电荷流入到节点时,VCO的相位将从落后或超前相位改变为超前或落后相位,使得鉴相器将随后使电荷泵流出电流。当PLL锁定时,相位误差应大致在零相位误差,这应该导致无电流流入到或流出自VCO的电压控制输入。
图1中示出了现有技术电荷泵100。电荷泵基于具有切换信号UP与补充切换信号的“上”信号以及基于具有切换信号DN与补充切换信号的“下”信号进行操作。电荷泵100包括构建为RC网络的环路滤波器102。具体而言,环路滤波器102包括串联的电阻器104和电容器106,其中,电容器106具有耦合到参考电位的端子。电阻器104和电容器106定义环路滤波器102的零点。环路滤波器102还包括与电阻器104和电容器106并联耦合的电容器108。环路滤波器102耦合到电荷泵100的第一输出节点110。环路滤波器102主要实现成抑制在电荷泵100处理输入控制电压时可影响调节器112的尖峰、振铃和其它噪声(在下一段落中论述)。
如上所述,现有技术电荷泵100也包括调节器112,该调节器用于将电荷泵100的第二输出节点114调节为与环路滤波器102的节点116相同的电压。这通过控制电流源120而实现。电容器118耦合到第二输出节点114和调节器112。假设选择了适当的组件值,与电容器106耦合的电容器118确保第一输出节点110和第二输出节点114相对于彼此处于静态平衡。
图1所示的现有技术设计会将不想要的噪声引入调节器112。一般情况下,此类噪声从第一输出节点110上的振荡引入。输入调节器112的任何噪声可不利地影响其性能。
发明内容
本发明提供一种电荷泵装置,包括:至少一个输入节点;两个输出节点;调节器,调节所述两个输出节点的至少一个,所述调节器从所述两个输出节点之一去耦;以及耦合到所述调节器的切换机构,其中在信号由所述至少一个输入节点接收时,所述切换机构中断所述调节器。
本发明还提供一种包括电荷泵的设备,包括:锁相环PLL以及耦合到所述PLL的所述电荷泵。所述电荷泵包括:至少一个输入节点;两个输出节点;调节器,调节所述两个输出节点的至少一个,所述调节器从所述两个输出节点之一去耦;以及耦合到所述调节器的切换机构,其中在信号由所述至少一个输入节点接收时,所述切换机构中断所述调节器。
本发明还提供一种电荷泵器件,包括:至少一个输入节点;第一电流源和第二电流源;第一输出节点和第二输出节点;第一电流路径,所述第一电流路径具有耦合到所述第一电流源并且还耦合到所述第一输出节点的第一器件,所述第一电流路径还具有耦合到所述第二电流源并且还耦合到所述第一输出节点的第二器件;第二电流路径,所述第二电流路径具有耦合到所述第一电流源并且还耦合到所述第二输出节点的第三器件,所述第二电流路径还具有耦合到所述第二电流源并且还耦合到所述第二输出节点的第四器件;滤波器,耦合到所述第二输出节点;调节器,耦合到所述第一输出节点并且还耦合到虚地;以及耦合到所述调节器的切换机构,其中在信号由所述至少一个输入节点接收时,所述切换机构中断所述调节器。
附图说明
下面参照附图提供详细的说明。图中,参考标号最左边的数字标识最先出现该参考标号的图形。在不同的图形中使用相同的参考标号指示类似或相同的项目。
图1示出可在锁相环(PLL)系统中采用的现有技术电荷泵电路,锁相环系统包含将控制信号提供到电荷泵电路的鉴相器。
图2示出可在锁相环(PLL)系统中采用的根据本实现的电荷泵电路,锁相环系统包含将控制信号提供到电荷泵电路的鉴相器。
图3示出可采用图2所示电荷泵电路的锁相环(PLL)实现。
图4示出其中可利用电荷泵的示范环境。
具体实施方式
概述
本文中描述了电荷泵的示范实现。一个此类电荷泵采用从电荷泵的输出去耦的调节器。调节器的该去耦防止在电荷泵输出上的噪声影响调节器的性能。
示范设置
图2示出可在PLL系统中采用的根据本实现的电荷泵电路200,PLL系统包含将控制信号提供到电荷泵电路200的鉴相器。电荷泵电路200具有从控制器件(未示出)接收“上”和“下”信号的两个控制信号输入。控制器件可以是鉴相器、混频器、模拟复用器或其它类似器件。两个切换的电流源202和204是电荷泵电路200的一部分。电流源202和204在活动状态时分别向环路滤波器206提供正和负电流(例如,“上”电流和“下”电流)。环路滤波器206可以是有源滤波器或无源滤波器。
电荷泵200也包括两个切换部分208和210。切换部分208包括两个P沟道晶体管,其中,其源极端子耦合到电流源202。P沟道晶体管的漏极耦合到作为切换部分210一部分的两个N沟道晶体管的漏极。N沟道晶体管的源极连接到电流源204。另外,N沟道晶体管的源极也连接到调节的电流源212。正如本领域的技术人员理解的一样,在图2所示配置中使用N和P沟道晶体管只是设计选择问题。其它配置也可使用,且仍获得本文中所述的实现的益处。
P沟道晶体管的栅极端子耦合到接收“上”信号的输入,其中,N沟道晶体管的栅极端子耦合到接收“下”信号的输入。切换部分208的P沟道晶体管之一具有介于P沟道晶体管的栅极与接收“上”信号的输入之间的反相器214。类似地,切换部分210的N沟道晶体管之一具有介于N沟道晶体管的栅极与接收“下”信号的输入之间的反相器216。这样,一个P沟道晶体管的栅极端子经耦合以接收从“上”信号衍生的切换信号UP,并且另一P沟道晶体管的栅极端子经耦合以接收从“上”信号衍生的补充切换信号类似地,一个N沟道晶体管的栅极端子经耦合以接收从“下”信号衍生的切换信号DN,并且另一N沟道晶体管的栅极端子经耦合以接收从“下”信号衍生的补充切换信号以图2所示方式使用反相器214和216是设计选择问题,并且可利用或不利用此类反相器的其它实现也是可能的。例如,补充信号也可使用差分/对称锁存器电路形成。通常,提供补充切换信号的任何设置可结合电荷泵电路200使用。
由P沟道晶体管之一的漏极和N沟道晶体管之一的漏极定义的一条电流路径218具有第一输出节点220。第一输出节点220向环路滤波器206供应流入(“上”)和流出(“下”)电流。
环路滤波器206包括运算放大器222和电容器224。第一输出节点220馈入运算放大器222的反相输入。运算放大器222的非反向输入连接到地参考221(例如,虚地)。虚地可以是保持在稳定参考电位而未直接连接到该参考电位的电路的节点。一些情况下,参考电位被视为是地表,并且参考节点因此称为“地”或“接地”。在另一表征中,运算放大器222的非反相输入接地(例如,地参考221);则放大器222的反相输入虽然未接地,但将呈现类似的电位,成为虚地。
运算放大器222的输出通过电容器224反馈到反相输入。所示环路滤波器206可使用各种设计和组件实现。例如,环路滤波器206可包括另外的电阻器-电容器(RC)电路。正如本领域的技术人员理解的一样,其它滤波器设置也可使用。
环路滤波器206的使用使得放大输入信号成为可能。放大通过在环路滤波器206中采用的运算放大器222而可能实现。结果,电荷泵电路200只生成其动态范围是VCO所需完整动态范围一小部分的信号,其中VCO连接到环路滤波器206输出。这降低了电荷泵电路200的复杂性,并将电荷泵电路200的电流失配将到最低。
由另一P沟道晶体管的漏极和另一N沟道晶体管的漏极定义的另一条电流路径228具有第二输出节点230。第二输出节点230耦合到电容器232。
电荷泵电路200涉及调节器器件234的使用。调节器器件234具有耦合到地参考236(例如,虚地)的第一输入。因此,调节器器件234从第一输出节点220去耦。虚地一般可以是保持在稳定参考电位而未直接连接到该参考电位的电路的节点。一些情况下,参考电位被视为是地表,并且参考节点因此称为“地”或“接地”。调节器器件234具有耦合到第二输出节点230和电容器232的端子的第二输入。调节器器件234的输出耦合到调节的电流源212。
在一些实现中,地参考236可与地参考221相同(即,参考221和236可共享一个公共节点)。此外,在一些实现中,同一电压电平可存在于参考236和221中。
现在提供电荷泵电路200的操作特性的描述。在稳定状态期间,即,在“上”信号或“下”信号均未输入电荷泵电路200时,与第二电流路径228相关联的任何电流经第二输出节点230转储(dump)到电容器232中。在此状态期间,在“上”信号或“下”信号均未输入时,调节器234尝试相对虚地调节在第二输出节点230的电压电平。另外,环路滤波器206也相对虚地进行调节。在本实现中,调节器234未将第一输出节点220参考为调节过程的一部分。相反,调节器234使用地参考236模拟第一输出节点220。调节器234力求使用调节的电流源212实现此电压调节。
图2所示的设计与现有技术设计相比有许多优点。例如,相对虚地的调节可消除与由电荷泵电路200的下游器件形成的踢回噪声相关的负面效应。此外,将环路滤波器206从调节器234去耦防止了环路滤波器206在电流调节期间干扰调节器234。
还如上所述,响应“上”信号,从第一输出节点220将“上”电流流入到环路滤波器206。响应“下”信号,从第一输出节点220流出“下”电流。正如本领域的技术人员理解的一样,电荷泵电路200接收“上”或“下”信号,并产生输出以便保持相关联PLL处于“锁定”状态。
电荷泵电路200可修改以包括设计成当电荷泵电路200正在接收“上”或“下”信号时中断调节器234的切换机制。在一个示例中,两个开关位于调节器234的输出后的串联设置中。两个开关之一连接到接收“上”信号的输入节点,并且两个开关的另一开关连接到接收“下”信号的输入节点。例如,开关之一可连接到信号和/或另一开关可连接到信号。两个开关之一因此可受控以响应“上”信号的出现,并且两个开关的另一开关可受控以响应“下”信号的出现。除非出现“上”或“下”信号,否则,两个开关保持闭合。在另一备选方案中,切换机制可设置为中断调节器234的一个或多个输入。同样地,如果电荷泵电路200接收“上”或“下”信号,则中断将发生。除建议的两个开关示例外的其它切换机制也可用于中断调节器234。
图3示出可采用图2所示电荷泵电路200的锁相环(PLL)300实现。参考时钟可提供到鉴相器302。鉴相器302也从压控振荡器(VCO)308接收反馈时钟。鉴相器302检测参考时钟与反馈时钟之间的差,并且耦合到环路滤波器306的电荷泵304生成对应于该差的电荷以驱动VCO 308。因此,VCO 308输出上下调整以保持“锁定”到参考时钟。
示范环境
图4示出可结合PLL和相关联电荷泵的装置400的简化示范实现。装置400可以是诸如蜂窝电话等便携式装置,具有包括电源402、处理电路404和用户接口组件406等组件。处理电路404可包括集成电路芯片和/或用于启用装置400操作的其它组件。用户接口组件406可包括显示器、袖珍键盘等等。任何所述单元402、404和406可实现本文中所述类型的电荷泵和PLL。另外,由于至少与简洁相关的原因而在本文未描述的装置400的其它组件也可实现此类PLL和电荷泵。至少为简明起见,电源402、处理电路404和用户接口电路406的进一步细节未示出或描述。
结论
虽然主题已通过特定于结构特征和/或方法动作的语言描述,但要理解,所附权利要求中定义的主题不必限于所述的特定特征或动作。相反,特定的特征和动作作为实现权利要求的示范形式而公开。
Claims (16)
1.一种电荷泵装置,包括:
至少一个输入节点;
两个输出节点;
调节器,调节所述两个输出节点的至少一个,所述调节器从所述两个输出节点之一去耦;以及
耦合到所述调节器的切换机构,
其中在信号由所述至少一个输入节点接收时,所述切换机构中断所述调节器。
2.如权利要求1所述的电荷泵装置,其中所述调节器具有耦合到所述两个输出节点之一的输入,并且另一输入耦合到虚地。
3.如权利要求1所述的电荷泵装置,其中所述至少一个输入节点包括第一输入节点和第二输入节点。
4.如权利要求1所述的电荷泵装置,还包括耦合到所述两个输出节点之一的滤波器器件。
5.如权利要求4所述的电荷泵装置,其中所述滤波器器件是环路滤波器。
6.如权利要求4所述的电荷泵装置,其中所述滤波器器件包括具有耦合到虚地的输入的运算放大器。
7.如权利要求1所述的电荷泵装置,其中所述调节器具有耦合到虚地的输入。
8.一种包括电荷泵的设备,包括:
锁相环PLL;以及
所述电荷泵,耦合到所述PLL,所述电荷泵包括:
至少一个输入节点;
两个输出节点;
调节器,调节所述两个输出节点的至少一个,所述调节器从所述两个输出节点之一去耦;以及
耦合到所述调节器的切换机构,
其中在信号由所述至少一个输入节点接收时,所述切换机构中断所述调节器。
9.如权利要求8所述的设备,其中所述调节器具有耦合到所述两个输出节点之一的输入,并且另一输入耦合到虚地。
10.如权利要求8所述的设备,其中所述至少一个输入节点包括第一输入节点和第二输入节点。
11.如权利要求8所述的设备,还包括耦合到所述两个输出节点之一的滤波器器件。
12.如权利要求11所述的设备,其中所述滤波器器件是环路滤波器。
13.如权利要求11所述的设备,其中所述滤波器器件包括具有耦合到虚地的输入的运算放大器。
14.如权利要求8所述的设备,其中所述调节器具有耦合到虚地的输入。
15.一种电荷泵器件,包括:
至少一个输入节点;
第一电流源和第二电流源;
第一输出节点和第二输出节点;
第一电流路径,所述第一电流路径具有耦合到所述第一电流源并且还耦合到所述第一输出节点的第一器件,所述第一电流路径还具有耦合到所述第二电流源并且还耦合到所述第一输出节点的第二器件;
第二电流路径,所述第二电流路径具有耦合到所述第一电流源并且还耦合到所述第二输出节点的第三器件,所述第二电流路径还具有耦合到所述第二电流源并且还耦合到所述第二输出节点的第四器件;
滤波器,耦合到所述第二输出节点;
调节器,耦合到所述第一输出节点并且还耦合到虚地;以及
耦合到所述调节器的切换机构,
其中在信号由所述至少一个输入节点接收时,所述切换机构中断所述调节器。
16.如权利要求15所述的电荷泵器件,其中所述第一、第二、第三和第四器件是晶体管。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/055371 | 2008-03-26 | ||
US12/055,371 US7868669B2 (en) | 2008-03-26 | 2008-03-26 | Self-regulated charge pump with loop filter |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101546956A CN101546956A (zh) | 2009-09-30 |
CN101546956B true CN101546956B (zh) | 2012-12-05 |
Family
ID=41060822
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009101283187A Active CN101546956B (zh) | 2008-03-26 | 2009-03-26 | 具有环路滤波器的自调节电荷泵 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7868669B2 (zh) |
CN (1) | CN101546956B (zh) |
DE (1) | DE102009014611B4 (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8294497B2 (en) * | 2009-04-24 | 2012-10-23 | Analog Devices, Inc. | Low-offset charge pump, duty cycle stabilizer, and delay locked loop |
TWI411208B (zh) * | 2009-12-14 | 2013-10-01 | Realtek Semiconductor Corp | 電荷幫浦裝置及其方法 |
CN102255500A (zh) * | 2011-06-30 | 2011-11-23 | 四川和芯微电子股份有限公司 | 电荷泵电路及电荷泵系统 |
CN102255501A (zh) * | 2011-07-01 | 2011-11-23 | 四川和芯微电子股份有限公司 | 电荷泵电路 |
US20130265104A1 (en) * | 2012-04-05 | 2013-10-10 | Mediatek Singapore Pte. Ltd. | Method and apparatus for current control in a circuit |
WO2019169607A1 (zh) * | 2018-03-08 | 2019-09-12 | 华为技术有限公司 | 抑制电流失配的电荷泵电路及其控制方法、锁相环电路 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1430120A (zh) * | 2002-01-03 | 2003-07-16 | 阿尔卡塔尔公司 | 输出电压范围甚宽的电荷泵 |
US7057465B2 (en) * | 1998-09-21 | 2006-06-06 | Broadcom Corporation | Low offset and low glitch energy charge pump and method of operating same |
CN101044681A (zh) * | 2004-08-20 | 2007-09-26 | 德州仪器公司 | 锁相环路电路 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA1284361C (en) | 1986-08-29 | 1991-05-21 | Mitel Corporation | Analog phase locked loop |
US6118346A (en) * | 1998-05-20 | 2000-09-12 | National Semiconductor Corp. | Dynamic matching of up and down currents in charge pumps to reduce spurious tones |
US6556067B2 (en) * | 2000-06-13 | 2003-04-29 | Linfinity Microelectronics | Charge pump regulator with load current control |
KR100422578B1 (ko) * | 2001-12-06 | 2004-03-16 | 주식회사 하이닉스반도체 | 지터 감소된 차지 펌프 회로 |
TW531965B (en) * | 2001-12-07 | 2003-05-11 | Mediatek Inc | Differential charge pump |
US6756838B1 (en) * | 2003-03-18 | 2004-06-29 | T-Ram, Inc. | Charge pump based voltage regulator with smart power regulation |
US7184510B2 (en) * | 2003-09-26 | 2007-02-27 | Quicklogic Corporation | Differential charge pump |
US6876244B1 (en) * | 2003-10-16 | 2005-04-05 | Micrel, Incorporated | Differential charge pump |
JP2005176513A (ja) * | 2003-12-11 | 2005-06-30 | Sanyo Electric Co Ltd | 電源回路 |
US7161401B2 (en) * | 2004-02-27 | 2007-01-09 | Broadcom Corporation | Wide output-range charge pump with active biasing current |
US7081781B2 (en) * | 2004-04-02 | 2006-07-25 | Lattice Semiconductor Corporation | Charge pump for a low-voltage wide-tuning range phase-locked loop |
-
2008
- 2008-03-26 US US12/055,371 patent/US7868669B2/en active Active
-
2009
- 2009-03-24 DE DE102009014611.3A patent/DE102009014611B4/de active Active
- 2009-03-26 CN CN2009101283187A patent/CN101546956B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7057465B2 (en) * | 1998-09-21 | 2006-06-06 | Broadcom Corporation | Low offset and low glitch energy charge pump and method of operating same |
CN1430120A (zh) * | 2002-01-03 | 2003-07-16 | 阿尔卡塔尔公司 | 输出电压范围甚宽的电荷泵 |
CN101044681A (zh) * | 2004-08-20 | 2007-09-26 | 德州仪器公司 | 锁相环路电路 |
Also Published As
Publication number | Publication date |
---|---|
US7868669B2 (en) | 2011-01-11 |
US20090243670A1 (en) | 2009-10-01 |
DE102009014611A1 (de) | 2009-10-15 |
CN101546956A (zh) | 2009-09-30 |
DE102009014611B4 (de) | 2015-09-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2561616B1 (en) | Pll charge pump with reduced coupling to bias nodes | |
CN101546956B (zh) | 具有环路滤波器的自调节电荷泵 | |
CA2590557C (en) | Phase-locked loop circuitry using charge pumps with current mirror circuitry | |
CN102195642B (zh) | 锁相环电路及其控制方法、半导体集成电路和电子设备 | |
CN108233921A (zh) | 锁相环电路 | |
US7012473B1 (en) | Current steering charge pump having three parallel current paths preventing the current sources and sinks to turn off and on | |
US7167037B2 (en) | Charge pump bias network | |
US7816975B2 (en) | Circuit and method for bias voltage generation | |
CN107210748A (zh) | 自偏置电荷泵 | |
CN101610028B (zh) | 能抑制扰动的电荷泵 | |
CN109698697B (zh) | 一种应用于fpga芯片的锁相环装置及fpga芯片 | |
US6570423B1 (en) | Programmable current source adjustment of leakage current for phase locked loop | |
WO2007084877A2 (en) | Phase-locked loop systems and methods | |
US7705641B2 (en) | Fast response phase-locked loop charge-pump driven by low voltage input | |
WO2020232726A1 (zh) | 一种锁相环 | |
US7750744B2 (en) | Single-ended to differential translator to control current starved delay cell bias | |
US7944257B2 (en) | Method and system of optimizing a control system using low voltage and high-speed switching | |
US6570421B1 (en) | Programmable leakage current offset for phase locked loop | |
CN110572151B (zh) | 一种锁相环电路 | |
Jeon et al. | A low jitter PLL design using active loop filter and low-dropout regulator for supply regulation | |
EP1538754A1 (en) | Frequency and phase correction in a phase-locked loop | |
Sohn et al. | A CMOS charge pump circuit with short turn-on time for low-spur PLL synthesizers | |
US20080122545A1 (en) | Low power and duty cycle error free matched current phase locked loop | |
US20030193375A1 (en) | Phase locked loop input receiver design with delay matching feature | |
Chi et al. | A 500 MHz-to-1.2 GHz reset free delay locked loop for memory controller with hysteresis coarse lock detector |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |