CN101458674A - 存储设备背板与辨识电路 - Google Patents

存储设备背板与辨识电路 Download PDF

Info

Publication number
CN101458674A
CN101458674A CNA2007103009934A CN200710300993A CN101458674A CN 101458674 A CN101458674 A CN 101458674A CN A2007103009934 A CNA2007103009934 A CN A2007103009934A CN 200710300993 A CN200710300993 A CN 200710300993A CN 101458674 A CN101458674 A CN 101458674A
Authority
CN
China
Prior art keywords
backboard
storage apparatus
back board
apparatus back
mainboard
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2007103009934A
Other languages
English (en)
Inventor
黄岚
刘士豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inventec Corp
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to CNA2007103009934A priority Critical patent/CN101458674A/zh
Priority to US12/025,505 priority patent/US8045336B2/en
Publication of CN101458674A publication Critical patent/CN101458674A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/409Mechanical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4247Bus transfer protocol, e.g. handshake; Synchronisation on a daisy chain bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Mounting Of Printed Circuit Boards And The Like (AREA)

Abstract

本发明是有关于一种存储设备背板与辨识存储设备背板使用情况的辨识电路。此存储设备背板具有第一连接接口与第二连接接口,适用于作为支持主板的第一背板,或支持与第一背板级联的第二背板,或支持主板的子板的第一背板。第一背板与第二背板具有相同的存储设备背板的构造,当存储设备背板作为第一背板使用时,第一背板的第一连接接口耦接至主板或主板的子板,当存储设备背板作为第二背板使用时,第二背板的第一连接接口耦接至第一背板的第二连接接口。辨识电路可以辨识出存储设备背板的使用情况,还可以用来显示对应的正确灯号。

Description

存储设备背板与辨识电路
技术领域
本发明是有关于一种存储设备背板,且特别是有关于一种可适用于作为不同组合的存储设备背板。
背景技术
制造厂商生产存储设备背板時,常常需要依照不同的客户需求来设计。一般而言,客户的需求都不太一样。有客户的需求是使用一块存储设备背板,而用此背板来支持主板的硬盘;也有客户的需求是使用两块存储设备背板,甚至有的客户的需求是需要能够支持子板的功能电路的硬盘;还有的客户的需求是使用两块存储设备背板,第一块背板支持主板的前四路硬盘;第二块背板支持主板的后二路硬盘等等。因此,厂商莫不依各种需求来相应地生产各种功能的背板。
很显然地,制造厂商将因此生产过多且功能相似的背板。对于厂商而言,因生产不同结构的背板而产生库存上与管理上的成本也将会非常大。
发明内容
本发明提供了一种存储设备背板,可以用于作为支持主板的第一背板,或支持与所述第一背板级联的第二背板,或支持所述主板的子板的第一背板,所述第一、第二背板是具有相同的存储设备背板的构造。
本发明另提供了一种辨识电路,可以辨识出存储设备背板的使用情况,更可以来显示对应的正确灯号。
本发明提出一种存储设备背板,其具有第一连接接口与第二连接接口,适用于作为支持主板的第一背板,或支持与所述第一背板级联的第二背板,或支持所述主板的子板的第一背板。所述第一背板与所述第二背板具有相同的所述存储设备背板的构造,当所述存储设备背板作为所述第一背板使用时,所述第一背板的第一连接接口耦接至所述主板或所述主板的子板;当所述存储设备背板作为所述第二背板使用时,所述第二背板的第一连接接口耦接至所述第一背板的第二连接接口。
上述存储设备背板的一实施例中,其中当所述第一背板的第一连接接口耦接至所述主板,所述第一背板接收所述主板的第一控制信号,当所述第一背板的第一连接接口耦接至所述子板,所述第一背板接收所述主板的第二控制信号,所述第一控制信号与所述第二控制信号的逻辑电平互为反相。
上述存储设备背板的一实施例中,其中当所述第一背板的第一连接接口耦接至所述主板并且所述第二背板的第一连接接口耦接至所述第一背板的第二连接接口时,所述第二背板接收所述第一控制信号,当所述第一背板的第一连接接口耦接至所述子板并且所述第二背板的第一连接接口耦接至所述第一背板的第二连接接口时,所述第二背板接收所述第二控制信号。
上述存储设备背板的一实施例中,其中当所述第一背板的第一连接接口耦接至所述主板,所述第一背板的第一连接接口产生相应的第一辨识信号,若还有级联的所述第二背板时,所述第二背板的第一连接接口产生相应的第二辨识信号,所述第一、第二辨识信号用来辨识是否为所述主板直接连接的所述第一背板,以及用来辨识是否为级联的所述第二背板。
上述存储设备背板的一实施例中,其中所述第一背板的第二连接接口产生第三辨识信号,若还有级联的所述第二背板时,所述第二背板的第二连接接口产生相应的第四辨识信号,所述第三、第四辨识信号用来辨识所述第一背板是否还级联所述第二背板,以及用来辨识所述第一背板是否为唯一的所述存储设备背板。
上述存储设备背板的一实施例中,其中所述存储设备背板至少具有下列三种使用情况:第一种使用情况,当所述存储设备背板只有一块且与所述主板耦接时,所述存储设备背板作为所述第一背板;第二种使用情况,当所述存储设备背板具有两块,所述存储设备背板支持所述主板的所述子板,其中一块作为所述第一背板,另一块作为所述第二背板,所述第一背板耦接至所述子板,所述第二背板级联所述第一背板;以及第三种使用情况,当所述存储设备背板具有两块,所述存储设备背板支持所述主板的南桥控制器,其中一块作为所述第一背板,另一块作为所述第二背板,所述第一背板耦接至所述主板,所述第二背板级联所述第一背板。
上述存储设备背板的一实施例中,其中在所述第一种使用情况时,所述存储设备背板至多支持5个硬盘。
上述存储设备背板的一实施例中,其中在所述第二种使用情况时,所述第一、第二背板经由所述子板而连接至所述主板上PCI高速接口,所述第一背板至多支持4个或8个硬盘,所述第二背板至多支持4个或8个硬盘。
上述存储设备背板的一实施例中,其中在所述第二种使用情况时,所述子板具有功能电路,所述第一、第二背板经由所述功能电路而连接至所述主板上PCI高速接口。
上述存储设备背板的一实施例中,其中在所述第三种使用情况时,所述第一、第二背板受到所述主板上南桥控制器的控制,所述第一背板至多支持4个硬盘,所述第二背板至多支持2个硬盘。
本发明另提出一种辨识电路,其耦接至存储设备背板且所述存储设备背板至少一块,所述存储设备背板具有第一连接接口与第二连接接口,适用于作为支持主板的第一背板,或支持与所述第一背板级联的第二背板,或支持所述主板的子板的第一背板。所述第一背板与所述第二背板具有相同的所述存储设备背板的构造。当所述存储设备背板作为所述第一背板使用时,所述第一背板的第一连接接口耦接至所述主板或所述主板的子板,当所述存储设备背板作为所述第二背板使用时,所述第二背板的第一连接接口耦接至所述第一背板的第二连接接口,所述辨识电路根据所述存储设备背板上的信号变化来辨识出所述存储设备背板的使用情况。
上述辨识电路的一实施例中,其中当所述第一背板的第一连接接口耦接至所述主板,所述第一背板接收所述主板的第一控制信号,当所述第一背板的第一连接接口耦接至所述子板,所述第一背板接收所述主板的第二控制信号,所述第一控制信号与所述第二控制信号的逻辑电平互为反相,所述辨识电路根据所述第一控制信号与所述第二控制信号来辨识所述第一背板是否与所述主板直接连接。
上述辨识电路的一实施例中,其中当所述第一背板的第一连接接口耦接至所述主板,所述第一背板的第一连接接口产生相应的第一辨识信号,若还有级联的所述第二背板时,所述第二背板的第一连接接口产生相应的第二辨识信号,所述辨识电路根据所述第一、第二辨识信号来辨识是否为所述主板直接连接的所述第一背板,以及用来辨识是否为级联的所述第二背板。
上述辨识电路的一实施例中,其中所述第一背板的第二连接接口产生第三辨识信号,若还有级联的所述第二背板时,所述第二背板的第二连接接口产生相应的第四辨识信号,所述辨识电路根据所述第三、第四辨识信号来辨识所述第一背板是否还级联所述第二背板,以及用来辨识所述第一背板是否为唯一的所述存储设备背板。
上述辨识电路的一实施例中,其中所述辨识电路可辨识出所述存储设备背板至少具有下列三种使用情况:第一种使用情况,当所述存储设备背板只有一块且与所述主板耦接时,所述存储设备背板作为所述第一背板;第二种使用情况,当所述存储设备背板具有两块,所述存储设备背板支持所述主板的所述子板,其中一块作为所述第一背板,另一块作为所述第二背板,所述第一背板耦接至所述子板,所述第二背板级联所述第一背板;以及第三种使用情况,当所述存储设备背板具有两块,所述存储设备背板支持所述主板的南桥控制器,其中一块作为所述第一背板,另一块作为所述第二背板,所述第一背板耦接至所述主板,所述第二背板级联所述第一背板。
上述辨识电路的一实施例中,其中在所述第一种使用情况时,所述存储设备背板至多支持5个硬盘。
上述辨识电路的一实施例中,其中在所述第二种使用情况时,所述第一、第二背板经由所述子板而连接至所述主板上PCI高速接口,所述第一背板至多支持4个或8个硬盘,所述第二背板至多支持4个或8个硬盘。
上述辨识电路的一实施例中,其中在所述第二种使用情况时,所述子板具有功能电路,所述第一、第二背板经由所述功能电路而连接至所述主板上PCI高速接口。
上述辨识电路的一实施例中,其中在所述第三种使用情况时,所述第一、第二背板受到所述主板上南桥控制器的控制,所述第一背板至多支持4个硬盘,所述第二背板至多支持2个硬盘。
上述辨识电路的一实施例中,其中还包括有二极管灯驱动电路,所述二极管灯驱动电路在不同使用情况时,所述辨识电路根据所述存储设备背板的使用情况来显示对应硬盘工作状态的正确灯号。
附图说明
图1至图3为根据于本发明的存储设备背板与主板的连接方块图。
图4为根据于本发明的辨识电路的详细电路图。
具体实施方式
为了避免生产不同结构的背板(backplane)而衍生出库存上与管理上的大幅成本,本发明的特征是提供一种存储设备背板,并可以应用于多种组合。图1至图3为根据于本发明的存储设备背板与主板的连接方块图。以图1的实施例为例,存储设备背板BP具有连接电路11和连接电路12。此背板BP1可以与主板(motherboard)MB耦接。以图2的实施例为例,存储设备背板BP1、BP2各具有连接电路11和连接电路12,背板BP1和背板BP2为相同的存储设备背板的构造,背板BP1、BP2可以与主板MB的子板DB作耦接,其中背板BP1没有与主板MB直接连接。以图3的实施例为例,存储设备背板BPI、BP2各有连接电路11和连接电路12,背板BP1和背板BP2为相同的存储设备背板的构造,背板BP1、BP2可以耦接至主板MB。值得注意的是,本发明的存储设备背板当作为支持与背板BP1级联(cascade)的背板BP2时,背板BP2的第一连接接口11是耦接至背板BP1的第二连接接口12。
以图1或图3为例,当背板BP1的第一连接接口11耦接至主板MB,背板BP1接收主板MB的第一控制信号(未绘示)。以图2为例,当背板BP1的第一连接接口耦接至子板DB,背板BP1接收主板MB的第二控制信号(未绘示)。其中第一控制信号与第二控制信号的逻辑电平可以互为反相。
上述的实施例中,第一、第二控制信号可以是由主板MB上的南桥控制器(未绘示)所发出的控制信号。南桥控制器可以是企业南桥2(EnterpriseSouthbridge 2,ESB2)控制器。ESB2控制器所发出的控制信号可以以逻辑高电平为第一控制信号,另以逻辑低电平为第二控制信号。若主板MB上具有ESB2控制器,以图1、3为例,主板MB上的ESB2控制器可以发出逻辑高电平的控制信号来控制背板BP1、BP2;以图2为例,主板MB上的ESB2控制器可以发出逻辑低电平的控制信号给背板BP1、BP2。
值得注意的是,存储设备背板的第一连接接口的设计方式,可以当背板BP1的第一连接接口11耦接至主板MB或子板DB时,背板BP1的第一连接接口11产生相应的第一辨识信号(未绘示),若还有级联的背板BP2时,背板BP2的第一连接接口则再产生相应的第二辨识信号(未绘示)。为了区分第一辨识信号与第二辨识信号的不同,可以设计成如下方式:当背板BP1的第一连接接口11耦接至主板MB时,第一辨识信号为逻辑低电平而第二辨识信号为逻辑高电平;当背板BP1的第一连接接口11耦接至子板DB时时,第一辨识信号为逻辑高电平而第二辨识信号为逻辑高电平。因此,在确认从主板接入背板的前提下,可以从第一辨识信号的逻辑电平来区分目前的背板是连接主板的第一块背板还是级联的第二块背板。若检测出第一辨识信号为逻辑低电平则可以用来辨识为直接连接主板的第一块背板,若检测出第二辨识信号为逻辑高电平则可以用来辨识为级联的第二块背板。
假设背板BP1的第二连接接口12可以产生第三辨识信号(未绘示),若还有级联的背板BP2时,背板BP2的第二连接接口12可以产生相应的第四辨识信号(未绘示),第三、第四辨识信号用来辨识背板BP1是否还级联背板BP2,以及用来辨识背板BP1是否为唯一的存储设备背板。对于每一背板的第二连接接口12的设计方式可以如下:若背板BP1没有级联的背板,则第三辨识信号为逻辑低电平;若背板BP1有级联的背板,则第三辨识信号为逻辑高电平,第四辨识信号为逻辑低电平。因此,在确认背板是直接与主板连接的第一块背板的前提下,可以从第三辨识信号的逻辑电平来区分目前的背板是唯一的的第一块背板还是级联的第二块背板。若检测出第三辨识信号为逻辑高电平则可以用来辨识为还级联了第二块背板,若检测出第三辨识信号为逻辑低电平则表示仅此一块背板。
当然,上述示例的辨识信号的逻辑电平的设计方式也可以相反,而熟悉本领域的技术人员也可以根据适当的逻辑推演来设计出不同变化方式,因此本发明不当以本实施例为限。
本发明的存储设备背板可以至少有下列幾种使用情况:
第一种使用情况如图1的示例,只有一块存储设备背板且与主板直接耦接;
第二种使用情况如图2的示例,有两块相同结构的存储设备背板,存储设备背板支持主板MB的子板DB,其中一块作为背板BP1,另一块作为背板BP2,背板BP1耦接至子板DB,背板BP2级联至背板BP1;以及
第三种使用情况如图2的示例,有两块相同结构的存储设备背板,存储设备背板支持主板MB的南桥控制器,其中一块作为背板BP1,另一块作为背板BP2,背板BP1耦接至主板MB,背板BP2级联至背板BP1。
在第一种使用情况时,存储设备背板可以至多支持5个硬盘。在第二种使用情况时,子板DB可以具有功能电路13,背板BP1、BP2经由子板DB上的功能电路13而连接至主板MB上PCI高速接口,背板BP1可以至多支持4个或是8个硬盘,背板BP2可以至多支持4个或是8个硬盘。在第三种使用情况时,背板BP1、BP2受到主板MB上南桥控制器的控制,背板BP1可以至多支持4个硬盘,背板BP2可以至多支持2个硬盘。
由于使用相同结构的存储设备背板,为了能够更容易自动辨识出不同的使用情况,申请人根据上述示例的使用情况为例而完成一种辨识电路。当然,本领域的技术人员可以根据本发明的辨识电路做各种加减情况的设计。请参考图4,图4为依照本发明的辨识电路的详细电路图。此辨识电路IDC可以接收来自主板的南桥控制器用于分别控制第一块存储设备背板、第二块存储设备背板的第一控制信号ESB2_P0、第二控制信号ESB2_P1,辨识电路IDC还接收来自第一块存储设备背板的第一辨识信号MLB_P(以及来自第二块存储设备背板的第二辨识信号)、接收来自第一块存储设备背板的第三辨识信号BP2_P(以及来自第二块存储设备背板的第四辨识信号)。辨识电路IDC根据第一控制信号ESB2_P0、第二控制信号ESB2_P1、第一辨识信号MLB_P及第三辨识信号BP2_P,来区分出存储设备背板的使用情形。
使用上述几个信号至少可以具有下列的判断机制:
第一控制信号ESB2_P0与第二控制信号ESB2_P1可以用来区分背板是耦接至主板,或是背板是耦接至子板;
在确认背板是耦接至主板的前提下,第一辨识信号MLB_P可以用来区分此块背板是直接联接主板的第一块背板,还是级联的第二块背板;
在确认背板是直接与主板相联的第一块背板的前提下,第三辨识信号BP2_P可以用来区分此块背板是配置中唯一的背板,还是有两块作级联。
上述的判断机制可以更进一步依照信号的逻辑电平高低来作设计,例如当第一控制信号ESB2_P0与第二控制信号ESB2_P1的其中一个为逻辑低电平,则表示背板是耦接至子板;当第一控制信号ESB2_P0与第二控制信号ESB2_P1皆为逻辑高电平,则表示背板是耦接至主板;当第一辨识信号MLB_P为逻辑低电平,则表示背板是直接耦接至主板的第一块背板;当第一辨识信号MLB_P为逻辑高电平,则表示背板是级联的第二块背板,最多可以接2个硬盘;当第三辨识信号BP2_P为逻辑低电平,则表示仅此一块背板,最多可以接5个硬盘;以及当第三辨识信号BP2_P为逻辑高电平,则表示此块背板还级联了第二块背板,此块背板最多可以接4个硬盘。因此,以真值表的表示如下表1所示。
Figure A200710300993D00131
表1:真值表
依照表1的真值表,辨识电路IDC的设计可以如下:
辨识电路IDC接收来自背板的信号,辨识电路IDC更可以先根据第一控制信号ESB2_P0与第二控制信号ESB2_P1来产生第一判断信号ESB2_P。根据第一判断信号ESB2_P,若判断结果为逻辑低电平,也就是则属于第二种使用情况,若判断结果为逻辑高电平则属于第一或第三种使用情况的其中一种;
当判断结果为第一或第三种使用情况的其中一种时,辨识电路IDC继续根据第一判断信号ESB2_P与第一辨识信号MLB_P而产生第二判断信号MLB_BP,用以判断存储设备背板是否为第一块背板,若判断结果为逻辑低电平则存储设备背板为第一块背板,若判断结果为逻辑高电平则存储设备背板为用于级联的第二块背板;
当判断存储设备背板为第一块背板时,辨识电路IDC根据第一判断信号ESB2_P与第三辨识信号BP2_P而产生第三判断信号MLB_D1,用以判断所述存储设备背板是否只使用一块背板,若判断结果为逻辑低电平时,则属于第一种使用情况而只使用一块背板,若判断结果为逻辑高电平时,则为所述第三种使用情况;以及
当判断结果为第一或第三种使用情况的其中一种时,辨识电路IDC根据第一辨识信号MLB_P而产生第四判断信号MLB_D0,用以判断所述存储设备背板是否为直接耦接至主板的第一块背板,若判断结果为逻辑低电平时,则表示背板是直接耦接至主板的第一块背板,若判断结果为逻辑高电平时,则表示背板是级联的第二块背板。
本领域的技术人员应当可以了解,图4的辨识电路IDC的设计方式不只一种,还可以有其它的逻辑电路来完成电路的功能,因此不当以实施例来限制本发明。
在另一实施例中,辨识电路IDC还可以包括有二极管灯驱动电路(未绘示例)。二极管灯驱动电路在不同使用情况时,辨识电路可以根据存储设备背板的使用情况来显示对应硬盘工作状态的正确灯号。
综上所述,本发明实施例的存储设备背板的优点是制造厂商可以生产相同结构的背板,而且也能降低库存上与管理上的成本。另外,配合存储设备背板使用的辨识电路可以自动辨识存储设备背板的使用情况,还可以根据在不同使用情况来显示对应硬盘工作状态的正确灯号。
以上所述,仅是本发明的实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以实施例揭示如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的方法及技术内容作出些许的更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。

Claims (20)

1、一种存储设备背板,具有第一连接接口与第二连接接口,适用于作为支持主板的第一背板,或支持与所述第一背板级联的第二背板,或支持所述主板的子板的第一背板,所述第一背板与所述第二背板具有相同的所述存储设备背板的构造,当所述存储设备背板作为所述第一背板使用时,所述第一背板的第一连接接口耦接至所述主板或所述主板的子板,当所述存储设备背板作为所述第二背板使用时,所述第二背板的第一连接接口耦接至所述第一背板的第二连接接口。
2、根据权利要求1所述的存储设备背板,其特征在于,当所述第一背板的第一连接接口耦接至所述主板,所述第一背板接收所述主板的第一控制信号,当所述第一背板的第一连接接口耦接至所述子板,所述第一背板接收所述主板的第二控制信号,所述第一控制信号与所述第二控制信号的逻辑电平互为反相。
3、根据权利要求2所述的存储设备背板,其特征在于,当所述第一背板的第一连接接口耦接至所述主板并且所述第二背板的第一连接接口耦接至所述第一背板的第二连接接口时,所述第二背板接收所述第一控制信号,当所述第一背板的第一连接接口耦接至所述子板并且所述第二背板的第一连接接口耦接至所述第一背板的第二连接接口时,所述第二背板接收所述第二控制信号。
4、根据权利要求1所述的存储设备背板,其特征在于,当所述第一背板的第一连接接口耦接至所述主板,所述第一背板的第一连接接口产生相应的第一辨识信号,若还有级联的所述第二背板时,所述第二背板的第一连接接口产生相应的第二辨识信号,所述第一、第二辨识信号用来辨识是否为所述主板直接连接的所述第一背板,以及用来辨识是否为级联的所述第二背板。
5、根据权利要求1所述的存储设备背板,其特征在于,所述第一背板的第二连接接口产生第三辨识信号,若还有级联的所述第二背板时,所述第二背板的第二连接接口产生相应的第四辨识信号,所述第三、第四辨识信号用来辨识所述第一背板是否还级联所述第二背板,以及用来辨识所述第一背板是否为唯一的所述存储设备背板。
6、根据权利要求1所述的存储设备背板,其特征在于,所述存储设备背板至少具有下列三种使用情况:
第一种使用情况,当所述存储设备背板只有一块且与所述主板耦接时,所述存储设备背板作为所述第一背板;
第二种使用情况,当所述存储设备背板具有两块,所述存储设备背板支持所述主板的所述子板,其中一块作为所述第一背板,另一块作为所述第二背板,所述第一背板耦接至所述子板,所述第二背板级联所述第一背板;以及
第三种使用情况,当所述存储设备背板具有两块,所述存储设备背板支持所述主板的南桥控制器,其中一块作为所述第一背板,另一块作为所述第二背板,所述第一背板耦接至所述主板,所述第二背板级联所述第一背板。
7、根据权利要求6所述的存储设备背板,其特征在于,在所述第一种使用情况时,所述存储设备背板至多支持5个硬盘。
8、根据权利要求6所述的存储设备背板,其特征在于,在所述第二种使用情况时,所述第一、第二背板经由所述子板而连接至所述主板上PCI高速接口,所述第一背板至多支持4个或8个硬盘,所述第二背板至多支持4个或8个硬盘。
9、根据权利要求6所述的存储设备背板,其特征在于,在所述第二种使用情况时,所述子板具有功能电路,所述第一、第二背板经由所述功能电路而连接至所述主板上PCI高速接口。
10、根据权利要求6所述的存储设备背板,其特征在于,在所述第三种使用情况时,所述第一、第二背板受到所述主板的所述南桥控制器的控制,所述第一背板至多支持4个硬盘,所述第二背板至多支持2个硬盘。
11、一种辨识电路,其耦接至存储设备背板且所述存储设备背板至少一块,所述存储设备背板具有第一连接接口与第二连接接口,适用于作为支持主板的第一背板,或支持与所述第一背板级联的第二背板,或支持所述主板的子板的第一背板,所述第一背板与所述第二背板具有相同的所述存储设备背板的构造,当所述存储设备背板作为所述第一背板使用时,所述第一背板的第一连接接口耦接至所述主板或所述主板的子板,当所述存储设备背板作为所述第二背板使用时,所述第二背板的第一连接接口耦接至所述第一背板的第二连接接口,所述辨识电路根据所述存储设备背板上的信号变化来辨识出所述存储设备背板的使用情况。
12、根据权利要求11所述的辨识电路,其特征在于,当所述第一背板的第一连接接口耦接至所述主板,所述第一背板接收所述主板的第一控制信号,当所述第一背板的第一连接接口耦接至所述子板,所述第一背板接收所述主板的第二控制信号,所述第一控制信号与所述第二控制信号的逻辑电平互为反相,所述辨识电路根据所述第一控制信号与所述第二控制信号来辨识所述第一背板是否与所述主板直接连接。
13、根据权利要求12所述的辨识电路,其特征在于,当所述第一背板的第一连接接口耦接至所述主板,所述第一背板的第一连接接口产生相应的第一辨识信号,若还有级联的所述第二背板时,所述第二背板的第一连接接口产生相应的第二辨识信号,所述辨识电路根据所述第一、第二辨识信号来辨识否为所述主板直接连接的所述第一背板,以及用来辨识是否为级联的所述第二背板。
14、根据权利要求12所述的辨识电路,其特征在于,所述第一背板的第二连接接口产生第三辨识信号,若还有级联的所述第二背板时,所述第二背板的第二连接接口产生相应的第四辨识信号,所述辨识电路根据所述第三、第四辨识信号来辨识所述第一背板是否还级联所述第二背板,以及用来辨识所述第一背板是否为唯一的所述存储设备背板。
15、根据权利要求11所述的辨识电路,其特征在于,所述辨识电路可辨识出所述存储设备背板至少具有下列三种使用情况:
第一种使用情况,当所述存储设备背板只有一块且与所述主板耦接时,所述存储设备背板作为所述第一背板;
第二种使用情况,当所述存储设备背板具有两块,所述存储设备背板支持所述主板的所述子板,其中一块作为所述第一背板,另一块作为所述第二背板,所述第一背板耦接至所述子板,所述第二背板级联所述第一背板;以及
第三种使用情况,当所述存储设备背板具有两块,所述存储设备背板支持所述主板的南桥控制器,其中一块作为所述第一背板,另一块作为所述第二背板,所述第一背板耦接至所述主板,所述第二背板级联所述第一背板。
16、根据权利要求15所述的辨识电路,其特征在于,在所述第一种使用情况时,所述存储设备背板至多支持5个硬盘。
17、根据权利要求15所述的辨识电路,其特征在于,在所述第二种使用情况时,所述第一、第二背板经由所述子板而连接至所述主板上PCI高速接口,所述第一背板至多支持4个或8个硬盘,所述第二背板至多支持4个或8个硬盘。
18、根据权利要求15所述的辨识电路,其特征在于,在所述第二种使用情况时,所述子板具有功能电路,所述第一、第二背板经由所述功能电路而连接至所述主板上PCI高速接口。
19、根据权利要求15所述的辨识电路,其特征在于,在所述第三种使用情况时,所述第一、第二背板受到所述主板的所述南桥控制器的控制,所述第一背板至多支持4个硬盘,所述第二背板至多支持2个硬盘。
20、根据权利要求11所述的辨识电路,其特征在于,还包括有二极管灯驱动电路,所述二极管灯驱动电路在不同使用情况时,所述辨识电路根据所述存储设备背板的使用情况来显示对应硬盘工作状态的正确灯号。
CNA2007103009934A 2007-12-14 2007-12-14 存储设备背板与辨识电路 Pending CN101458674A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CNA2007103009934A CN101458674A (zh) 2007-12-14 2007-12-14 存储设备背板与辨识电路
US12/025,505 US8045336B2 (en) 2007-12-14 2008-02-04 Storage device backplane and identification circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNA2007103009934A CN101458674A (zh) 2007-12-14 2007-12-14 存储设备背板与辨识电路

Publications (1)

Publication Number Publication Date
CN101458674A true CN101458674A (zh) 2009-06-17

Family

ID=40752921

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2007103009934A Pending CN101458674A (zh) 2007-12-14 2007-12-14 存储设备背板与辨识电路

Country Status (2)

Country Link
US (1) US8045336B2 (zh)
CN (1) CN101458674A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102221860A (zh) * 2011-06-14 2011-10-19 浙江红苹果电子有限公司 一种机箱间背板信号无限级联的方法及其装置
CN108037798A (zh) * 2017-11-30 2018-05-15 郑州云海信息技术有限公司 一种无源背板系统及无源背板信号处理方法
WO2019062756A1 (zh) * 2016-09-30 2019-04-04 华为技术有限公司 一种级联式硬盘及其告警方法
CN114020661A (zh) * 2021-10-27 2022-02-08 浪潮(北京)电子信息产业有限公司 一种存储设备及其配置方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5292321B2 (ja) * 2010-01-13 2013-09-18 アラクサラネットワークス株式会社 通信装置
US8369073B2 (en) * 2010-09-30 2013-02-05 Western Digital Technologies, Inc. Systems and methods for connecting multiple hard drives
CN103164354A (zh) * 2011-12-12 2013-06-19 鸿富锦精密工业(深圳)有限公司 具有通用异步接收发送装置的电子设备及输入控制方法
WO2015116087A1 (en) * 2014-01-30 2015-08-06 Hewlett-Packard Development Company, L.P. Signal interface component for a printed circuit board
US11263508B2 (en) 2017-09-22 2022-03-01 Samsung Electronics Co., Ltd. Modular NGSFF module to meet different density and length requirements

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4477862A (en) * 1982-05-19 1984-10-16 Gould Inc. Backplane connector
IT1269419B (it) 1994-01-11 1997-04-01 Montefibre Spa Materiali a base di poliacrilonitrile modificati e procedimento per la loro produzione
WO1995024729A2 (en) * 1994-03-11 1995-09-14 The Panda Project Modular architecture for high bandwidth computers
US5793998A (en) * 1996-04-17 1998-08-11 Digital Equipment Corporation Method and apparatus for interconnection of multiple modules
US7281063B2 (en) * 2003-07-22 2007-10-09 Hewlett-Packard Development Company, L.P. Signal routing circuit board coupling controller and storage array circuit board for storage system

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102221860A (zh) * 2011-06-14 2011-10-19 浙江红苹果电子有限公司 一种机箱间背板信号无限级联的方法及其装置
WO2019062756A1 (zh) * 2016-09-30 2019-04-04 华为技术有限公司 一种级联式硬盘及其告警方法
CN108037798A (zh) * 2017-11-30 2018-05-15 郑州云海信息技术有限公司 一种无源背板系统及无源背板信号处理方法
CN108037798B (zh) * 2017-11-30 2021-05-28 郑州云海信息技术有限公司 一种无源背板系统及无源背板信号处理方法
CN114020661A (zh) * 2021-10-27 2022-02-08 浪潮(北京)电子信息产业有限公司 一种存储设备及其配置方法
CN114020661B (zh) * 2021-10-27 2023-07-25 浪潮(北京)电子信息产业有限公司 一种存储设备及其配置方法

Also Published As

Publication number Publication date
US8045336B2 (en) 2011-10-25
US20090154088A1 (en) 2009-06-18

Similar Documents

Publication Publication Date Title
CN101458674A (zh) 存储设备背板与辨识电路
US7447822B2 (en) Hot-plug control system and method
US6138194A (en) Apparatus for sensing movement of a bus card and automatically removing power from the bus card
US7380161B2 (en) Switching a defective signal line with a spare signal line without shutting down the computer system
CN101996128A (zh) 硬盘状态指示灯控制系统
CN1645957A (zh) 一种模块化手机以及模块的自动识别方法
EP2031884A1 (en) Communication device, advanced mezzanine card and power supply method thereof
CN103279434A (zh) 从设备地址修改方法和装置
CN104899177A (zh) 一种i2c设备控制方法及系统
CN1223053C (zh) 板卡在位检测方法
US6892263B1 (en) System and method for hot swapping daughtercards in high availability computer systems
CN1678087A (zh) 单板热插拔控制方法及具有热拔插控制模块的板卡
CN101271420B (zh) 一种识别硬盘安装有操作系统的装置
US6185645B1 (en) Method for removing power and signals from an inadvertently swapped bus card
US20030123219A1 (en) Computer backplane with an accelerated graphics port
CN201298229Y (zh) 计算机扩充卡插入检测系统
CN107918576B (zh) Ops模块插拔保护装置以及电子设备
CN102393791A (zh) 用于对硬件模块实现供电控制的装置及方法
CN114020681B (zh) 逻辑盘符的分配方法、装置、系统、电子设备及存储介质
US20070262977A1 (en) Automatic display power up method and display device using the same
US20070266193A1 (en) Method for operating expansion card
CN100520727C (zh) 直立转接卡类型辨识方法及系统
US20040003155A1 (en) Method and system of indicating current operating speeds of expansion slots of a computer system
CN101582035B (zh) 电源回复自动开机的伺服装置及方法
CN112764982A (zh) 基于pc104架构的总线模块连接方法及系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20090617