CN101458295B - 电路状态维持系统及其方法 - Google Patents

电路状态维持系统及其方法 Download PDF

Info

Publication number
CN101458295B
CN101458295B CN2007100944412A CN200710094441A CN101458295B CN 101458295 B CN101458295 B CN 101458295B CN 2007100944412 A CN2007100944412 A CN 2007100944412A CN 200710094441 A CN200710094441 A CN 200710094441A CN 101458295 B CN101458295 B CN 101458295B
Authority
CN
China
Prior art keywords
microcontroller
circuit
mainboard
automatic test
ate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2007100944412A
Other languages
English (en)
Other versions
CN101458295A (zh
Inventor
辛吉升
桑浚之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Original Assignee
Shanghai Hua Hong NEC Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Hua Hong NEC Electronics Co Ltd filed Critical Shanghai Hua Hong NEC Electronics Co Ltd
Priority to CN2007100944412A priority Critical patent/CN101458295B/zh
Publication of CN101458295A publication Critical patent/CN101458295A/zh
Application granted granted Critical
Publication of CN101458295B publication Critical patent/CN101458295B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本发明公开了一种电路状态维持系统及其方法,所述系统包括:微控制器,接收自动测试设备的指令并控制电平生成电路和继电器;电平生成电路,根据微控制器的控制信号启动或关闭,启动时输出一路或多路高电平信号;一个或多个继电器,根据微控制器的控制信号接通或阻断,全部继电器各连接电平生成电路的一路输出信号,部分或全部继电器各连接自动测试设备的一条数据线。所述方法包括:自动测试设备向微控制器发出指令,该指令包括对一条或多条数据线维持一定时间的高电平状态;微控制器根据指令启动电平生成电路,并将相应的一个或多个继电器接通指定时间后阻断。本发明可根据自动测试设备的指令维持一条或多条测试数据线在一定时间内的高电平状态。

Description

电路状态维持系统及其方法 
技术领域
本发明涉及一种集成电路测试设备,特别是涉及一种与自动测试设备(ATE,Automated Testing Equipment)配合使用的集成电路测试设备。 
背景技术
对VLSI(超大规模集成电路)的时钟异步电路进行测试时,出于提高测试产能和测试效率的考虑,会尽可能的进行多个被测芯片(DUT,DeviceUnder Test)的同时测试(Parallel Test)。但是在同时测试时,由于不同的被测芯片发出响应和结束响应的时刻不同,自动测试设备在处理完其中一个被测芯片的响应又处理另一个被测芯片的响应时,必须将连接前一个被测芯片的测试数据线维持于高电平状态,否则前一个被测芯片将无法进行后续的测试项目。而通用的自动测试设备并无此功能,这阻碍了多个被测芯片的同时测试,给时钟异步电路的大规模量产测试带来极大的挑战。 
发明内容
本发明所要解决的技术问题是提供一种电路状态维持系统。为此,本发明还要提供一种所述电路状态维持系统进行电路状态维持的方法。 
为解决上述技术问题,本发明电路状态维持系统包括: 
微控制器,接收自动测试设备的指令并控制电平生成电路和继电器; 
电平生成电路,根据微控制器的控制信号启动或关闭,启动时输出一路或多路高电平信号; 
一个或多个继电器,根据微控制器的控制信号接通或阻断,全部继电器各连接电平生成电路的一路输出信号,部分或全部继电器各连接自动测试设备的一条数据线;当部分继电器各连接自动测试设备的一条数据线时,剩余继电器处于未使用状态。 
所述电路状态维持系统进行电路状态维持的方法包括下列步骤: 
第1步,自动测试设备向微控制器发出指令,该指令包括对自动测试设备的一条或多条数据线维持一定时间的高电平状态; 
第2步,微控制器根据指令启动电平生成电路,并将相应的一个或多个继电器接通指定时间后阻断。 
本发明电路状态维持系统及其方法可在自动测试设备同时测试多个被测芯片时,根据自动测试设备的指令维持一条或多条测试数据线在一定时间内的高电平状态,从而满足某些复杂芯片如时钟异步电路芯片的测试要求。 
附图说明
下面结合附图和实施例对本发明作进一步详细的说明: 
图1是本发明电路状态维持系统的示意图; 
图2是本发明电路状态维持系统的实施例的示意图; 
图3是本发明电路状态维持的方法的流程图; 
图4是本发明电路状态维持的方法的实施例的流程图。 
图中附图标记为:1-自动测试设备;10-设备主体;111、112、113-数据线;121、122、123-被测芯片;2-电路状态维持系统;20-微控制器;21-电平生成电路;221、222、223-继电器;23-主板;24-接口; 25-存储器。 
具体实施方式
请参阅图1,自动测试设备1包括设备主体10和三条数据线111、112和113,这三条数据线分别连接被测芯片121、122和123。本发明电路状态维持系统2包括: 
微控制器20,接收自动测试设备1的指令并控制电平生成电路21和继电器; 
电平生成电路21,根据微控制器20的控制信号启动或关闭,启动时输出三路高电平信号; 
三个继电器221、222和223,根据微控制器20的控制信号接通或阻断,继电器221、222和223各连接电平生成电路21的一路输出信号,继电器221、222和223各连接自动测试设备1的数据线111、112和113。 
图1示意地表示自动测试设备1的三条数据线111、112和113,这些数据线分别连接三个被测芯片121、122和123。实际上自动测试设备1的数据线可能有多条,其中有部分连接被测芯片处于使用状态,其余数据线处于未使用状态。 
图1示意地表示电平生成电路21输出三路高电平信号,这些输出信号分别连接继电器221、222和223。实际上电平生成电路21可能有多路输出信号,其中有部分输出信号连接继电器处于使用状态,其余输出信号处于未使用状态。 
图1示意地表示三个继电器221、222和223,这些继电器分别连接自 动测试设备1的三条数据线111、112和113。实际上电路状态维持系统2可能包括多个继电器,这些继电器的一头均连接电平生成电路21的一路输出信号,这些继电器的另一头有些连接自动测试设备1的一条数据线处于使用状态,有些处于未使用状态。 
图1所示的电路状态维持系统进行电路状态维持的方法请参阅图3,该方法包括下列步骤: 
第1步,自动测试设备1向电路状态维持系统2发出指令,该指令包括对自动测试设备1的一条或多条数据线维持一定时间的高电平状态; 
第2步,微控制器20根据指令启动电平生成电路21,并将相应的一个或多个继电器接通指定时间后阻断。 
例如,自动测试设备1向电路状态维持系统2发出指令,要求对数据线112维持1秒的高电平。收到该指令后,微控制器20即发出控制信号启动电平生成电路21,同时发送控制信号接通与数据线112相连接的继电器222。1秒中后微控制器20发出控制信号阻断继电器222。 
请参阅图2,除了微控制器20、电平生成电路21和继电器221、222、223,电路状态维持系统2还包括: 
主板23,微控制器20、电平生成电路21和继电器221、222、223均与主板23相连接,微控制器20通过主板23与电平生成电路21和继电器221、222、223进行通讯; 
接口24,接口24是GPIB接口或TTL接口,接口24也与主板23相连接,微控制器20通过主板23与接口24进行通讯,微控制器20通过接口 24接收自动测试设备1的指令,所述指令按照GPIB协议或TTL协议发送; 
存储器25,存储器25也与主板23相连接,微控制器20通过主板23与存储器25进行通讯,存储器25中包括微控制器20的指令集、接口24的指令集、电平生成电路21的控制程序。 
图2中,微控制器20、电平生成电路21、继电器221、222、223、接口24和存储器25之间的通讯都通过主板23进行。通过调用存储器25中的微控制器20的指令集,主板23可以接收微控制器20的控制信号并将控制信号传送给其余组件,还可以将其他组件的反馈信号传送给微控制器20。通过调用存储器25中的接口24的指令集,微控制器20可以通过接口24接收自动测试设备1的指令。通过调用存储器25中的电平生成电路21的控制程序,微控制器20可以控制电平生成电路21输出的一路或多路高电平信号的大小、上升沿的坡度、下降沿的坡度。 
图2所示的电路状态维持系统进行电路状态维持的方法请参阅图4,该方法包括下列步骤: 
第1步,启动电路状态维持系统2,主板23对微控制器20、电平生成电路21、继电器221、222、223、接口24、存储器25中的一个或多个进行自检; 
第2步,自检通过,电路状态维持系统2等待接收自动测试设备1的指令; 
第3步,自动测试设备1通过GPIB协议或TTL协议向电路状态维持系统2发送指令,微控制器20通过接口24接收指令; 
第4步,微控制器20根据指令发出控制信号,控制信号经主板传送给电平生成电路21和相应的一个或多个继电器,电平生成电路21根据控制信号启动,一个或多个继电器根据控制信号接通; 
第5步,到达指令所指定的时间后,微控制器20发出控制信号,控制信号经主板传送给相应的一个或多个继电器,这些继电器根据控制信号阻断。 

Claims (8)

1.一种电路状态维持系统,其特征是:该系统包括:
微控制器,接收自动测试设备的指令并控制电平生成电路和继电器;
电平生成电路,根据微控制器的控制信号启动或关闭,启动时输出一路或多路高电平信号;
一个或多个继电器,根据微控制器的控制信号接通或阻断,全部继电器各连接电平生成电路的一路输出信号,部分或全部继电器各连接自动测试设备的一条数据线;当部分继电器各连接自动测试设备的一条数据线时,剩余继电器处于未使用状态。
2.根据权利要求1所述的电路状态维持系统,其特征是:该系统还包括主板,所述微控制器、电平生成电路和继电器均与所述主板相连接,所述微控制器通过所述主板与所述电平生成电路和所述继电器进行通讯。
3.根据权利要求2所述的电路状态维持系统,其特征是:该系统还包括GPIB或TTL接口,所述接口与主板相连接,所述微控制器通过所述主板与所述接口进行通讯,所述微控制器通过所述接口接收自动测试设备的指令。
4.根据权利要求3所述的电路状态维持系统,其特征是:该系统还包括存储器,所述存储器与主板相连接,所述微控制器通过所述主板与所述存储器进行通讯,所述存储器中包括微控制器的指令集、GPIB或TTL接口的指令集和电平生成电路的控制程序。
5.一种如权利要求1所述的电路状态维持系统进行电路状态维持的方法,其特征是:该方法包括下列步骤:
第1步,自动测试设备向电路状态维持系统发出指令,该指令包括对自动测试设备的一条或多条数据线维持一定时间的高电平状态;
第2步,微控制器根据指令启动电平生成电路,并将相应的一个或多个继电器接通指定时间后阻断。
6.根据权利要求5所述的电路状态维持的方法,其特征是:所述微控制器还控制所述电平生成电路输出的一路或多路高电平信号的大小、上升沿的坡度、下降沿的坡度。
7.根据权利要求5所述的电路状态维持的方法,其特征是:该方法的第1步中,自动测试设备按照GPIB协议或TTL协议向所述电路维持系统发出指令,所述微控制器经由主板通过GPIB或TTL接口接收指令;该方法的第2步中,微控制器通过主板向电平生成电路和继电器发出控制信号。
8.根据权利要求7所述的电路状态维持的方法,其特征是:该方法在第1步之前还包括:所述电路状态维持系统启动后,主板先对微控制器、主板、电平生成电路、继电器中、存储器、GPIB或TTL接口中的一个或多个进行自检,自检通过后即等待自动测试设备的指令。
CN2007100944412A 2007-12-13 2007-12-13 电路状态维持系统及其方法 Active CN101458295B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2007100944412A CN101458295B (zh) 2007-12-13 2007-12-13 电路状态维持系统及其方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2007100944412A CN101458295B (zh) 2007-12-13 2007-12-13 电路状态维持系统及其方法

Publications (2)

Publication Number Publication Date
CN101458295A CN101458295A (zh) 2009-06-17
CN101458295B true CN101458295B (zh) 2011-05-04

Family

ID=40769274

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007100944412A Active CN101458295B (zh) 2007-12-13 2007-12-13 电路状态维持系统及其方法

Country Status (1)

Country Link
CN (1) CN101458295B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5437882A (en) * 1994-07-18 1995-08-01 Biochem, Inc. Controller for a feed grain conditioner
CN1575558A (zh) * 2001-10-26 2005-02-02 皇家飞利浦电子股份有限公司 控制信号电平的装置和方法
CN1811480A (zh) * 2005-01-26 2006-08-02 华为技术有限公司 一种电平信号的实时监测方法及装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5437882A (en) * 1994-07-18 1995-08-01 Biochem, Inc. Controller for a feed grain conditioner
CN1575558A (zh) * 2001-10-26 2005-02-02 皇家飞利浦电子股份有限公司 控制信号电平的装置和方法
CN1811480A (zh) * 2005-01-26 2006-08-02 华为技术有限公司 一种电平信号的实时监测方法及装置

Also Published As

Publication number Publication date
CN101458295A (zh) 2009-06-17

Similar Documents

Publication Publication Date Title
CN102508755A (zh) 一种模拟接口卡热插拔的装置和方法
CN101551770B (zh) 一种热插拔测试装置和方法
KR101394778B1 (ko) 피검사 디바이스를 테스트하기 위한 방법 및 장치
CN103616937B (zh) 一种主板、pcie网卡和服务器系统
CN112988495B (zh) 一种soc芯片复用管脚的多功能测试方法、装置及系统
CN103925853B (zh) 一种运载火箭地面测试系统装置
CN104516306B (zh) 冗余的自动化系统
CN101910972A (zh) 主装置用接口装置、附属装置用接口装置、主装置、附属装置、通信系统、以及接口电压切换方法
CS201779B1 (en) Method of and apparatus for controlling the operation of open-end spinning machines
CN103149526A (zh) Pcba板测试系统及方法
KR101185971B1 (ko) 통신 시스템, 시험 장치, 통신 장치, 통신 방법 및 시험 방법
CN102279581A (zh) 一种皮卫星的综合测试设备
CN103809051B (zh) 开关矩阵、自动测试系统及其中的开关矩阵的检测方法
CN111948993B (zh) 样本处理流水线控制系统
CN101666855A (zh) 一种集成电路的通用测试系统和方法
CN101458295B (zh) 电路状态维持系统及其方法
CN109863479B (zh) 监控数据处理系统的线路
CN109388529B (zh) 一种继电保护cpu主板性能检测方法及系统
CN108196527B (zh) 可重构配置的fpga和dsp紧耦合架构的测试验证系统
CN202453435U (zh) 调试控制设备、调试执行设备及调试系统
CN112859660B (zh) 一种设备同步控制方法、装置、终端及系统
CN113035267A (zh) 一种半导体测试装置、数据处理方法、设备及存储介质
CN208888804U (zh) 一种多处理器电子设备
CN102377593A (zh) 网络管理卡测试装置及方法
CN102892191B (zh) 一种系统同步控制方法和装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: SHANGHAI HUAHONG GRACE SEMICONDUCTOR MANUFACTURING

Free format text: FORMER OWNER: HUAHONG NEC ELECTRONICS CO LTD, SHANGHAI

Effective date: 20140107

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: 201206 PUDONG NEW AREA, SHANGHAI TO: 201203 PUDONG NEW AREA, SHANGHAI

TR01 Transfer of patent right

Effective date of registration: 20140107

Address after: 201203 Shanghai city Zuchongzhi road Pudong New Area Zhangjiang hi tech Park No. 1399

Patentee after: Shanghai Huahong Grace Semiconductor Manufacturing Corporation

Address before: 201206, Shanghai, Pudong New Area, Sichuan Road, No. 1188 Bridge

Patentee before: Shanghai Huahong NEC Electronics Co., Ltd.