CN101420405B - 抗多径符号定时同步装置 - Google Patents
抗多径符号定时同步装置 Download PDFInfo
- Publication number
- CN101420405B CN101420405B CN 200810079997 CN200810079997A CN101420405B CN 101420405 B CN101420405 B CN 101420405B CN 200810079997 CN200810079997 CN 200810079997 CN 200810079997 A CN200810079997 A CN 200810079997A CN 101420405 B CN101420405 B CN 101420405B
- Authority
- CN
- China
- Prior art keywords
- sampling phase
- output port
- input port
- thick
- energy
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
本发明公开了一种抗多径符号定时同步装置,它涉及通信领域中宽带单载波调制连续通信和突发通信中的符号定时同步装置。它基于多个符号样值的累积能量而不是单个符号样值的能量来调整定时相位,采用符号定时粗估计与符号定时跟踪相结合的盲估计方法实现符号的定时同步。本发明具有抗多径能力强、同步速度快、即可用于时域均衡系统也可用于频域均衡系统、可全数字电路实现等特点,特别适用于宽带频率选择性衰落无线信道的高速数据通信系统应用。
Description
技术领域
本发明涉及通信领域中的一种抗多径符号定时同步装置,特别适用于宽带频率选择性衰落无线信道的高速单载波调制连续通信和突发通信系统、时域均衡和频域均衡通信系统应用。
背景技术
在平坦衰落信道条件下,已经有多种实用有效的符号定时同步算法,如Gardner算法、迟早门算法等,但这些同步算法无法在多径信道条件下应用。适合在多径频率选择性衰落信道条件下应用的符号定时同步算法,多数不适合在单载波频域均衡系统中应用;而适合单载波频域均衡系统的符号定时同步算法,大多采用判决反馈结构,实现复杂度高,低信噪比时的定时性能差。
发明内容
本发明的目的在于避免上述背景技术中的不足之处而提供一种能够对抗多径频率选择性衰落的抗多径符号定时同步装置,本发明基于多个符号样值的累积能量而不是单个符号样值的能量来调整定时相位,采用符号定时粗估计与符号定时跟踪相结合的盲估计方法实现符号的定时同步。本发明还具有抗多径能力强、同步速度快、既可用于时域均衡系统也可用于频域均衡系统、各部件由全数字电路实现等特点。
本发明的目的是这样实现的:
一种抗多径符号定时同步装置,它包括IQ解调器1、第一至第二匹配滤波器2-1、2-2、第一至第二抽取器3-1、3-2、帧粗同步器4、第一移位寄存器5、第二移位寄存器7,其特征在于:还包括采样相位粗定时单元6、采样相位跟踪单元8;所述的采样相位粗定时单元6由串并变换器10、第一至第Q能量累积器11-1、11-2至11-Q、能量排序器12、最大K路序号选取器13、序号排序器14、粗定时相位位置选择器15构成,Q为>2的正整数,K为<Q的正整数;所述的采样相位跟踪单元8由第一至第二多相匹配滤波器组16-1、16-2、第一至第二半符号延时器17-1、17-2、第三至第六抽取器组18-1、18-2、18-3、18-4、能量累积器A19-1、能量累积器B(19-2、比较器20、第七至第八抽取器21-1、21-2、采样相位控制器22构成;
所述的IQ解调器1的输入端口1、2接收模/数变换器A/D送来的Q倍的过采样信号流A,其输出端口3、4分别输出I路及Q路信号输入至第一至第二匹配滤波器2-1、2-2的各输入端口1;第一匹配滤波器2-1将IQ解调器1输入的I路过采样信号进行匹配滤波后由输出端口2分别输入至第一抽取器3-1、第一移位寄存器5和第二移位寄存器7的输入端口1;第二匹配滤波器2-2将IQ解调器1输入的Q路过采样信号进行匹配滤波后由输出端口2分别输入至第二抽取器3-2的输入端口1、第一移位寄存器5的输入端口2和第二移位寄存器7的输入端口2;第一移位寄存器5将匹配滤波后的过采样信号延时后分别由输出端口3、4一一对应输出至采样相位粗定时单元6的输入端口1、2,第二移位寄存器7将匹配滤波后的过采样信号延时后分别由输出端口3、4一一对应输出至采样相位跟踪单元8的输入端口1、2;第一至第二抽取器3-1、3-2分别将第一至第二匹配滤波器2-1、2-2匹配滤波后的I路、Q路过采样信号,在采样相位跟踪单元8输出端口6输出的采样位置控制信号的控制下进行Q倍抽取后由输出端口3输出至帧粗同步器4的输入端口1、2;帧粗同步器4将Q倍抽取后的信号进行帧粗同步,帧粗同步器4的同步指示信号由输出端口3输出至采样相位粗定时单元6的启动信号端口3,启动采样相位粗定时单元6开始工作;采样相位粗定时单元6的输出端口4输出的采样相位粗定时位置信号输入至采样相位跟踪单元8的输入端口3,控制采样相位跟踪单元8从采样相位粗定时位置开始跟踪;采样相位跟踪单元8跟踪及Q倍抽取第二移位寄存器7输出的过采样信号,跟踪及Q倍抽取后的信号由输出端口4、5输出至端口D、E;
所述的采样相位粗定时单元6中的串并变换器10输入端口1、2接收第一移位寄存器5输出端口3、4输出的Q倍过采样信号,串并变换器10的输入端口3与帧粗同步器4的输出端口3相连,在帧粗同步器4输出端口3输出的同步指示信号控制下将Q倍过采样信号变换为Q路并行信号后由输出端口4至Q+3输出;串并变换器10输出的Q路并行信号分别输入至第一至第Q能量累积器11-1至11-Q的各输入端口1进行能量累积,累积长度为M个符号,M为正整数;第一至第Q能量累积器11-1至11-Q各输出端口2与能量排序器12的输入端口1至Q相连;能量排序器12对第一至第Q能量累积器11-1至11-Q输入的Q个累积能量值进行排序,排序结果由输出端口Q+1至2Q输出到最大K路序号选取器13的输入端口1至Q;最大K路序号选取器13选出能量最大的K路信号的序号由输出端口Q+1至Q+K输出到序号排序器14的输入端口1至K进行序号排序;序号排序器14的排序结果由输出端口K+1至2K输出至粗定时相位位置选择器15的输入端口1至K;粗定时相位位置选择器15采用搜索算法选择出粗定时相位位置由输出端口K+1输出至采样相位跟踪单元8的端口3,控制采样相位跟踪单元8从粗定时相位位置开始跟踪;
所述的采样相位跟踪单元8中的第一至第二多相滤波器16-1、16-2的各输入端口1分别接收第二移位寄存器7输出端口3、4输出的Q倍过采样信号,第一至第二多相滤波器组16-1、16-2各输入端口2分别与采样相位控制器22的输出端口3相连,在采样相位控制器22的控制下完成对Q倍过采样信号的插值滤波后分别由第一至第二多相滤波器组16-1、16-2各输出端口3输出一路特定采样相位的过采样信号至第三抽取器18-1和第五抽取器18-3、第一至第二半符号延时器17-1、17-2各输入端口1,在采样相位控制器22的控制下完成对Q倍过采样信号的插值滤波后分别由第一至第二多相滤波器组16-1、16-2各输出端口4输出另一路特定采样相位的过采样信号至第七至第八抽取器21-1、21-2各输入端口1;第一至第二半符号延时器17-1、17-2分别将第一至第二多相滤波器组16-1、16-2输出的过采样信号延时半个符号时间后由各输出端口2输出至第四抽取器18-2和第六抽取器18-4各输入端口1;第三抽取器18-1和第五抽取器18-3各输出端口2分别输出Q倍抽取后的奇数样值信号至能量累积器A19-1的输入端口1、2;第四抽取器18-2和第六抽取器18-4各输出端口2分别输出Q倍抽取后的偶数样值信号至能量累积器B19-2的输入端口1、2;能量累积器A19-1和能量累积器B19-2分别对奇数样值信号和偶数样值信号的能量进行累积,累积长度为N个符号,N为正整数,累积能量值分别由能量累积器A19-1和能量累积器B19-2各输出端口3输出至比较器20的输入端口1、2;比较器20比较输入端口1、2输入的奇数样值信号累积能量值和偶数样值信号累积能量值的大小,比较结果通过输出端口3输入至采样相位控制器22的输入端口1;采样相位控制器22根据比较器20输出的比较结果由输出端口3控制第一至第二多相滤波器组16-1、16-2输出特定采样相位的过采样信号,由输出端口4控制第七至第八抽取器21-1、21-2输出Q倍抽取后的最佳采样信号至输出端口D、E;采样相位控制器22的输入端口2接收采样相位粗定时单元6输出端口4输出的采样相位粗定时位置信号,在采样相位粗定时结束后控制第一至第二多相滤波器组16-1、16-2、第七至第八抽取器21-1、21-2由采样相位粗定时位置开始抽取、跟踪;采样相位控制器22的输出端口5输出控制信号至第一至第二抽取器3-1、3-2各输入端口2,第一至第二控制抽取器3-1、3-2由采样相位跟踪单元8跟踪得到的采样相位位置开始对匹配滤波后的过采样信号进行Q倍抽取。
本发明不采用采样相位粗定时单元6,由采样相位跟踪单元8进行符号定时同步。
本发明采样相位粗定时单元6、采样相位跟踪单元8均采用数字处理技术盲估计算法进行估计和跟踪符号定时相位。
本发明第一至第Q能量累积器、能量累积器A和能量累积器B均采用多个符号样值的累积能量,由奇数样值信号累积能量和偶数样值信号累积能量的大小进行控制和调整符号定时相位。
本发明相比背景技术具有如下优点:
1.本发明采用的采样相位粗定时单元6和采样相位跟踪单元8均是基于多个符号样值的累积能量而不是单个符号样值的能量来估计和调整定时相位的,具有抗多径能力强的特点。
2.本发明采用的采样相位跟踪单元8只需工作在2倍采样速率,所需处理时钟低,便于硬件实现。
3.本发明使用多相滤波器组16进行采样相位的跟踪调整,使用能量累积器、比较器和排序算法进行采样相位控制和采样相位粗定时,因此电路结构简单,便于全数字实现。
4.本发明的采样相位粗定时单元6和采样相位跟踪单元8均采用信号处理技术盲估计信号参量,采用“存储-处理”的方式完成符号定时相位的粗估计和跟踪,无需额外的前导(开销),提高了系统的吞吐量。同时,本发明采用采样相位粗定时与采样相位跟踪相结合的方式完成符号定时同步,同步速度快。
5.本发明不仅适用于单载波连续通信系统,同样适用于单载波突发通信系统;不仅适用于单载波时域均衡通信系统,同样适用于单载波频域均衡通信系统。
附图说明
图1是本发明实施例的电原理方框图。
图2是本发明采样相位粗定时单元6的电原理方框图。
图3是本发明采样相位跟踪单元8的电原理方框图。
具体实施方式
参照图1至图3,本发明包括IQ解调器1、匹配滤波器2-1、2-2、抽取器3-1、3-2、帧粗同步器4、移位寄存器5、移位寄存器7、采样相位粗定时单元6、采样相位跟踪单元8;如图1所示,图1是本发明实施例的电原理方框图,实施例按图1连接线路。其中IQ解调器1的作用是将数字低中频信号解调为I路、Q路正交基带过采样信号;匹配滤波器2-1、2-2的作用是分别对I路、Q路过采样信号进行匹配滤波,匹配滤波后的Q倍过采样信号一路经过抽取器3-1、3-2进行Q倍抽取后进行帧粗同步,一路经过移位寄存器5延时后进行采样相位粗定时,第三路经过移位寄存器7延时后进行采样相位跟踪;帧粗同步器4的作用是进行帧粗同步,帧粗同步成功后输出同步指示信号控制采样相位粗定时单元6开始进行采样相位粗定时;移位寄存器5、7的作用是对输入的Q倍过采样信号进行延时;采样相位粗定时单元6的作用是估计最佳采样相位的粗略位置;采样相位跟踪单元8的作用是对最佳采样相位位置进行跟踪,输出最佳采样信号;实施例IQ解调器1、匹配滤波器2-1、2-2、抽取器3-1、3-2、帧粗同步器4、移位寄存器5、移位寄存器7均采用美国Altera公司生产的Stratix系列FPGA芯片制作。
本发明图1中如果不采用采样相位粗定时单元6,单独采用采样相位跟踪单元8仍然能够进行符号定时同步,这样可以节省资源,只不过同步速度变慢,对通信性能影响不大。
本发明采样相位粗定时单元6的作用是估计最佳采样相位的粗略位置;它由串并变换器10、能量累积器组11-1、11-2至11-Q、能量排序器12、最大K路序号选取器13、序号排序器14、粗定时相位位置选择器15构成,Q为>2的正整数,K为<Q的正整数;如图2所示,图2是本发明采样相位粗定时单元6的电原理方框图,实施例按图2连接线路。其中串并变换器10的作用是将输入的Q倍串行过采样信号变换为Q路并行信号;能量累积器11-1至11-Q的作用是分别对串并变换器10输出的Q路并行信号进行能量累积,累积长度为M个符号,M为正整数;能量排序器12的作用是对能量累积器11-1至11-Q输出的Q个累积能量值进行排序;最大K路序号选取器13用于选出K路累积能量最大的信号所对应的序号;序号排序器14的作用是对选出的K路信号的序号进行排序,排序结果输出至粗定时相位位置选择器15;粗定时相位位置选择器15采用搜索算法选择出粗定时相位位置输出至采样相位跟踪单元8,控制采样相位跟踪单元8从粗定时相位位置开始跟踪;实施例采样相位粗定时单元6中的串并变换器10、能量累积器组11-1、11-2至11-Q、能量排序器12、最大K路序号选取器13、序号排序器14、粗定时相位位置选择器15均采用美国Altera公司生产的Stratix系列FPGA芯片制作。
本发明采样相位跟踪单元8的作用是对最佳采样相位位置进行跟踪,输出最佳采样信号;它由多相匹配滤波器组16-1、16-2、半符号延时器17-1、17-2、抽取器组18-1、18-2、18-3、18-4、能量累积器19-1、19-2、比较器20、抽取器21-1、21-2、采样相位控制器22构成;如图3所示,图3是本发明采样相位跟踪单元8的电原理方框图,实施例按图3连接线路。其中多相滤波器组16-1、16-2的作用是接收移位寄存器7输出的Q倍过采样信号,并在采样相位控制器22的控制下完成对Q倍过采样信号的插值滤波,在采样相位控制器22的控制下输出一路特定采样相位的过采样信号至抽取器18-1、18-3、半符号延时器17-1、17-2,输出另一路特定采样相位的过采样信号至抽取器21-1、21-2;半符号延时器17-1、17-2的作用是分别对多相滤波器组16-1、16-2输出的过采样信号进行半个符号时间的延时;抽取器18-1、18-3的作用是分别对多相滤波器组16-1、16-2输出的过采样信号进行Q倍抽取,抽取后的信号输出至能量累积器19-1;抽取器18-2、18-4的作用是分别对半符号延时器17-1、17-2输出的过采样信号进行Q倍抽取,抽取后的信号输出至能量累积器19-2;能量累积器19-1、19-2的作用是对信号能量进行累积,累积长度为N个符号,N为正整数,累积能量值输出至比较器20;比较器20比较奇数和偶数样值信号累积能量值的大小;采样相位控制器22的作用是根据比较器20输出的比较结果控制多相滤波器组16-1、16-2输出特定采样相位的过采样信号,同时控制抽取器21-1、21-2输出Q倍抽取后的最佳采样信号至输出端口D、E;另外,采样相位控制器22接收采样相位粗定时单元6输出的采样相位粗定时位置信号,控制多相滤波器组16-1、16-2、抽取器21-1、21-2由采样相位粗定时位置开始抽取、跟踪;采样相位控制器22还输出控制信号至抽取器3-1、3-2,控制抽取器3-1、3-2由采样相位跟踪单元8跟踪得到的采样相位位置开始对匹配滤波后的过采样信号进行Q倍抽取;实施例采样相位跟踪单元8中的多相匹配滤波器组16-1、16-2、半符号延时器17-1、17-2、抽取器组18-1、18-2、18-3、18-4、能量累积器19-1、19-2、比较器20、抽取器21-1、21-2、采样相位控制器22均采用美国Altera公司生产的Stratix系列FPGA芯片制作。
本发明采样相位粗定时单元6、采样相位跟踪单元8不需要发射机发送已知的训练信号,均可采用数字处理技术盲估计算法进行估计和跟踪符号定时相位。
本发明能量累积器11、19均采用多个符号样值的累积能量,由奇数样值信号累积能量和偶数样值信号累积能量的大小进行控制和调整符号定时相位,提高了符号定时同步的抗多径能力,能量累积长度M和N越长,抗多径能力和抗噪声能力越强,但信道时变对符号定时同步的影响也越大。
本发明简要工作原理如下:
IQ调制器1接收模数变换器ADC送来的Q倍过采样信号流A,经匹配滤波器2-1、2-2匹配滤波和抽取器3-1、3-2Q倍抽取后,产生的符号速率信号进行帧粗同步;当信号到达并完成帧粗同步时,帧粗同步器4就会输出一个启动信号启动采样相位粗定时单元6开始进行采样相位粗定时;帧粗同步器4、采样相位粗定时单元6工作的同时,采样相位跟踪单元8也一直在进行采样相位跟踪;当采样相位粗定时单元6完成采样相位粗定时后,会输出采样相位粗定时位置至采样相位跟踪单元8,使采样相位跟踪单元8从采样相位粗定时位置开始跟踪;如果采样相位粗定时单元6估计采样相位粗定时位置失败,则不改变采样相位跟踪单元8的工作状态,使其在原来状态继续进行采样相位跟踪;同时,采样相位跟踪单元8将最佳采样位置反馈至抽取器3-1、3-2,使其在最佳采样位置抽取,进一步提高帧粗同步器性能;本发明也可以不采用采样相位粗定时单元6,只采用采样相位跟踪单元8完成符号定时同步;移位寄存器5和移位寄存器7工作在过采样时钟上,作用是使采样相位粗定时单元6和采样相位跟踪单元8的采样和抽取位置对齐,并存储接收信号,消除处理时延的影响。
Claims (4)
1.一种抗多径符号定时同步装置,它包括IQ解调器(1)、第一至第二匹配滤波器(2-1、2-2)、第一至第二抽取器(3-1、3-2)、帧粗同步器(4)、第一移位寄存器(5)、第二移位寄存器(7),其特征在于:还包括采样相位粗定时单元(6)、采样相位跟踪单元(8);所述的采样相位粗定时单元(6)由串并变换器(10)、第一至第Q能量累积器(11-1、11-2至11-Q)、能量排序器(12)、最大K路序号选取器(13)、序号排序器(14)、粗定时相位位置选择器(15)构成,Q为>2的正整数,K为<Q的正整数;所述的采样相位跟踪单元(8)由第一至第二多相匹配滤波器组(16-1、16-2)、第一至第二半符号延时器(17-1、17-2)、第三至第六抽取器组(18-1、18-2、18-3、18-4)、能量累积器A(19-1)、能量累积器B(19-2)、比较器(20)、第七至第八抽取器(21-1、21-2)、采样相位控制器(22)构成;
所述的IQ解调器(1)的输入端口1、2接收模/数变换器A/D送来的Q倍的过采样信号流A,其输出端口3、4分别输出I路及Q路信号输入至第一至第二匹配滤波器(2-1、2-2)的各输入端口1;第一匹配滤波器(2-1)将IQ解调器(1)输入的I路过采样信号进行匹配滤波后由输出端口2分别输入至第一抽取器(3-1)、第一移位寄存器(5)和第二移位寄存器(7)的输入端口1;第二匹配滤波器(2-2)将IQ解调器(1)输入的Q路过采样信号进行匹配滤波后由输出端口2分别输入至第二抽取器(3-2)的输入端口1、第一移位寄存器(5)的输入端口2和第二移位寄存器(7)的输入端口2;第一移位寄存器(5)将匹配滤波后的过采样信号延时后分别由输出端口3、4一一对应输出至采样相位粗定时单元(6)的输入端口1、2,第二移位寄存器(7)将匹配滤波后的过采样信号延时后分别由输出端口3、4一一对应输出至采样相位跟踪单元(8)的输入端口1、2;第一至第二抽取器(3-1、3-2)分别将第一至第二匹配滤波器(2-1、2-2)匹配滤波后的I路、Q路过采样信号,在采样相位跟踪单元(8)输出端口6输出的采样位置控制信号的控制下进行Q倍抽取后由输出端口3输出至帧粗同步器(4)的输入端口1、2;帧粗同步器(4)将Q倍抽取后的信号进行帧粗同步,帧粗同步器(4)的同步指示信号由输出端口3输出至采样相位粗定时单元(6)的启动信号端口3,启动采样相位粗定时单元(6)开始工作;采样相位粗定时单元(6)的输出端口4输出的采样相位粗定时位置信号输入至采样相位跟踪单元(8)的输入端口3,控制采样相位跟踪单元(8)从采样相位粗定时位置开始跟踪;采样相位跟踪单元(8)跟踪及Q倍抽取第二移位寄存器(7)输出的过采样信号,跟踪及Q倍抽取后的信号由输出端口4、5输出至端口D、E;
所述的采样相位粗定时单元(6)中的串并变换器(10)输入端口1、2接收第一移位寄存器(5)输出端口3、4输出的Q倍过采样信号,串并变换器(10)的输入端口3与帧粗同步器(4)的输出端口3相连,在帧粗同步器(4)输出端口3输出的同步指示信号控制下将Q倍过采样信号变换为Q路并行信号后由输出端口4至Q+3输出;串并变换器(10)输出的Q路并行信号分别输入至第一至第Q能量累积器(11-1至11-Q)的各输入端口1进行能量累积,累积长度为M个符号,M为正整数;第一至第Q能量累积器(11-1至11-Q)各输出端口2与能量排序器(12)的输入端口1至Q相连;能量排序器(12)对第一至第Q能量累积器(11-1至11-Q)输入的Q个累积能量值进行排序,排序结果由输出端口Q+1至2Q输出到最大K路序号选取器(13)的输入端口1至Q;最大K路序号选取器(13)选出能量最大的K路信号的序号由输出端口Q+1至Q+K输出到序号排序器(14)的输入端口1至K进行序号排序;序号排序器(14)的排序结果由输出端口K+1至2K输出至粗定时相位位置选择器(15)的输入端口1至K;粗定时相位位置选择器(15)采用搜索算法选择出粗定时相位位置由输出端口K+1输出至采样相位跟踪单元(8)的端口3,控制采样相位跟踪单元(8)从粗定时相位位置开始跟踪;
所述的采样相位跟踪单元(8)中的第一至第二多相滤波器(16-1、16-2)的各输入端口1分别接收第二移位寄存器(7)输出端口3、4输出的Q倍过采样信号,第一至第二多相滤波器组(16-1、16-2)各输入端口2分别与采样相位控制器(22)的输出端口3相连,在采样相位控制器(22)的控制下完成对Q倍过采样信号的插值滤波后分别由第一至第二多相滤波器组(16-1、16-2)各输出端口3输出一路特定采样相位的过采样信号至第三抽取器(18-1)和第五抽取器(18-3)、第一至第二半符号延时器(17-1、17-2)各输入端口1,在采样相位控制器(22)的控制下完成对Q倍过采样信号的插值滤波后分别由第一至第二多相滤波器组(16-1、16-2)各输出端口4输出另一路特定采样相位的过采样信号至第七至第八抽取器(21-1、21-2)各输入端口1;第一至第二半符号延时器(17-1、17-2)分别将第一至第二多相滤波器组(16-1、16-2)输出的过采样信号延时半个符号时间后由各输出端口2输出至第四抽取器(18-2)和第六抽取器(18-4)各输入端口1;第三抽取器(18-1)和第五抽取器(18-3)各输出端口2分别输出Q倍抽取后的奇数样值信号至能量累积器A(19-1)的输入端口1、2;第四抽取器(18-2)和第六抽取器(18-4)各输出端口2分别输出Q倍抽取后的偶数样值信号至能量累积器B(19-2)的输入端口1、2;能量累积器A(19-1)和能量累积器B(19-2)分别对奇数样值信号和偶数样值信号的能量进行累积,累积长度为N个符号,N为正整数,累积能量值分别由能量累积器A(19-1)和能量累积器B(19-2)各输出端口3输出至比较器(20)的输入端口1、2;比较器(20)比较输入端口1、2输入的奇数样值信号累积能量值和偶数样值信号累积能量值的大小,比较结果通过输出端口3输入至采样相位控制器(22)的输入端口1;采样相位控制器(22)根据比较器(20)输出的比较结果由输出端口3控制第一至第二多相滤波器组(16-1、16-2)输出特定采样相位的过采样信号,由输出端口4控制第七至第八抽取器(21-1、21-2)输出Q倍抽取后的最佳采样信号至输出端口D、E;采样相位控制器(22)的输入端口2接收采样相位粗定时单元(6)输出端口4输出的采样相位粗定时位置信号,在采样相位粗定时结束后控制第一至第二多相滤波器组(16-1、16-2)、第七至第八抽取器(21-1、21-2)由采样相位粗定时位置开始抽取、跟踪;采样相位控制器(22)的输出端口5输出控制信号至第一至第二抽取器(3-1、3-2)各输入端口2,第一至第二控制抽取器(3-1、3-2)由采样相位跟踪单元(8)跟踪得到的采样相位位置开始对匹配滤波后的过采样信号进行Q倍抽取。
2.根据权利要求1所述的抗多径符号定时同步装置,其特征在于:不采用采样相位粗定时单元(6),由采样相位跟踪单元(8)进行符号定时同步。
3.根据权利要求1或2所述的抗多径符号定时同步装置,其特征在于:采样相位粗定时单元(6)、采样相位跟踪单元(8)均采用数字处理技术盲估计算法进行估计和跟踪符号定时相位。
4.根据权利要求1所述的抗多径符号定时同步装置,其特征在于:第一至第Q能量累积器、能量累积器A和能量累积器B均采用多个符号样值的累积能量,由奇数样值信号累积能量和偶数样值信号累积能量的大小进行控制和调整符号定时相位。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200810079997 CN101420405B (zh) | 2008-12-09 | 2008-12-09 | 抗多径符号定时同步装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200810079997 CN101420405B (zh) | 2008-12-09 | 2008-12-09 | 抗多径符号定时同步装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101420405A CN101420405A (zh) | 2009-04-29 |
CN101420405B true CN101420405B (zh) | 2013-08-21 |
Family
ID=40631015
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 200810079997 Active CN101420405B (zh) | 2008-12-09 | 2008-12-09 | 抗多径符号定时同步装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101420405B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102045832B (zh) * | 2010-12-02 | 2013-05-15 | 中国电子科技集团公司第五十四研究所 | 一种高速突发解调同步装置 |
CN107534425B (zh) * | 2015-07-28 | 2021-06-29 | 拉姆伯斯公司 | 容忍突发的决策反馈均衡 |
CN105553764A (zh) * | 2015-12-14 | 2016-05-04 | 上海创远仪器技术股份有限公司 | 基于牛顿向后插值滤波器实现通信测量仪器重采样的方法 |
CN109905137B (zh) * | 2017-12-11 | 2020-11-24 | 博通集成电路(上海)股份有限公司 | 用于确定采样相位的接收机和确定采样相位的方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6243430B1 (en) * | 1998-01-09 | 2001-06-05 | Qualcomm Incorporated | Noise cancellation circuit in a quadrature downconverter |
CN1529525A (zh) * | 2003-10-09 | 2004-09-15 | 北京天�科技有限公司 | 一种信道轮廓窗确定帧同步的检测装置及方法 |
CN101082664A (zh) * | 2007-07-03 | 2007-12-05 | 浙江大学 | 一种用于高动态卫星导航接收机中信号快捕的装置及其方法 |
-
2008
- 2008-12-09 CN CN 200810079997 patent/CN101420405B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6243430B1 (en) * | 1998-01-09 | 2001-06-05 | Qualcomm Incorporated | Noise cancellation circuit in a quadrature downconverter |
CN1529525A (zh) * | 2003-10-09 | 2004-09-15 | 北京天�科技有限公司 | 一种信道轮廓窗确定帧同步的检测装置及方法 |
CN101082664A (zh) * | 2007-07-03 | 2007-12-05 | 浙江大学 | 一种用于高动态卫星导航接收机中信号快捕的装置及其方法 |
Non-Patent Citations (4)
Title |
---|
一种基于突发模式的DS/2DBPSK信号调制解调系统的研究;邹永;《中国优秀硕士学位论文全文数据库》;20071115;全文 * |
张斌.混合扩频接收机的设计.《中国优秀硕士学位论文全文数据库》.2006, |
混合扩频接收机的设计;张斌;《中国优秀硕士学位论文全文数据库》;20061215;全文 * |
邹永.一种基于突发模式的DS/2DBPSK信号调制解调系统的研究.《中国优秀硕士学位论文全文数据库》.2007, |
Also Published As
Publication number | Publication date |
---|---|
CN101420405A (zh) | 2009-04-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA2820436C (en) | Method and apparatus of cross-correlation with application to channel estimation and detection | |
US8630329B2 (en) | High-speed sampling and low-precision quantification pulse ultra-wideband wireless communication method | |
CN101662448B (zh) | 高速采样低精度量化脉冲超宽带无线通信方法 | |
CN101262467B (zh) | 数字基带跳频调制系统实现方法及实现装置 | |
EP2198525A1 (en) | Method and apparatus for signal acquisition in ofdm receivers | |
CN111600823B (zh) | 一种并行oqpsk偏移四相相移键控解调器 | |
CN101420405B (zh) | 抗多径符号定时同步装置 | |
CN102098262B (zh) | 无线通信中数据发射方法及系统、接收方法及系统 | |
CN102045832B (zh) | 一种高速突发解调同步装置 | |
CN102255836B (zh) | 一种基于mimo-ofdm信号循环平稳特性的盲信噪比估计方法 | |
CN106487731B (zh) | 一种基于小波变换的混合载波调制方法和系统 | |
US8774321B2 (en) | Clock data recovery circuit and clock data recovery method | |
CN1933464B (zh) | 多天线接收系统中降低复杂度的均衡接收装置及接收方法 | |
CN103596260B (zh) | 多载波gsm系统的时隙同步方法和系统 | |
CN1933467B (zh) | 宽带单载波/多载波均衡接收装置及其接收方法 | |
CN102045277B (zh) | 基于mimo的单载波频域均衡装置 | |
CN101945068B (zh) | 一种低发射功率的单载波频域均衡系统接收机检测方法 | |
CN113890577B (zh) | 基于信号相似度的快速分集方法 | |
CN102946371B (zh) | 一种新型gfsk前导字检测和快速定时同步方法 | |
CN101491043B (zh) | 一种改善信道效应的装置及方法 | |
CN1165185C (zh) | 码分多址系统中导频及数据联合信道估计方法及其装置 | |
CN103269324B (zh) | 多径信道环境下的定时跟踪方法 | |
CN102281224B (zh) | Ofdm接收机及其实现方法 | |
CN100521668C (zh) | 低复杂度的多载波均衡接收装置及其接收方法 | |
CN102684740B (zh) | 高速低复杂度rake接收机及其实现方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |