CN101419497A - 数据传输速率调整方法以及计算机系统 - Google Patents

数据传输速率调整方法以及计算机系统 Download PDF

Info

Publication number
CN101419497A
CN101419497A CNA2008102109732A CN200810210973A CN101419497A CN 101419497 A CN101419497 A CN 101419497A CN A2008102109732 A CNA2008102109732 A CN A2008102109732A CN 200810210973 A CN200810210973 A CN 200810210973A CN 101419497 A CN101419497 A CN 101419497A
Authority
CN
China
Prior art keywords
cpu
control signal
power management
statistical value
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2008102109732A
Other languages
English (en)
Other versions
CN101419497B (zh
Inventor
钟健平
张棋
黄正维
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Via Technologies Inc
Original Assignee
Via Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Technologies Inc filed Critical Via Technologies Inc
Priority to CN2008102109732A priority Critical patent/CN101419497B/zh
Publication of CN101419497A publication Critical patent/CN101419497A/zh
Application granted granted Critical
Publication of CN101419497B publication Critical patent/CN101419497B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Power Sources (AREA)

Abstract

本发明为一种数据传输速率调整方法以及具有数据传输速率调整功能的计算机系统,该计算机系统中包含的数据传输速率调整装置,其包含有信号检测单元以及频率调整单元,用以调整该计算机系统所包含的中央处理单元与核心逻辑芯片间的数据传输速率,而该数据传输速率调整方法包含下列步骤:核心逻辑芯片对该中央处理单元发出电源管理控制信号;因应第一时间区间与第二时间区间中该电源管理控制信号的波形变化而得到变化值;以及因应该变化值的大小来改变该中央处理单元与该核心逻辑芯片间的数据传输速率。

Description

数据传输速率调整方法以及计算机系统
技术领域
本发明为一种数据传输速率调整方法以及具有数据传输速率调整功能的计算机系统,尤指可检测中央处理单元工作效能的一种数据传输速率调整方法以及具有数据传输速率调整功能的计算机系统。
背景技术
个人计算机系统的应用正不断扩大中,从过去的桌上型计算机一直发展到后来的笔记本型计算机,乃至于近年来更是朝向家庭媒体中心(MediaCenter)以及体积外观更薄型化的笔记本型计算机等领域。而在个人计算机系统不断扩展延伸的情况之下,个人计算机系统的功耗、用电问题也越来越受到重视,在以往,或许只有在移动用的笔记本型计算机会重视其省电性,而今日在其它领域应用上也开始讲究其省电的重要性。例如:家用的桌上型计算机逐渐朝向扮演家用服务器以及家庭媒体中心的角色,在待机时间越来越长、关机时间越来越短的情况下,省电的必要性就越显得格外的重要。
在过去的计算机系统中,其电源管理是遵循先进电源管理(AdvancedPower Management,以下简称:APM)的规范在运行,但是先进电源管理(APM)规范主要是在BIOS的固件层次来实现电源管理的功效与机制,因此,先进电源管理(APM)规范的技术对于现今的计算机系统仍存在着有相当大的局限性,无法提供计算机系统更完善的电源管理机制。所以目前业界最常使用的电源管理方式是由计算机系统中的操作系统来实现省电功效的一种高等配置与能源接口(Advanced Configuration and Power Interface,以下简称ACPI)的电源管理规范来完成在计算机系统中更加细腻的电源管理方式。通常在高等配置与能源接口(ACPI)电源管理规范中,将计算机系统的电源状态(PowerState)主要划分为系统工作状态(Performance State)、处理器状态(Processor State)以及休眠状态(Sleep State)来达成节省计算机系统能源的功效。再者,在处理器状态(Processor State)中,高等配置与能源接口(ACPI)电源管理规范又将中央处理单元的状态区分为C0(正常运作状态)、C1(暂停状态)、C2(停止时钟状态)、C3(睡眠状态)等四种状态,计算机系统中的操作系统会依照中央处理单元的使用率来使中央处理单元进入到不同程度的省电状态,也就是说当中央处理单元所进入的省电程度越高,则计算机系统中的电源会供给到中央处理单元的电压越小,意即较节省电力,反之,则较为耗电。
请参见图1a,其为在一计算机系统中关于电源管理架构功能的部分功能方块示意图。从图中我们可以清楚地看出,该计算机系统1中主要包含有中央处理单元10以及芯片组11,其中该芯片组11包含有北桥芯片111与南桥芯片112,而该中央处理单元10是以前置总线100(Front Side Bus,简称FSB)来与该北桥芯片111做信号传送的联系。当该计算机系统1进入到上述的处理器状态(Processor State)后,运作于该计算机系统1上的操作系统(在本图中未示出)便会开始因应计算机系统的工作状况而判断该中央处理单元10将进入到上述的C1、C2或者是C3的省电状态中的一状态来运行。而通常当该中央处理单元10进入到C2或C3省电状态后,中央处理单元10以及南桥芯片112间的两个引脚上的信号:停止时钟信号STPCLK(Stop Clock,简称:STPCLK)和睡眠信号SLP的电压电平变化示意图如图1b与1c所示,图1b中STPCLK信号位于有效电压电平(举例来说是位于低电平,在其他实施例中也可以是位于高电平),而SLP信号位于无效电压电平(举例来说是位于高电平)时,代表中央处理单元10处于C2状态,而图1c中STPCLK信号位于有效电压电平(举例来说是位于低电平)且SLP信号也位于有效电压电平(举例来说是位于低电平)时,代表中央处理单元10处于C3状态。
因此,在C2或C3状态下,此时该南桥芯片112便会发出该停止时钟信号STPCLK和睡眠信号SLP至该中央处理单元10,进而降低该中央处理单元11运算处理的速度以及电压,达成省电的功效。另外,在不同的省电状态下,该南桥芯片112发出该停止时钟信号(STPCLK)至该中央处理单元10的方式也有所不同,如图1b所示,当该中央处理单元10所处于的省电状态程度是比C3状态浅的C2状态,则表示该中央处理单元10并不是完全的停止运转,仍保有相当的弹性空间来因应当要恢复运作时,可以花费较短的时间来恢复到运作的状态,此时,该南桥芯片112所发出的该停止时钟信号(STPCLK)被置于有效电压电平(举例来说是置于低电平),而该睡眠信号(SLP)是被置于无效电压电平(举例来说是高电平),确保该中央处理单元10在C2状态下能保有相当的弹性空间恢复到运作的模式。另外,如图1c所示,当该中央处理单元10所进入的省电状态为C3状态(睡眠状态),也就是该中央处理单元10处于完全停止运作的状态,此时该南桥芯片112所发出的该停止时钟信号(STPCLK)和睡眠信号(SLP)都被置于有效电压电平(举例来说是均置于低电平),以确保该中央处理单元10能够一直处于C3状态(睡眠状态)。
但是,上述利用运作在该计算机系统1中的操作系统来监控计算机系统的工作状况,而使该中央处理单元10进入到不同的省电状态的技术手段,完全都必须依循高等配置与能源接口(ACPI)电源管理规范并通过操作系统来完成,但其它硬件装置却无法在系统电源管理上,根据目前该中央处理单元10最实际的系统应用状况实时地做出反应,因此,如何在原有的电源管理系统架构下做更一步的改善,为发展本发明的最主要的目的。
发明内容
本发明为一种数据传输速率调整方法,应用于中央处理单元与核心逻辑芯片之间,该数据传输速率调整方法包含下列步骤:该核心逻辑芯片对该中央处理单元发出电源管理控制信号;因应第一时间区间与第二时间区间中该电源管理控制信号的波形变化而得到变化值;以及因应该变化值的大小来改变该中央处理单元与该核心逻辑芯片间的数据传输速率。
本发明另一方面为一种具有数据传输速率调整功能的计算机系统,包含有:中央处理单元;核心逻辑芯片,信号连接于该中央处理单元,其可发出电源管理控制信号至该中央处理单元,该核心逻辑芯片并包含有:信号检测单元,其可检测在第一时间区间与第二时间区间中该电源管理控制信号的波形变化而得到变化值;以及频率调整单元,信号连接于该信号检测单元,其因应该变化值的大小来调整该中央处理单元与该核心逻辑芯片间的数据传输速率。
附图说明
本发明得通过下列图式及说明,俾得更深入的了解:
图1a,其为在一计算机系统中关于电源管理架构功能的部分功能方块示意图。
图1b和1c,其为南桥芯片所发出的停止时钟信号和睡眠信号在不同状态下的信号电平示意图。
图2a,其为本发明所述的数据传输速率调整方法的第一较佳实施例方块示意图。
图2b,其为本发明所述的数据传输速率调整方法的第一较佳实施例流程示意图。
图3,其为本发明所述的数据传输速率调整方法的第二较佳实施例方块示意图。
图4a,其为本发明所述的数据传输速率调整方法的第三较佳实施例方块示意图。
图4b,其为本发明所述的数据传输速率调整方法的第三较佳实施例流程示意图。
图5,其为本发明所述的数据传输速率调整方法的第四较佳实施例方块示意图。
本发明图式中所包含的各元件列式如下:
计算机系统 1                中央处理单元 10
芯片组 11                   北桥芯片 111
南桥芯片 112                前置总线 100
计算机系统 2                中央处理单元 20
核心逻辑芯片 21             前置总线 22
信号检测单元 211            频率调整单元 212
北桥芯片 213                南桥芯片 214
取样器 2110                 第一计数器 2111
第二计数器 2112             比较器 2120
频率调整控制器 2121
计算机系统 3                中央处理单元 30
核心逻辑芯片 31             前置总线 32
信号检测单元 311            频率调整单元 312
北桥芯片 313                南桥芯片 314
取样器 3110                 计数器 3111
暂存器 3112                 比较器 3120
频率调整控制器 3121
计算机系统 4              中央处理单元 40
核心逻辑芯片 41           前置总线 42
信号检测单元 411          频率调整单元 412
北桥芯片 413              南桥芯片 414
第一积分器 4111           第二积分器 4112
比较器 4120               频率调整控制器 4121
计算机系统 5              中央处理单元 50
核心逻辑芯片 51           前置总线 52
信号检测单元 511          频率调整单元 512
北桥芯片 513              南桥芯片 514
积分器 5111               暂存器 5112
比较器 5120               频率调整控制器 5121
步骤 S1~S7               步骤 P1~P7
具体实施方式
请参见图2a,其为本发明所述的数据传输速率调整方法的第一较佳实施例方块示意图。从图中我们可以清楚地看出本发明所述的数据传输速率调整方法应用于处于处理器状态(Processor State)的计算机系统2,也就是该计算机系统2是处于在中央处理单元的效能可调整的状态之下(即在先前技术中所提到的C0、C1、C2与C3状态)。而该计算机系统2主要包含有中央处理单元20、核心逻辑芯片21,其中该中央处理单元20是以前置总线22来与该核心逻辑芯片21进行数据传输,而该核心逻辑芯片21可发出电源管理控制信号至该中央处理单元20,用以控制该中央处理单元20与该核心逻辑芯片21间的数据传输速率,该核心逻辑芯片21包含有北桥芯片213与南桥芯片214,而该电源管理控制信号是由该南桥芯片214所发出,而本发明最主要的技术特征就是在于该核心逻辑芯片21还包含了信号检测单元211以及频率调整单元212,其中该信号检测单元211可检测在第一时间区间与第二时间区间中该电源管理控制信号的波形变化而计算得到变化值,而该频率调整单元212信号连接于该信号检测单元211,其是因应该变化值的大小来调整该中央处理单元20与该核心逻辑芯片21间的数据传输速率,也就是控制该前置总线22的数据传输速率。以下再就本实施例的技术特征做更进一步的描述。
承上述的技术说明,该南桥芯片214所发出的该电源管理控制信号为停止时钟信号(STPCLK),该停止时钟信号包含有效电压电平与无效电压电平,而本发明的主要技术特征的该信号检测单元211包含了取样器2110、第一计数器2111以及第二计数器2112,该频率调整单元212则包含有比较器2120以及频率调整控制器2121,其中该取样器2110信号连接于该南桥芯片214,其可分别于该第一时间区间与该第二时间区间内的不同时间点对该停止时钟信号进行取样,(例如:我们可以将该第一时间区间与该第二时间区间设定为10秒钟,而在这10秒钟的区间内以间隔10微秒的时间点去对该停止时钟信号进行取样。)该第一计数器2111与该第二计数器2112是分别信号连接于该取样器2110,该第一计数器2111与该第二计数器2112可分别计算该取样器2110分别在该第一时间区间与该第二时间区间内对该停止时钟信号处于有效电压电平(例如该有效电压电平为低电平)进行取样的次数,而得到第一取样统计值与第二取样统计值。而该比较器2120信号连接于该第一计数器2111与该第二计数器2112,其将该第一取样统计值与该第二取样统计值进行比较,而得到该第一取样统计值与该第二取样统计值间的该变化值,最后该频率调整控制器2121因应该变化值大于一门槛值时,而发出频率调整控制信号至该中央处理单元20,进而调低该中央处理单元20与该核心逻辑芯片21间的数据传输速率,另外,该频率调整控制器2121因应该变化值小于一门槛值时,则发出该频率调整控制信号至该中央处理单元20,而调高该中央处理单元20与该核心逻辑芯片21间的数据传输速率。
请参见图2b,其为本发明所述的数据传输速率调整方法的第一较佳实施例流程示意图,该数据传输速率调整方法是应用于计算机系统中所包含的中央处理单元与核心逻辑芯片之间,且该计算机系统处于处理器状态(Processor State),在该处理器状态下,该计算机系统可对其所包含的该中央处理单元进行效能的调整。从图中我们可以清楚地看出,首先,计算机系统进入中央处理单元可调整状态(步骤S1);因应计算机系统进入该中央处理单元可调整状态,该核心逻辑芯片发出停止时钟信号至该中央处理单元(步骤S2);分别于第一时间区间与第二时间区间对该停止时钟信号进行取样而得到第一取样统计值与第二取样统计值(步骤S3);将该第一取样统计值与该第二取样统计值进行比较而得到变化值(步骤S4);然后判断该变化值是否大于门槛值(步骤S5);倘若该变化值大于门槛值,则调低该中央处理单元与该核心逻辑芯片间的数据传输速率(步骤S6);倘若该变化值小于门槛值,则调高该中央处理单元与该核心逻辑芯片间的数据传输速率(步骤S7)。上述该停止时钟信号包含有有效电压电平与无效电平,而该第一取样统计值与该第二取样统计值代表于该第一时间区间与该第二时间区间内的不同时间点对该停止时钟信号进行取样所得到该停止时钟信号处于该有效电压电平的次数,而该变化值代表在该第二时间区间内该停止时钟信号处于该有效电压电平的次数与在该第一时间区间内该停止时钟信号处于该有效电压电平的次数的差值。另外,上述因应该变化值的大小而改变该中央处理单元与该核心逻辑芯片间的数据传输速率时,该中央处理器的锁相回路(Phase Lock Loop,PLL)电路需要重新启动,也就意味着该中央处理器的时脉信号需要停止一段时间,因此该中央处理单元会先进入一睡眠状态(即前述的C3状态),而当该中央处理单元与该核心逻辑芯片间的数据传输速率改变完成后,则该中央处理单元便会被唤醒而重新进入工作状态。
如同本发明先前技术所述,在已知计算机系统中,中央处理单元要进入到不同的省电状态,必须完全仰赖运作在计算机系统中的操作系统来监控计算机系统的工作状况并依据高等配置与能源接口(ACPI)电源管理规范来判断中央处理单元要进入到何种程度的省电状态,而如此的技术手段却造成无法根据目前该中央处理单元最实际的系统应用状况实时的反应在系统电源管理上,因此,本发明所述的数据传输速率调整方法便是针对在先前技术中所产生的缺失进行改善,经由上述的技术说明,我们可以清楚地看出本发明便是利用在核心逻辑芯片中以新增硬件的方式来检测核心逻辑芯片发送至中央处理单元的停止时钟信号在不同时间区间内的波形变化,并经由新增硬件的计算后得到变化值,因应变化值的大小机能性的控制改变中央处理单元与核心逻辑芯片间的数据传输速率,如此一来,通过先前技术利用软件对中央处理单元使用率监控的方式,再配合上本发明所述在核心逻辑芯片中新增硬件的辅助,确实改善了已知技术所产生的缺失,进而提升计算机系统的省电效率。
请参见图3,其为本发明所述的数据传输速率调整方法的第二较佳实施例方块示意图。而在本实施例中所述的数据传输速率调整方法同样是应用在处于处理状态(Processor State)的计算机系统3中。从图中我们可以清楚地看出该计算机系统3主要包含有中央处理单元30、核心逻辑芯片31,其中该中央处理单元30是以前置总线32来与该核心逻辑芯片31进行数据传输,而该核心逻辑芯片31可发出电源管理控制信号至该中央处理单元30,用以控制该中央处理单元30与该核心逻辑芯片31间的数据传输速率,该核心逻辑芯片31包含有北桥芯片313与南桥芯片314,而该电源管理控制信号为由该南桥芯片314所发出的停止时钟信号。在上述第一较佳实施例中,该信号检测单元是以两个计数器的方式来计算出两个不同时间区间的取样统计值,进而得到两个不同时间区间所得到取样统计值的变化值,而在本实施例中,该信号检测单元311则主要是以计数器3111与暂存器3112的方式来取得两个不同时间区间的取样统计值,也就是当该计数器3111在计算一取样器3110在第一时间区间对停止时钟信号处于有效电压电平进行取样的次数后所得到的第一取样统计值后,将第一取样统计值先行暂存至该暂存器3112中,然后该计数器3111计算出该取样器3110在第二时间区间对停止时钟信号处于有效电压电平进行取样的次数后而得到的第二取样统计值,最后频率调整单元312所包含的比较器3120根据该第二取样统计值与该第一取样统计值来进行比较来得到两者间的变化值,使得频率调整单元312所包含的频率调整控制器3121得以根据该比较器3120所测得的变化值来发出频率调整控制信号至该中央处理单元30,进而调整该中央处理单元30与该核心逻辑芯片31间的数据传输速率。而在本实施例中,其部分技术手段与方法步骤流程与第一较佳实施例相同,故在此不予赘述。
请参见图4a,其为本发明所述的数据传输速率调整方法的第三较佳实施例方块示意图。而在本实施例中所述的数据传输速率调整方法是应用在处于处理器状态(Processor State)的计算机系统4中。从图中我们可以清楚地看出该计算机系统4主要包含有中央处理单元40、核心逻辑芯片41,其中该中央处理单元40是以前置总线42来与该核心逻辑芯片41进行数据传输,而该核心逻辑芯片41可发出电源管理控制信号至该中央处理单元40,用以控制该中央处理单元40与该核心逻辑芯片41间的数据传输速率,该核心逻辑芯片41包含有北桥芯片413与南桥芯片414,而该电源管理控制信号为由该南桥芯片414所发出的停止时钟信号。本实施例与第一、第二较佳实施例最大的不同在于信号检测单元411是以第一积分器4111与第二积分器4112所完成,该第一积分器4111信号连接于该南桥芯片414,其可在第一时间区间内对该停止时钟信号进行积分而得到第一积分统计值,该第二积分器4112信号连接于该南桥芯片,其可在第二时间区间内对该停止时钟信号进行积分而得到第二积分统计值,最后频率调整单元412所包含的比较器4120根据该第二积分统计值与该第一积分统计值来进行比较来得到两者间的变化值,使得频率调整单元412所包含的频率调整控制器4121得以根据该比较器4120所测得的变化值来发出频率调整控制信号至该中央处理单元40,进而调整该中央处理单元40与该核心逻辑芯片41间的数据传输速率。而在本实施例中,其部分技术手段与第一、第二较佳实施例相同,故在此不予赘述。
请参见图4b,其为本发明所述的数据传输速率调整方法的第三较佳实施例流程示意图。该数据传输速率调整方法是应用于计算机系统中所包含的中央处理单元与核心逻辑芯片之间,且该计算机系统处于处理器状态(Processor State),在该处理器状态下,该计算机系统可对其所包含的该中央处理单元进行效能的调整。而在本实施例中是以对停止时钟信号进行积分的方式来完成检测停止时钟信号的波形变化,从图中我们可以清楚地看出,首先,计算机系统进入中央处理单元可调整状态(步骤P1);因应计算机系统进入该中央处理单元可调整状态,该核心逻辑芯片发出停止时钟信号至该中央处理单元(步骤P2);分别于第一时间区间与第二时间区间对该停止时钟信号进行积分而得到第一积分统计值与第二积分统计值(步骤P3),请注意,这里若有效电压电平为低电平,则对低电平进行积分需将停止时钟信号先反相后再积分,若有效电压电平为高电平,则直接积分即可;将该第二积分统计值与该第一积分统计值进行比较而得到变化值(步骤S4);然后判断该变化值是否大于一门槛值(步骤P5);倘若该变化值大于门槛值,则调低该中央处理单元与该核心逻辑芯片间的数据传输速率(步骤P6);倘若该变化值小于门槛值,则调高该中央处理单元与该核心逻辑芯片间的数据传输速率(步骤P7)。因此,通过积分的方式也能够完成本发明所要完成的技术手段。
请参见图5,其为本发明所述的数据传输速率调整方法的第四较佳实施例方块示意图。在本实施例中,主要是将在第三较佳实施例中的该信号检测单元411以该第一积分器4111与该第二积分器4112的技术手段加以改良,从图中我们可以清楚地看出在本实施例中的该信号检测单元511主要是以积分器5111与暂存器5112来的方式来取得两个不同时间区间的积分统计值,也就是当该积分器5111在第一时间区间内对该停止时钟信号进行积分所得到的第一积分统计值后,将第一积分统计值先行暂存至该暂存器5112中,然后该积分器4111在第二时间区间对停止时钟信号进行积分而得到的第二积分统计值,最后频率调整单元512所包含的比较器5120根据该第一积分统计值与该第二积分统计值来进行比较来得到两者间的变化值,使得频率调整单元512所包含的频率调整控制器5121得以根据该比较器5120所测得的变化值来发出频率调整控制信号至中央处理单元50,进而调整中央处理单元50与核心逻辑芯片51间的数据传输速率。而在本实施例中,其部分技术手段与方法步骤流程与第三较佳实施例相同,故在此不予赘述。
在本发明的其它实施例中,上述的门槛值也可改由具有一上下界的门槛值区间来取代,只有当变化值大于该门槛值区间的上界(第一门槛值)或是小于该门槛值区间的下界(第二门槛值)时才会进行数据传输速率的调整,如此将可控制状态切换的次数不致过于频繁。
综合以上的技术说明,我们可以清楚地发现本发明所述的数据传输速率调整方法与装置以及具有数据传输速率调整功能的计算机系统确实改善了在先前技术中所产生的缺失,进而完成发展本发明的最主要的目的,因此,本发明得由本领域技术人员任施匠思而为诸般修饰,然皆不脱如附权利要求范围所欲保护者。

Claims (16)

1.一种数据传输速率调整方法,应用于中央处理单元与核心逻辑芯片之间,该数据传输速率调整方法包含下列步骤:
该核心逻辑芯片对该中央处理单元发出电源管理控制信号;
因应第一时间区间与第二时间区间中该电源管理控制信号的波形变化而计算得到变化值;以及
因应该变化值的大小来改变该中央处理单元与该核心逻辑芯片间的数据传输速率。
2.根据权利要求1所述的数据传输速率调整方法,其中因应该电源管理控制信号的波形变化而计算得到的该变化值,该变化值的计算方法包含下列步骤:
于该第一时间区间内的不同时间点对该电源管理控制信号进行取样,进而得到第一取样统计值;
于该第二时间区间内的不同时间点对该电源管理控制信号进行取样,进而得到第二取样统计值;以及
将该第二取样统计值与该第一取样统计值进行比较,进而得到该第一取样统计值与该第二取样统计值间的该变化值,
其中,该电源管理控制信号包含有效电压电平与无效电压电平,该第一取样统计值与该第二取样统计值是代表于该第一时间区间与该第二时间区间内的不同时间点对该电源管理控制信号进行取样所得到该电源管理控制信号处于该有效电压电平的次数。
3.根据权利要求2所述的数据传输速率调整方法,其中因应该变化值大于第一门槛值时,则调低该中央处理单元与该核心逻辑芯片间的数据传输速率;而因应该变化值小于第二门槛值时,则调高该中央处理单元与该核心逻辑芯片间的数据传输速率,其中该第一门槛值大于或等于该第二门槛值。
4.根据权利要求1所述的数据传输速率调整方法,其中因应该电源管理控制信号的波形变化而计算得到的该变化值,该变化值的计算方法包含下列步骤:
于该第一时间区间内的不同时间点对该电源管理控制信号进行积分,进而得到第一积分统计值;
于该第二时间区间内的不同时间点对该电源管理控制信号进行积分,进而得到第二积分统计值;以及
将该第二积分统计值与该第一积分统计值进行比较,进而得到该第一积分统计值与该第二积分统计值间的该变化值,
其中,该电源管理控制信号包含有效电压电平与无效电压电平,对该电源管理控制信号进行积分是针对该有效电压电平积分。
5.根据权利要求1所述的数据传输速率调整方法,还包含下列步骤:
因应该中央处理单元与该核心逻辑芯片间的数据传输速率的改变而使该中央处理单元进入睡眠状态;以及
因应该中央处理单元与该核心逻辑芯片间的数据传输速率改变完成后而使该中央处理单元重新进入工作状态。
6.根据权利要求1所述的数据传输速率调整方法,其中该核心逻辑芯片包含有北桥芯片与南桥芯片,而该电源管理控制信号为由该南桥芯片所发出的停止时钟信号。
7.一种具有数据传输速率调整功能的计算机系统,包含有:
中央处理单元;
核心逻辑芯片,信号连接于该中央处理单元,该核心逻辑芯片发出电源管理控制信号至该中央处理单元,该核心逻辑芯片并包含有:
信号检测单元,其检测在第一时间区间与第二时间区间中该电源管理控制信号的波形变化而得到变化值;以及
频率调整单元,信号连接于该信号检测单元,该频率调整单元因应该变化值的大小来调整该中央处理单元与该核心逻辑芯片间的数据传输速率。
8.根据权利要求7所述的计算机系统,其中该电源管理控制信号包含有效电压电平与无效电压电平,该信号检测单元包含有:
取样器,信号连接于该核心逻辑芯片,该取样器分别于该第一时间区间与该第二时间区间内的不同时间点对该电源管理控制信号进行取样;
第一计数器,信号连接于该取样器,该第一计数器计算该取样器在该第一时间区间内对该电源管理控制信号处于该有效电压电平进行取样的次数,而得到第一取样统计值;以及
第二计数器,信号连接于该取样器,该第二计数器计算该取样器在该第二时间区间内对该电源管理控制信号处于该有效电压电平进行取样的次数,而得到第二取样统计值。
9.根据权利要求8所述的计算机系统,其中该频率调整单元包含有:
比较器,信号连接于该第一计数器与该第二计数器,该比较器将该第二取样统计值与该第一取样统计值进行比较,进而得到该第一取样统计值与该第二取样统计值间的该变化值;以及
频率调整控制器,信号连接于该比较器,该频率调整控制器因应该变化值大于第一门槛值时,发出频率调整控制信号至该中央处理单元,进而调低该中央处理单元与该核心逻辑芯片间的数据传输速率,而该频率调整控制器因应该变化值小于第二门槛值时,发出该频率调整控制信号至该中央处理单元,进而调高该中央处理单元与该核心逻辑芯片间的数据传输速率,
其中该第一门槛值大于或者等于该第二门槛值。
10.根据权利要求7所述的计算机系统,其中该电源管理控制信号包含有效电压电平与无效电压电平,该信号检测单元包含有:
取样器,信号连接于该核心逻辑芯片,该取样器可分别于该第一时间区间与该第二时间区间内的不同时间点对该电源管理控制信号进行取样;
计数器,信号连接于该取样器,该计数器计算该取样器分别在该第一时间区间与该第二时间区间内对该电源管理控制信号处于该有效电压电平进行取样的次数,而得到第一取样统计值与第二取样统计值;以及
暂存器,信号连接于该计数器,该暂存器可暂存该计数器所分别于该第一时间区间与该第二时间区间内所得到的该第一取样统计值与该第二取样统计值。
11.根据权利要求10所述的计算机系统,其中该频率调整单元包含有:
比较器,信号连接于该计数器与该暂存器,该比较器可将该第二取样统计值与该第一取样统计值进行比较,进而得到该第一取样统计值与该第二取样统计值间的该变化值;以及
频率调整控制器,信号连接于该比较器,该频率调整控制器因应该变化值大于第一门槛值时,发出频率调整控制信号至该中央处理单元,进而调低该中央处理单元与该核心逻辑芯片间的数据传输速率,而该频率调整控制器因应该变化值小于第二门槛值时,发出该频率调整控制信号至该中央处理单元,进而调高该中央处理单元与该核心逻辑芯片间的数据传输速率,
其中该第一门槛值大于或者等于该第二门槛值。
12.根据权利要求7所述的计算机系统,其中该信号检测单元包含有:
第一积分器,信号连接于该核心逻辑芯片,该第一积分器在该第一时间区间内对该电源管理控制信号进行积分,而得到第一积分统计值;以及
第二积分器,信号连接于该核心逻辑芯片,该第二积分器在该第二时间区间内对该电源管理控制信号进行积分,而得到第二积分统计值,
其中,该电源管理控制信号包含有效电压电平与无效电压电平,对该电源管理控制信号进行积分是针对该有效电压电平积分。
13.根据权利要求12所述的计算机系统,其中该频率调整单元包含有:
比较器,信号连接于该第一积分器与该第二积分器,该比较器将该第二积分统计值与该第一积分统计值进行比较,进而得到该第一积分统计值与该第二积分统计值间的该变化值;以及
频率调整控制器,信号连接于该比较器,该频率调整控制器因应该变化值大于第一门槛值时,发出频率调整控制信号至该中央处理单元,进而调低该中央处理单元与该核心逻辑芯片间的数据传输速率,而该频率调整控制器因应该变化值小于第二门槛值时,发出该频率调整控制信号至该中央处理单元,进而调高该中央处理单元与该核心逻辑芯片间的数据传输速率,
其中该第一门槛值大于或者等于该第二门槛值。
14.根据权利要求7所述的计算机系统,其中该信号检测单元包含有:
积分器,信号连接于该核心逻辑芯片,该积分器分别于该第一时间区间与该第二时间区间内对该电源管理控制信号进行积分,而得到第一积分统计值与第二积分统计值,其中,该电源管理控制信号包含有效电压电平与无效电压电平,对该电源管理控制信号进行积分是针对该有效电压电平积分;以及
暂存器,信号连接于该积分器,该暂存器暂存该积分器所分别于该第一时间区间与该第二时间区间内所得到的该第一积分统计值与该第二积分统计值。
15.根据权利要求14所述的计算机系统,其中该频率调整单元包含有:
比较器,信号连接于该积分器和该暂存器,该比较器将该第二积分统计值与该第一积分统计值进行比较,进而得到该第一积分统计值与该第二积分统计值间的该变化值;以及
频率调整控制器,信号连接于该比较器,该频率调整控制器因应该变化值大于第一门槛值时,发出频率调整控制信号至该中央处理单元,进而调低该中央处理单元与该核心逻辑芯片间的数据传输速率,而该频率调整控制器因应该变化值小于第二门槛值时,发出该频率调整控制信号至该中央处理单元,进而调高该中央处理单元与该核心逻辑芯片间的数据传输速率,
其中该第一门槛值大于或者等于该第二门槛值。
16.根据权利要求7所述的计算机系统,其中该核心逻辑芯片还包含有北桥芯片与南桥芯片,而该电源管理控制信号为由该南桥芯片所发出的停止时钟信号。
CN2008102109732A 2007-08-24 2008-08-15 数据传输速率调整方法以及计算机系统 Active CN101419497B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008102109732A CN101419497B (zh) 2007-08-24 2008-08-15 数据传输速率调整方法以及计算机系统

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN200710146827.3 2007-08-24
CNA2007101468273A CN101105713A (zh) 2007-08-24 2007-08-24 数据传输速率调整方法以及计算机系统
CN2008102109732A CN101419497B (zh) 2007-08-24 2008-08-15 数据传输速率调整方法以及计算机系统

Publications (2)

Publication Number Publication Date
CN101419497A true CN101419497A (zh) 2009-04-29
CN101419497B CN101419497B (zh) 2011-07-20

Family

ID=38999629

Family Applications (2)

Application Number Title Priority Date Filing Date
CNA2007101468273A Pending CN101105713A (zh) 2007-08-24 2007-08-24 数据传输速率调整方法以及计算机系统
CN2008102109732A Active CN101419497B (zh) 2007-08-24 2008-08-15 数据传输速率调整方法以及计算机系统

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CNA2007101468273A Pending CN101105713A (zh) 2007-08-24 2007-08-24 数据传输速率调整方法以及计算机系统

Country Status (1)

Country Link
CN (2) CN101105713A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102375794A (zh) * 2010-08-18 2012-03-14 和硕联合科技股份有限公司 调整连接速度的方法及其电脑系统
CN102609219A (zh) * 2012-01-20 2012-07-25 华为技术有限公司 一种独立磁盘冗余阵列raid控制器及系统
US8543763B2 (en) 2012-01-20 2013-09-24 Huawei Technologies Co., Ltd. Redundant array of independent disks raid controller and system

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102109877B (zh) * 2009-12-28 2012-11-21 华硕电脑股份有限公司 具有超/降频控制功能的计算机系统及其相关控制方法
CN104467760B (zh) * 2013-09-13 2017-12-29 联想(北京)有限公司 一种控制方法及电子设备
CN104932654B (zh) * 2015-01-09 2018-04-13 大唐微电子技术有限公司 一种时钟控制方法及装置
JP6533135B2 (ja) * 2015-09-16 2019-06-19 ルネサスエレクトロニクス株式会社 半導体装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102375794A (zh) * 2010-08-18 2012-03-14 和硕联合科技股份有限公司 调整连接速度的方法及其电脑系统
CN102375794B (zh) * 2010-08-18 2014-09-10 和硕联合科技股份有限公司 调整连接速度的方法及其电脑系统
CN102609219A (zh) * 2012-01-20 2012-07-25 华为技术有限公司 一种独立磁盘冗余阵列raid控制器及系统
WO2013107169A1 (zh) * 2012-01-20 2013-07-25 华为技术有限公司 一种独立磁盘冗余阵列raid控制器及系统
US8543763B2 (en) 2012-01-20 2013-09-24 Huawei Technologies Co., Ltd. Redundant array of independent disks raid controller and system
CN102609219B (zh) * 2012-01-20 2015-05-06 华为技术有限公司 一种独立磁盘冗余阵列raid控制器及系统

Also Published As

Publication number Publication date
CN101419497B (zh) 2011-07-20
CN101105713A (zh) 2008-01-16

Similar Documents

Publication Publication Date Title
CN101419497B (zh) 数据传输速率调整方法以及计算机系统
CN101495958B (zh) 用于控制处理器低功率状态的系统和方法
US7430673B2 (en) Power management system for computing platform
US8977880B2 (en) Method for managing power supply of multi-core processor system involves powering off main and slave cores when master bus is in idle state
CN101859173B (zh) 待机休眠状态下的计算机主机板的节电装置及其主机板
EP1422595A2 (en) Adjusting voltage supplied to a processor in response to clock frequency
CN103488532A (zh) 一种调整处理器频率的方法和设备
CN101598969A (zh) 基于等待时间准则的平台功率管理
WO2013101697A1 (en) Connected standby sleep state
EP1552366A2 (en) Method and apparatus for performance effective power throttling
TWI574148B (zh) 嵌入式控制器及其省電控制方法
KR102326639B1 (ko) 디바이스상에서 기준 클록의 복구
CN103645794A (zh) 一种通过边沿检测电路实现睡眠模式唤醒的芯片及方法
WO2014107589A1 (en) System and method for power management
WO2014099533A1 (en) Reduction of idle power in a communication port
TWI470410B (zh) 電子系統及其電源管理方法
TWI385507B (zh) 資料傳輸速率調整方法與裝置以及具有資料傳輸速率調整功能之電腦系統
KR20140026308A (ko) 멀티 코어 시스템의 전력 관리 장치 및 방법
US7225346B2 (en) Information processor, program, storage medium, and control method
CN101609361B (zh) 动态功率管理处理器的降噪装置和方法
US20050022037A1 (en) Method, system, and apparatus for an efficient power dissipation
CN200990597Y (zh) 基于omap5912的手持终端用动态电源管理装置
CN102103403A (zh) 电源管理方法及应用此方法的计算机系统
KR20090086866A (ko) 멀티-코어 프로세서의 전원제어장치 및 방법
US10146367B2 (en) Synchronization method and touch signal processing system using the same

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant